如何預防和解決連接器的電磁幹擾問題?

2021-01-04 電子產品世界

當今,電子系統的時鐘頻率為幾百兆赫,所用脈衝的前後沿在亞納秒範圍,高質量視頻電路也用以亞納秒級的象素速率。這些較高的處理速度表示了工程上受到不斷的挑戰。那麼如何預防和解決連接器電磁幹擾的問題值得我們關注。

本文引用地址:http://www.eepw.com.cn/article/201609/304820.htm

電路上振蕩速率變得更快(上升/下降時間),電壓/電流幅度變得更大,問題變得更多。因此,今天同以前相比,解決電磁兼容性(EMC)就更艱難了。

在電路的兩個波節之前,快速變化的脈衝電流,表示了所謂差模噪聲源,電路周圍的電磁場可以耦合到其它元件上和侵入連接部分。經感性或容性耦合的噪聲是共模 幹擾。射頻幹擾電流是彼此相同的,系統可以建模為:由噪聲源、「受害電路」或「接受者」和迴路(通常是底板)組成。用幾個因素來描述幹擾的大小:噪聲源的 強度、幹擾電流環繞面積的大小、變化速率。

於是,儘管在電路中有很可能產生不希望的幹擾,噪聲幾乎總是共模型的。一旦在輸入/輸出(I/O)連接器和機殼或地平面之間接入電纜,有某些RF電壓出現時,導致幾毫安的RF電流就能足以超過允許的發射電平。

噪聲的耦合和傳播

共模噪聲是由於不合理的設計產生的。有些典型的原因是不同線對中個別導線的長度不同,或到電源平面或機殼的距離不同。另一個原因是元件的缺陷,如磁感應線圈與變壓器,電容器與有源器件(例如應用特殊的集成電路(ASIC))。

磁性元件,特別是所謂「鐵芯扼流圈」型貯能電感器,是用在電源變換器之中的,總是產生電磁場。磁路中的氣隙相當於串聯電路中的一個大電阻,那兒要消耗較多 的電能。於是,鐵芯扼流圈,繞制在鐵氧體棒上,在棒周圍產生強的電磁場,在電極附近有最強的場強。在使用回描結構的開關電源中,變壓器上必定有一個空隙, 其間有很強的磁場。在其中保持磁場最合適的元件是螺旋管,使電磁場沿管芯長度方向分布。這就是在高頻工作的磁性元件優選螺旋結構的原因之一。

不恰當的去耦電路通常也變成幹擾源。如果電路要求大的脈衝電流,以及局部去耦時不能保證小電容或十分高的內阻需要,則由電源迴路產生的電壓就下降。這相當於紋波,或者相當於終端間的電壓快速變化。由於封裝的雜散電容,幹擾能耦合到其它電路中去,引起共模問題。

當共模電流汙染I/O接口電路時,該問題必須解決在通過連接器之前。不同的應用,建議用不同的方法來解決這個問題。在視頻電路中,那兒I/O信號是單端 的,且公用同一共同迴路,要解決它,用小型LC濾波器濾掉噪聲。在低頻串聯接口網絡中,有些雜散電容就足夠將噪聲分流到底板上。差分驅動的接口,如以太, 通常是通過變壓器耦合到I/O區域,是在變壓器一側或兩側的中心抽頭提供耦合的。這些中心抽頭經高壓電容器與底板相連,將共模噪聲分流到底板上,以使信號不發生失真。

在I/O區域內的共模噪聲

沒有一個通用辦法來解決所有類型的I/O接口的問題。設計師們的主要目標是將電路設計好,而常常忽略了一些視為簡單的細節。一些基本法則能使噪聲在到達連接器以前,降至最小:

1)將去耦電容設置在緊挨負載處。

2)快速變化的前後沿的脈衝電流,其環路尺寸應最小。

3)使大電流器件(即驅動器和ASIC)遠離I/O埠。

4)測定信號的完整性,以保證過衝和下衝最小,特別是對於大電流的關鍵性信號(如時鐘,總線)。

5)使用局部濾波,如RF鐵氧體,可吸收RF幹擾。

6)提供低阻抗搭接到底板上或在I/O區域的基準在底板上。 射頻噪聲和連接器

即使工程師採取許多上述所列的預防措施,來減小在I/O區內的RF噪聲,還不能保證這些預防措施能否成功地足夠滿足發射要求。有些噪聲是傳導幹擾,即在內 部電路板上按共模電流流動。這個幹擾源是在底板和電路等之間。於是,這個RF電流一定通過最低阻抗(在底板和載信號線之間)的通路流動。如果連接器沒呈現 足夠低的阻抗(與底板的搭接處),這RF電流經雜散電容流動。當這RF電流流過電纜時,不可避免地產生發射。

使共模電流注入到I/O區的另一機理,是附近有強的幹擾源的耦合。甚至有些「屏蔽」連接器也無用,因為幹擾源就在連接器附近,如PC機環境。如果在連接器和底板之間有一個缺口,此處所感應的RF電壓可以使EMC性能下降。

屏蔽連接器方法有,加指形簧片或墊片。連接器的搭接,是在連接器和機殼之間填滿空處。這個方法要求有一個襯墊。金屬襯墊較好,只要處理合適,也就是說,只要表面不被汙染,只要手不觸及或損壞襯墊以及只要有足夠的壓力,以保持好的、低阻抗的接觸。

別的方法是連接器裝接頭片或者把連接器安裝在機殼上。此時,最大接觸面稍微小些,且應嚴格控制接頭片的尺寸和彈性。安裝屏蔽連接器時,在機殼上開口,開口 的一側要去掉油汙,要仔細製作,若公差不合適,導致連接器在機殼內陷入太深,使搭接中斷。每位EMC工程師知道,在「極好」的系統當中,這個問題一定要滿 足發射要求,並在生產線及時檢查。未緊固的或彎曲的襯墊,安裝於關鍵區域的油汙上,將失效。

由於下述原因選用了EMI連接器:

1)導電發泡塑料是極其柔軟的,且能放在連接器的整個周圍。這就消除了與另一機殼、襯墊有關的問題。

2)機械工程師可以在系統機殼可接收的公差範圍內安裝連接器。

3)連接器與機殼實現低阻抗搭接,以保證良好接觸。機殼壁內側上的襯墊,當要塗漆有遮蔽要求時,可以用更柔軟的材料。

4)要求強迫冷卻的設計,襯墊最好有另一特點:連接器和機殼壁之間的縫應密封起來,以減少氣漏。在有塵埃的環境中,襯墊要起到系統內保持乾淨。

結論

當前市場上有各種各樣的連接器,能使設計師為特殊接口,獲得最佳設計。

相關焦點

  • 電磁幹擾原理
    下面我們就一起學習一下電磁幹擾是如何產生的吧~~~本文引用地址:http://www.eepw.com.cn/article/276278.htm  電磁幹擾,英文名稱為ElectroMagnetic Interference,簡稱EMI,是指任何在傳導或者在有電磁場伴隨著電壓、電流的作用下而產生會降低某個裝置、設備或系統的性能,還有可能對生物或者物質產生不良影響的電磁現象。
  • 如何降低時鐘的電磁幹擾源
    如何降低時鐘的電磁幹擾源 電子工程世界 發表於 2020-09-02 16:11:09   眾所周知,電磁兼容的3要素是電磁幹擾源、被幹擾對象和傳播電磁幹擾的途徑。
  • 液晶顯示屏電磁幹擾和解決方法
    消除幹擾的首要工作是找到幹擾源或幹擾影響的位置,然後以有效的方法去消除、消弱、或預防、屏蔽、補救。解決的方法是:如果幹擾施加在電源線上,則建議在最靠近模塊的位置的電源線VDD、VSS 之間併入一個穩壓電容(10uF)和一個濾波電容(0.1uF/0.01uF)。如果幹擾施加在 RESET 信號線上,則建議在最靠近模塊的位置的RESET 信號線對VSS之間併入一個濾波電容,電容容量選擇0.1uF 或0.01uF。電容值的選擇,需要根據實際測試的效果而定。
  • 電磁幹擾如何消除
    那麼,電磁幹擾如何消除呢?我們一同去了解下。電磁幹擾如何消除(1)利用屏蔽技術減少電磁幹擾為有效的抑制電磁波的輻射和傳導及高次諧波引發的噪聲電流, 在用變頻器驅動的電梯電動機電纜必須採用屏蔽電纜,屏蔽層的電導至少為每相導線芯的電導線的 1/10,且屏蔽層應可靠接地。
  • 通過使用展頻晶振來降低EMI電磁幹擾解決EMC輻射超標的問題
    大家好,今天給大家介紹下通過使用展頻晶振來降低EMI電磁幹擾,進而解決EMC輻射超標的問題。最近我們南山電子收到很多類型的諮詢:怎麼降低EMI電磁幹擾?怎麼解決晶振倍頻輻射超標等等問題,其實隨著EMC電磁兼容性對於現在的電子設備要求越來越高,在設計完電路時怎麼降低EMI電磁幹擾應該是很多工程師比較頭疼的問題,與EMI電磁幹擾密切相關的幾點就是時鐘,電源,布線,屏蔽,這些都可能導致EMI指標的超標,在實際操作中,相關機構頒布
  • 電磁幹擾(EMI)解決方案———導電矽橡膠
    有機矽實驗室使命在當今社會,電子產品的應用越來越廣泛,隨之而來的電磁幹擾及電磁輻射越來越多地影響設備的安全可靠運行及人們的身體健康,因此電磁屏蔽材料越來越受到科研工作者的重視。電子元器件在工作過程中,往往會對外界產生幹擾,稱為電磁幹擾,也叫EMI(Electromagnetic Interference),要解決電磁幹擾的問題,就要用到電磁屏蔽。所謂電磁屏蔽,就是防止電子設備或者電子元器件之間產生電磁幹擾。導電矽橡膠,就是常用的電磁屏蔽材料。
  • 如何減少連接器輻射的有效解決方案
    電磁幹擾是由大環路中的信號電流引起的。本文引用地址:http://www.eepw.com.cn/article/201710/367049.htm  圖9.6舉例說明了一個普通的電磁幹擾問題。一個64位總線從板卡A經過連接器B連到母板卡上,母板卡可能是一個主CPU卡或是一個通往其他子卡的無源通道。
  • 出色模擬工程師必備系列(一):電磁幹擾(EMI)
    zR1ednc事實上,電磁幹擾已使民航系統失效、通信不暢、計算機運行錯誤、自控設備誤動作等,甚至危及人身安全。因此如何有效的抑制電磁幹擾成為模擬工程師必須具備和考慮的因素,在這裡為大家詳述了什麼是電磁幹擾,如何有效的抑制電磁幹擾。
  • 解決LED驅動電源電磁幹擾的三大硬體措施
    雖然笨重,發熱量大,優點是,對外幹擾小,電磁幹擾小,也容易解決。而現在使用比較多的LED開關電源,都是以 PWM形式的LED驅動電源是讓功率電晶體工作在導通和關斷狀態。在導通時,電壓低,電流大;關斷時,電壓高,電流小,因此功率半導體器件上所產生的損耗也很小。缺點比較明顯的是,電磁幹擾(EMI)也更嚴重。
  • 詳解電磁幹擾的原理
    這類現象人們早已司空見慣、習以為常了,但是電磁幹擾的危害卻遠不止如此。事實上,電磁幹擾已使民航系統失效、通信不暢、計算機運行錯誤、自控設備誤動作等,甚至危及人身安全。因此如何有效的抑制電磁幹擾成為模擬工程師必須具備和考慮的因素,在這裡為大家詳述了什麼是電磁幹擾,如何有效的抑制電磁幹擾。
  • PCB板層的布局設計如何減少電磁幹擾
    PCB板層的布局設計如何減少電磁幹擾 電磁兼容之家 發表於 2020-12-09 11:00:11 在高速電路板設計過程中,電磁兼容性設計是一個重點,也是難點。
  • 如何抑制電磁幹擾在工業設備上的影響看了就知道
    打開APP 如何抑制電磁幹擾在工業設備上的影響看了就知道 唯小樣 發表於 2020-12-27 11:11:42   1.幹擾的   複雜和惡劣的工作環境是產生電磁幹擾的源頭。
  • 電磁幹擾的三要素
    電磁幹擾是人們早就發現的電磁現象,它幾乎和電磁效應的現象同時被發現,1981年英國科學家發表「論幹擾」的文章,標誌著研究幹擾問題的開始。1989年英國郵電部門研究了通信中的幹擾問題,使幹擾問題的研究開始走向工程化和產業化。
  • 物聯網、IIOT和工業4.0應用連接器
    連接技術的發展對工業連接器提出了新的技術要求。 連接器需要傳輸更高的速度,更高的頻率和更小的尺寸,以及堅固性,可靠性和抗電磁幹擾能力等。物聯網是指電子產品的無線互聯,從電器、設備、車輛到建築控制系統等。嵌入式電子元件,包括傳感器,控制器,連接器和電纜等,能夠收集和交換數據,並被遠程監視和控制.。
  • 降低電磁噪音幹擾的好方法,這裡告訴你
    而對於工業自動化、醫療行業領域中數量與日俱增的電子設備們來說,身處充滿電磁噪聲的環境且同時又在滿負荷運行,它們怎樣抵禦幹擾? 隨之而來的問題是——在設計時,如何能有效降低外界電磁波對設備的幹擾? 我們先來一個案例分享來一起了解一下 西門子作為全球醫療解決方案最主要的供應商,西門子的磁共振設備在設計中遭遇了電磁幹擾問題,導致音頻視頻信號在轉接中出現失真和信號丟失等現象。在多次嘗試更換連接線後,問題仍未能得到解決。
  • 十個EMC工程師常見的兼容性問題、具體解決方法
    EMC(電磁兼容)包括EMS(電磁敏感度)和EMI(電磁幹擾)兩部分,通常我們所說的解決EMC問題,其實就是解決電子設備對外輻射幹擾,或者如何防止設備、電子元件被外界電磁波幹擾的問題。學習EMC要重視基礎知識,像電磁波、電磁場等入門理論,有迫切學會的願望,在實踐中與別人多人交流,幾個人的學習交流效果要遠比一個人學習問題效果要好得多。
  • 解決觸控螢幕的電磁幹擾的方法
    在此類觸控螢幕應用中,需要考慮的一個關鍵設計問題是電磁幹擾(EMI)對系統性能的影響。幹擾引起的性能下降可能對觸控螢幕設計產生不利影響,本文將對這些幹擾源進行探討和分析。本文引用地址:http://www.eepw.com.cn/article/185439.htm投射式電容觸控螢幕結構典型的投射式電容傳感器安裝在玻璃或塑料蓋板下方。
  • 電磁幹擾主要來源哪些方面
    ,有傳導幹擾和輻射幹擾兩種。第一層意思如雷電使收音機產生雜音,摩託車在附近行駛後電視畫面出現雪花,拿起電話後聽到無線電聲音等,這些可以簡稱其為與「BCI」「TVI」「TelI」,這些縮寫中都有相同的「I」(幹擾)(BC:廣播)   那麼EMI標準和EMI檢測是EMI的哪部分呢?理所當然是第二層含義,即幹擾源,也包括受到幹擾之前的電磁能量。   其次是「電磁」。電荷如果靜止,稱為靜電。
  • 電磁傳感器檢測信號幹擾的電磁信號檢測方案
    電磁傳感器檢測信號幹擾的電磁信號檢測方案 卓晴 發表於 2020-12-28 14:50:39 看到有同學問:為什麼電磁車模,在開啟電機之後,採集的電磁強度數值出現異常的問題
  • 核心板應用開發遇到電磁兼容問題怎麼辦?
    對於電磁兼容問題,就發生機理而言,離不開幹擾源、傳播路徑和敏感源 這三個方面,無論是EMI電磁幹擾問題還是EMS電磁抗擾問題,抓住這三個方面進行分析,望聞問切,再輔以針對性的有效措施,即可藥到病除。電磁幹擾的「傳播路徑」通常分為輻射和傳導兩種,而「電纜」(包括互聯接口線纜、電源線纜,以及PCB上的電源及信號走線等)則是電磁幹擾傳播路徑的物理媒介,根據相關統計,將近90%的EMC問題是由電纜造成的,電纜是高效的電磁波接收天線和發射天線,同時也是電磁幹擾傳導的良好通道。3.