【M博士問答】常用邏輯電平有哪些?TTL 與 COMS 電平可以直接互連...

2021-01-12 電子工程專輯
【M博士問答】常用邏輯電平有哪些?TTL 與 COMS 電平可以直接互連嗎?

常用邏輯電平有哪些?TTL 與 COMS 電平可以直接互連嗎?


常用的電平標準,低速的有 RS232、RS485、RS422、TTL、CMOS、LVTTL、LVCMOS、ECL、ECL、LVPECL 等,高速的有 LVDS、GTL、PGTL、 CML、HSTL、SSTL 等。 

一般說來,CMOS 電平比 TTL 電平有著更高的噪聲容限。如果不考慮速度和性能,一般 TTL 與 CMOS 器件可以互換。但是需要注意有時候負載效應可能引起電路工作不正常,因為有些 TTL 電路需要下一級的輸入阻抗作為負載才能正常工作。

聲明:本文為轉載文章,轉載此文目的在於傳遞更多信息,版權歸原作者所有,如涉及侵權,請聯繫小編進行處理。


【M博士問答】是貿澤電子推出的問答欄目,幫助工程師們解決任何疑難問題。歡迎各位後臺留言,可提出任何的問題!小編將為您解答!


貿澤電子設計圈由貿澤電子(Mouser Electronics)開發和運營,服務全球廣大電子設計群體,貿澤電子分銷750多家領先品牌,可訂購500多萬種在線產品,為客戶提供一站式採購平臺,歡迎關注我們,獲取第一手的設計與產業資訊信息!



免責聲明: 該內容由專欄作者授權發布或轉載自其他媒體,目的在於傳遞更多信息,並不代表本網贊同其觀點,本站亦不保證或承諾內容真實性等。如若文章內容侵犯您的權益,請及時聯繫本站刪除。侵權投訴聯繫: nick.zong@aspencore.com!

貿澤電子設計圈 貿澤電子(Mouser Electronics )為全球授權半導體和電子元器件授權分銷商,分銷750多家領先品牌,可訂購500多萬種在線產品,為設計工程師和採購人員提供一站式採購平臺。
進入專欄

熱門推薦

當您想到有汽車電子產品及專長的半導體公司,您會首先想到哪幾家公司? 當你提到物聯網產品的半導體公司,您會想到哪些公司?

相關推薦

相關焦點

  • RS232電平、CMOS電平、TTL電平是什麼?區別是什麼?
    招聘電氣工程師(安徽信控)什麼是TTL電平、CMOS電平、RS232電平?它們有什麼區別呢?一般說來,CMOS電平比TTL電平有著更高的噪聲容限。輸出 L:<0.8V ;H:>2.4V。由於CMOS電源採用12V,則輸入低於3.6V為低電平,噪聲容限為1.8V,高於3.5V為高電平,噪聲容限高為1.8V。比TTL有更高的噪聲容限。邏輯1的電平為-3~-15V,邏輯0的電平為+3~+15V,注意電平的定義反相了一次。
  • TTL和CMOS電平與OC和OD的互連規範詳細說明
    本篇主要介紹TTL/CMOS電平的互連、OC/OD的互連,其餘單端邏輯電平的互連可參考相關器件規範、電平規範。   1、TTL/CMOS互連   常用的TTL和CMOS電平主要是5V TTL、5V CMOS、3.3VTTL、3.3V CMOS、3.3V/5V Tol(輸入時3.3V邏輯電平,但是可以接受5V的信號輸入)等,隨著處理器電壓越來越低,現在1.8V CMOS等低電壓的邏輯電平也越來越普及了。
  • TTL電平、CMOS電平、RS232通信電平的概念及區別
    本文主要講了一下關於TTL電平、CMOS電平、RS232通信電平的概念及區別,希望對你的學習有所幫助。本文引用地址:http://www.eepw.com.cn/article/201609/310472.htm  電平的概念:  什麼是電壓、電流、電功率?無線電愛好者都十分清楚。而談及「電平」能說清楚的人卻不多。
  • RS232電平和TTL電平有什麼不同?如何轉換?
    同時我們知道這些模塊的內部控制單元都是單片機,其電平為TTL電平。那麼TTL電平和RS232電平有什麼不同?它們之間又是怎麼轉換的呢?今天這篇文章,我們就來談談這個話題。TTL電平是TTL電路輸出的電平,其中「TTL」是英文「Transistor-Transistor Logic」的縮寫,中文翻譯為「電晶體-電晶體邏輯」,因此TTL電路就是「電晶體-電晶體邏輯電路」。
  • 淺談LVDS、CML、LVPECL三種差分邏輯電平之間的互連
    淺談LVDS、CML、LVPECL三種差分邏輯電平之間的互連 賽靈思中文社區 發表於 2020-12-20 11:39:59 本篇主要介紹LVDS、CML、LVPECL
  • 信號邏輯電平標準詳解
    信號的邏輯電平經歷了從單端信號到差分信號、從低速信號到高速信號的發展過程。最基本的單端信號邏輯電平為CMOS、TTL,在此基礎上隨著電壓擺幅的降低,出現LVCMOS、LVTTL等邏輯電平,隨著信號速率的提升又出現ECL、PECL、LVPECL、LVDS、CML等差分信號邏輯電平。
  • 邏輯電平之特殊互連(總線保持、串聯阻尼電阻、熱插拔)
    邏輯電平之特殊互連(總線保持、串聯阻尼電阻、熱插拔) TI 發表於 2020-12-20 12:02:06 本篇主要介紹邏輯互連中的一些具有特殊功能的互連
  • 一些常用的電平標準
    現在常用的電平標準有TTL、CMOS、LVTTL、LVCMOS、ECL、PECL、LVPECL、RS232、RS485等,還有一些速度比較高的LVDS、GTL、PGTL、CML、HSTL、SSTL等。下面簡單介紹一下各自的供電電源、電平標準以及使用注意事項。
  • RS232與TTL電平轉換的分立器件電路
    整個電路的工作過程:我們知道計算機串口通信的RS-232電平是用正負電壓來表示邏輯狀態的,邏輯1= -3V~-15V,邏輯0=+3~+15V。而對單片機串口通信的TTL電平而言,輸出高電平時電壓>2.4V;輸出低電平時,電壓<0.8V。所以這兩者直接需要通信時,必須進行電平轉換。
  • 【CAN基礎】電平、邏輯、報文是怎麼來的
    本文引用地址:http://www.eepw.com.cn/article/201904/399979.htm一、節點通訊的原理CAN控制器將這段報文解析成邏輯信號後,再發送給CAN收發器。CAN收發器根據CAN-bus標準將接收到的邏輯信號轉換成電信號,再通過CAN_H和CAN_L兩根總線將電信號傳到總線上的其他節點上。簡單說就是MCU將報文發送給控制器,控制器將報文轉換成符合規範的CAN報文後,通過CAN收發器以電信號的形式在總線上進行傳輸。二、電平是如何轉換成邏輯?
  • 兩例簡單的RS232與TTL電平轉換電路
    5V,剛好在RS232的邏輯0(電壓範圍+3V~+15V)。從分析可以看出,邏輯低電平的轉換是滿足的。但是邏輯高電平轉換時,RS232的RXD(2)端是0V,並沒有在RS232的邏輯1(電壓範圍-3V~-15V)內。但是毛豆告訴我他這個電路使用過,沒有問題。我個人認為是因為0V在-3V和+3V之間,這之間的電壓值對RS232的邏輯判斷是不穩定的,即可能是0,也可能是1;有的電腦可以使用,而有的電腦則不可以。
  • 單片機與電腦接口(TTL與RS232電平模擬轉換)電路及工作原理
    (2)電腦上的RS232接口採用的是負邏輯電平:-15~-3表示邏輯1; +15~+3表示邏輯0;電壓值通常在7V左右(3)我們可以使用串口電纜直接連接兩臺PC機的串口,實現兩臺PC機的串口通訊。但是PC機和單片機的通訊卻不能夠用電纜直接進行連接,原因是PC機RS232串口的電平標準和單片機的TTL電平不一致,因此單片機和PC機之間的串口通訊必須要有一個RS232/TTL電平轉換電路。通常這個電路都選擇專用的RS232接口電平轉換集成電路進行設計,如MAX232、HIN232等。
  • 將TTl電平轉換為USB電平的eCH340 USB轉換串口電路設計
    常見的USB轉換串口的晶片有PL2303,CH340等,CH340因性價比較好,良品率較PL2302好,所以應用的更為廣泛。常見的電路圖有如下: 圖為某寶CH340模塊原理圖,該模塊較為簡單,主要需要注意的地方有: 1.CH340隻能將TTl電平轉換為
  • 技術探討06 - 如何理解TTL與CMOS電平?
    ;  Uih -> 輸入高電平,Uil -> 輸入低電平。 2、TTL電平   TTL集成電路主要由BJT電晶體構成,電平規範如下:  輸出模式:Uoh ≥ 2.4V,Uol≤0.4V;  輸入模式: Uih ≥ 2.0V,Uil≤0.8V;   3、CMOS電平  CMOS集成電路主要由MOS管構成,電平規範如下:  輸出模式:Uoh
  • 幾種常用的電平轉換方案總結
    當主控晶片引腳電平與外部連接器件電平不匹配的時候就需要用電平轉換電路來進行轉換。這幾乎是每一個電子工程師都會遇到的一個問題。今天我就總結一下幾種常用的電平轉換方案,希望對大家有所幫助。 1.使用電平轉換晶片 這可能是所有方案裡面最穩定可靠省事的了,給轉換晶片兩側供需要轉換的兩個電源,然後在晶片的輸入輸出接上需要轉換的輸入輸出信號就OK了,所有轉換部分都由晶片內部完成。
  • RS232 RS485 串口 電平標準
    對於數據(信息碼):邏輯「1」(傳號)的電平低於-3V,邏輯「0」(空號)的電平高於+3V;對於控制信號;接通狀態(ON)即信號有效的電平高於+3V,斷開狀態(OFF)即信號無效的電平低於-3V,也就是當傳輸電平的絕對值大於3V時,電路可以有效地檢查出來,介於-3~+3V之間的電壓無意義,低於-15V或高於+15V的電壓也認為無意義,因此,實際工作時,應保證電平在-3V~-15V或+3V~+15V之間
  • 乾貨|詳解MOS管及簡單CMOS邏輯電平電路
    高電平視為邏輯「1」,電平值的範圍為:VDD的65%~VDD(或者VDD-1.5V~VDD) 低電平視作邏輯「0」,要求不超過VDD的35%或0~1.5V。 +1.5V~+3.5V應看作不確定電平。在硬體設計中要避免出現不確定電平。
  • 同步和異步的區別電平異步時序邏輯電路
    脈衝異步時序電路和同步時序電路有兩個共同的特點:● 電路狀態的轉換是在脈衝作用下實現的。在同步時序電路中儘管輸入信號可以是電平信號或者脈衝信號,但電路的狀態轉換受統一的時鐘脈衝控制;脈衝異步時序電路中沒有統一的時鐘脈衝,因此,規定輸入信號為脈衝信號,即控制電路狀態轉換的脈衝由電路狀態輸入端直接提供。● 電路對過去輸入信號的記憶是由觸發器實現的。
  • 數字電路一些常見問答
    本文引用地址:http://www.eepw.com.cn/article/201604/289987.htm  1、什麼是同步邏輯和異步邏輯,同步電路和異步電路的區別是什麼?  同步邏輯是時鐘之間有固定的因果關係。異步邏輯是各時鐘之間沒有固定的因果關係。  電路設計可分類為同步電路和異步電路設計。
  • 單片機下載的電平轉化
    說單片機下載前,我們要說到幾個概念:​本文引用地址:http://www.eepw.com.cn/article/201611/322670.htmTTL電平:TTL集成電路的主要型式為電晶體-電晶體邏輯門(transistor-transistor logic gate),TTL大部分都採用5V電源