NE555時基電路,為電壓比較器和R-S基本觸發器的混成電路,可方便地構成單穩態(延時、定時)電路、雙穩態(開關)電路及無穩態(振蕩)電路。其構成電路之簡便和應用之廣,素有「萬能電路」之稱。

圖 NE555時基電路原理框圖及引腳功能如上圖所示,R1、R2、R3對供電Vcc分壓,使N1比較器基準端(同相輸入端)電壓為1/3Vcc,N2基準端(反相輸入端)電壓為2/3Vcc。晶片5腳為調整端,接入上拉或下拉電阻時,可改變兩個基準端電壓的高低。兩路比較器的輸出端與R-S觸發器的置位和復位相接,從而決定晶片3腳輸出端的電平狀態。當晶片2腳(/TR端)輸入信號電壓低於1/3Vcc時,N1輸出端為「0」,R-S觸發器被置位,晶片3腳變高電平,(在復位信號未輸入之前)並保持;當晶片6腳輸入電壓高於2/3Vcc時,N2輸出端為「1」,R-S觸發器被復位(在置位信號未輸入之前)並保持。晶片4為優先復位端(低電平有效),不用時可接Vcc。顯然,作為開關電路應用時,只要控制晶片2腳電壓低於1/3Vcc,電路處於「開」態(3腳為「1」);控制晶片6腳高於2/3Vcc,電路即處於「關」態(3腳為「0」),即為開關(雙穩態)電路。