晶振電路設計小訣竅,工程師都一定懂!

2020-12-15 揚興晶振

晶振作為時鐘電路中必不可少的信號傳遞者,單片機要想正常運作就需要晶振存在。因此,在電子電路設計中也少不了晶振的參與。一個好的晶振電路設計,是能夠為電子提供最好的空間利用率,同時發揮最大的功能性作用。

振蕩原理

振蕩器是一個沒有輸入信號的帶選頻網絡的正反饋放大器。從能量的角度來說,正弦波振蕩器是通過自激方式把直流電能轉換為特定頻率和幅度的正弦交變能量的電路。對於任何一個帶有反饋的放大電路,都可以畫成下圖所示結構:

▲圖1 振蕩器

當增益滿足∣f∣×∣a∣≥1,且相位條件滿足α+β=2π時,構成正反饋環路,起振條件得以滿足。上圖即構成一個振蕩器。

晶振原理

當在晶體兩端加上一定的交變電場,晶片就會產生機械形變,石英晶體振蕩器是利用石英晶體的壓電效應制的一種諧振器件,若在石英晶體的兩個電極上加一電場,晶片就會產生機械變形。同時這個機械形變又會產生相應的交變電壓,並且其特徵頻率下的振幅比其他頻率點的振幅大得多。根據這個特點,為了得到低的起振電壓和短的起振時間,在晶體兩端施加的交變電壓的頻譜能量應主要集中在晶體的特徵頻率附近。

▲圖2 晶振等效電路

在一般情況下,晶片機械振動的振幅和交變電場的振幅非常微小,但當外加交變電壓的頻率為某一特定值時,振幅明顯加大,比其他頻率下的振幅大得多,這種現象稱為壓電諧振。石英晶體振蕩器的等效電路如圖2所示。當用石英晶體組成並聯諧振電路時,晶體表現為感性,其等效品質因數Q值很高。等效阻抗頻率特性如圖3所示。

▲圖3 晶振等效阻抗

圖3中,Fr為串聯諧振點。在頻率為Fr = 1/(2π√LC)時,圖2中串聯的L、C諧振,串聯支路等效為一個純電阻。Fa為並聯諧振點,此時串聯支路等效為電感,與並聯的C0諧振,Fa= Fr√1+C/C0。此時等效阻抗趨於無窮大。通常這兩個頻率點之間的差值很小。

總的來說,可以認為晶振在串聯諧振時表現為電阻,在並聯諧振時表現為電感。這裡建議設計時採用並聯諧振。

電工學上這個網絡有兩個諧振點,以頻率的高低分其中較低的頻率是串聯諧振,較高的頻率是並聯諧振。

皮爾斯振蕩器

倒相器作為放大器,同時提供180度的相移。而晶振及負阻電容作為反饋迴路,提供剩下的180度相移。RF為反饋電阻,用來決定倒相器的直流工作點,使之工作在高增益區(線性區)。這個電阻值不能太小,否則會導致環路無法振蕩。該電路利用晶振的並聯諧振,由於並聯諧振與C0有關,會受寄生電容影響,因此增加負載電容C1、C2,可減小C0對諧振頻率的影響。同時C1、C2的加入會影響起振時間和振蕩頻率的準確度。負載電容的選擇,應根據晶振供應商提供的datasheet的數值選擇。在許可範圍內,負載電容值越低越好。容值偏大雖有利于振蕩器的穩定,但將會增加起振時間。

▲圖4 皮爾斯振蕩器電路

Rs用於抑制高次諧波,從而使振蕩器獲得較為純淨的頻譜。Rs的值若太小的話,可能會導致晶振的過分驅動(overdrive),導致晶振損壞或壽命減短。通常取Rs=XC2。Rs的影響可以由下圖看出。

▲圖5 Rs的影響(來自參考資料)

電路設計

如圖6,PM0和NM0構成倒相器,與片外電路共同組成振蕩環路。PM7~PM9和NM7~NM9組成施密特觸發器,對波形進行整形和放大。輸出信號再經過兩級倒相器,以提高輸出級驅動能力。

▲圖6 xtal電路原理圖

仿真結果:

Rs小的時候,在同樣的激勵電壓下,波形幅度比Rs大的情況小很多,導致XC輸出為一根直線。

▲XOUT

▲圖7 XOUT和XC的波形圖

晶振設計注意事項

在低功耗設計中晶體的選擇非常重要,尤其帶有睡眠喚醒的系統,往往使用低電壓以求低功耗。由於低供電電壓使提供給晶體的激勵功率減少,造成晶體起振很慢或根本就不能起振。這一現象在上電復位時並不特別明顯,上電時電路有足夠的擾動,很容易建立振蕩。在睡眠喚醒時,電路的擾動要比上電時小得多,起振變得很不容易。在振蕩迴路中,晶體既不能過激勵(容易振到高次諧波上)也不能欠激勵(不容易起振)。

晶體的選擇應考慮以下幾個要素:諧振頻點、負載電容、激勵功率、溫度特性、長期穩定性。換句話說,晶振可靠性工作不僅受到負載電容的影響。對於負載電容的選擇,應根據晶振供應商提供的datasheet的數值選擇。在許可範圍內,負載電容值越低越好。容值偏大雖有利于振蕩器的穩定,但將會增加起振時間。有的晶振推薦電路甚至需要串聯電阻RS,它一般用來來防止晶振被過分驅動。過分驅動晶振會漸漸損耗減少晶振的接觸電鍍,這將引起頻率的上升,造成頻率偏移,加速老化。

設計經驗總結

1.首先要選擇一個低的等效串聯電阻的晶體。晶體串聯電阻低有利於解決起振的問題。因為低的晶體等效阻值有利於增加環路增益。

2.通過縮短印製電路板的連線間距來減低寄身電容。從而可以幫助解決起振問題和晶振頻率穩定度的問題。

3.應該保持對晶振應用溫度和電壓範圍保持監控,從而保持晶體起振頻率有必要的話要調整電容電阻的值。

4.想要得到最佳效果,晶振設計應該採用Vdd峰峰值的至少40%作為驅動時鐘反相器的輸入信號。僅僅調節晶振兩端是不能達到這一要求的。我們也可以參考晶振製造商的使用說明來獲得關於晶振設計進一步的幫助。

5.對於推薦最優化的R1的阻值可以這樣得到,首先計算電容C1,C2的值,然後在R1的位置上設置一個電位計,將電位計的初始值設置為XC1。這樣可以通過調節電位計來保證在所需要的頻率下起振以及維持晶體穩態振蕩。

相關焦點

  • 作為PCB設計工程師,晶振的知識你都搞明白了嗎?
    晶振被譽為「電子設備的心臟」,它是電子產品中最常用的不可或缺的組件,小到手機、電腦,大到飛彈、衛星都需要晶體振蕩器。作為PCB設計工程師,關於晶振的知識你一定得搞明白噢~晶振晶體振蕩器是指從一塊石英晶體上按一定方位角切下薄片(簡稱為晶片),石英晶體諧振器,簡稱為石英晶體或晶體、晶振;而在封裝內部添加 IC 組成振蕩電路的晶體元件稱為晶體振蕩器。
  • 「PCB設計工程師」拍了拍你:晶振的知識掌握了嗎?
    晶振(crystal oscillator)晶體振蕩器是指從一塊石英晶體上按一定方位角切下薄片(簡稱為晶片),石英晶體諧振器,簡稱為石英晶體或晶體、晶振;而在封裝內部添加 IC 組成振蕩電路的晶體元件稱為晶體振蕩器
  • 精通石英晶體及晶振電路——晶振電路三
    2、晶振電路的 Pierce電路大多數晶振電路都是採用電容三點式振蕩電路,Pierce電路就是其中一種應用最廣泛的電路,它的電路結構如下圖:其中,Inv:晶片內部反相器;RF:反饋電阻,一般集成在晶片內部,也有的晶片內部不集成RF;XTAL:石英晶體;CL1、CL2:補償負載電容;CS:由於
  • ds1302晶振不起振_ds1302晶振電路圖
    打開APP ds1302晶振不起振_ds1302晶振電路圖 發表於 2017-08-26 18:31:28   實時時鐘電路DS1302
  • 電路中的晶振起什麼作用,你知道嗎?
    打開APP 電路中的晶振起什麼作用,你知道嗎? 帝國科技是國內具有一定規模的大型石英晶振生產企業,公司早期給國家軍工企業專業代工,供應石英晶振,49/S,49/U,49/SSMD,6035mm,5032mm,3225mm圓柱晶振系列。 產品全部環保並且符合歐盟標準,產品有石英晶體諧振器,石英晶體振蕩器,貼片晶振,圓柱晶振,SMD晶振系列。若有需要,來電諮詢哦!以下是公司的產品圖請欣賞!。
  • 晶振電路中的兩個小電容要怎樣選取?
    我們在學習MCS-51單片機時會在單片機的第18引腳和19引腳之間加上一個晶振,在晶振的兩個引腳上分別接一個小電容,它主要是用來穩定晶振的頻率,我們也叫這兩個電容是穩頻電容,這兩個電容的容量該選多大呢?今天我與朋友們聊聊這個問題。
  • 27MHz晶振時鐘電路的主心臟
    目前大部分車載攝像頭的應用廣泛,倒車影像,環視影響,自動駕駛等方面都需要用到CMOS攝像頭,攝像頭以及匹配的電子元器件,要求滿足汽車認證小封裝,可靠性,穩定性高,工作溫度範圍廣等需求,本文推薦kyocera京瓷晶振的27M無源時鐘晶體CX2016SA27000D0HSSCC此款頻率穩準度小於50ppm,可靠性高,此款晶振工作溫度範圍寬達-40~125℃,在溫度範圍內可滿足
  • 單片機最小系統解析(電源、晶振和復位電路)
    無源晶振兩側通常都會有個電容,一般其容值都選在 10 pF~40 pF 之間,如果手冊中有具體電容大小的要求則要根據要求來選電容,如果手冊沒有要求,我們用 20 pF 就是比較好的選擇,這是一個長久以來的經驗值,具有極其普遍的適用性。我們來認識下比較常用的兩種晶振的樣貌,如圖8-1和圖8-2所示。
  • 硬體工程師面試概率最高的題目:晶振的匹配電容計算公式
    Author: Jackie Long很多硬體工程師面試官都會問一些"看似比較偏"的技術問題,比如,晶振的匹配電容計算公式。然而,看似偏的技術問題其實並不是真正的偏,是因為真正(去)理解的人比較少。其實,這就是普通工程師與優秀工程師之間的區別!有太多的東西實際應用起來差別並不大,優秀工程總會比普通工程師要懂得多一些,比如晶體,51、AVR、STC、PIC、STM32等單片機典型應用電路一大堆,照著畫原理圖就是了,無論是大牛還是菜鳥,使用起來大家都一樣!但事實是:1%的那部分知識就能決定你的技術層次,而其它99%的知識大多數地球人都知道,這與二八法則是有多麼地相似。
  • 74HC04和晶振做晶體振蕩電路產生時鐘信號
    R1作為驅動電位調整之用,可以防止晶振被過分驅動而工作在高次諧波頻率上。C1、C2為負載電容,實際上是電容三點式電路的分壓電容,接地點就是分壓點。以接地點即分壓點為參考點,輸入和輸出是反相的,但從並聯諧振迴路即石英晶體兩端來看,形成一個正反饋以保證電路持續振蕩。C1、C2會稍微影響振蕩頻率。
  • 原來,晶振在電路中起到這個作用!
    晶振的作用是為系統提供基本的時鐘信號。通常一個系統共用一個晶振,便於各部分保持同步。有些通訊系統的基頻和射頻使用不同的晶振,而通過電子調整頻率的方法保持同步。  下面是帝國科技為您介紹晶振在電路裡工作過程, 晶體Crystal一般採用如圖1a的電容三端式(考畢茲) 交流等效振蕩電路;實際的晶振交流等效電路如圖1b,其中Cv是用來調節振蕩頻率,一般用變容二極體加上不同的反偏電壓來實現,這也是壓控作分析整個振蕩槽路可知,利用Cv來改變頻率是有限的:決定振蕩頻率的整個槽路電容C=Cbe,Cce,Cv三個電容串聯後和Co並聯再和C1串聯。
  • 改進型恆溫晶振三次方補償電路的研究與設計
    隨著5G及物聯網技術的飛速發展,智能終端體積越來越小且數量越來越多[1-2],終端與基站之間通過無線電波完成信息交互,而精準的時鐘頻率源是通信的必備條件[3-4]。南開大學吳佳等採用7組差分對設計了高精度的三次方函數發生器[7],在±0.5×10-6且補償溫度範圍擴大至-40~+85 ℃,此方法提高了精度但是功耗增加,不利於小型化的物聯網場景;西安電子科技大學的劉宇計了一種超高頻率穩定度的模擬溫度補償晶體(ATCXO)振蕩器電路[8],可提供高精度的頻率源,但是溫度範圍受限,不適應溫度極端的物聯網場景
  • MSP430單片機外圍晶振設計選型及參考方案
    它的功耗小、具有精簡指令集(RISC)的混合信號處理器(Mixed Signal Processor)。稱之為混合信號處理器,是由於其針對實際應用需求,將多個不同功能的模擬電路、數字電路模塊和微處理器集成在一個晶片上,以提供「單片機」解決方案。
  • 小白必看:單片機系統電路經典設計教學
    以下介紹單片機最小系統電路設計,單片機最小系統主要由電源、復位、振蕩電路以及擴展部分組成。對於一個完整的電子設計來講,首要問題就是為整個系統提供電源供電模塊,電源模塊的穩定可靠是系統平穩運行的前提和基礎。
  • 晶振電路中C1,C2電容的選擇問題
    (1):因為每一種晶振都有各自的特性,所以最好按製造廠商所提供的數值選擇外部元器件。  (2):在許可範圍內,C1,C2值越低越好。C值偏大雖有利于振蕩器的穩定,但將會增加起振時間。
  • 如何判斷晶振的好壞晶振對於單片機有怎麼樣的影響?
    晶振作為電路中的心臟,具有極其重要的作用,在各種電子產品設備中廣泛應用,如果出現不振就會導致整個設備不能正常工作,工程師要懂得辨認晶振好壞,這是必要及首要條件。那麼作為採購當然是也能辨認晶振好壞最好,這樣可以幫助大家更好的採購晶振。那麼要如何辨認判斷呢?
  • 單片機3種時鐘電路方案對比
    作為單片機研發設計的項目,它的最小電路工作系統包含電源電路、復位電路、時鐘頻率電路;其中電源電路與復位電路,相信工程師都非常容易理解與設計。然而時鐘頻率電路,由於不同的開發項目功能需求不一樣,設計的方案選擇也不盡相同,很難得到有效的統一設計。
  • 工程師,想開發2.4G無線通信功能的電路項目?一個晶片搞定
    ,電路設計開發能力有所欠缺;其實,無線射頻通信領域,它是一個很大的概念;工程師無需因為對它接觸少而感到陌生,失去帶有這類功能的項目開發信心。:晶片的射頻晶振輸出端;Pin 7引腳VSS:晶片的電源地;Pin 8引腳ANT:晶片的射頻天線;晶片只有SOP-8封裝,對外的控制接口是工程師常見的SPI,外圍電路只有少量的電阻電容和一個晶振,非常簡潔。
  • 高速PCB設計系列基礎知識81 | 經典電路分析--時鐘電路
    本期講解的是PCB設計中另一經典電路的分析--時鐘電路。在一個電路系統中,時鐘是必不可少的一部分。時鐘電路相當關鍵,在電路中的作用猶如人的心臟的作用,如果電路系統的時鐘出錯了,系統就會發生紊亂,因此在PCB中設計一個好的時鐘電路是非常必要的。我們常用的時鐘電路有:晶體、晶振、時鐘分配器。
  • 電路設計中PCB布局的思路和原則
    打開APP 電路設計中PCB布局的思路和原則 電子電路 發表於 2020-12-09 13:54:31 分析好整個電路原理以後,就可以開始對整個電路進行布局布線,下面,給大家介紹一下布局的思路和原則。