芯力特國產CAN FD晶片SIT1051,IO兼容3.3.V邏輯電平

2020-12-21 電子發燒友

芯力特國產CAN FD晶片SIT1051,IO兼容3.3.V邏輯電平

芯力特 發表於 2020-12-20 09:21:46

引文:芯力特3.3V邏輯輸入電源的高性能CAN FD收發器晶片,總線耐壓達到±70V以上,支持5Mbps CAN FD靈活數據速率,具有在總線與CAN協議控制器之間進行差分信號傳輸的能力……

近年來,隨著5G時代的到來,對於數據傳輸速率的提高,傳統CAN晶片只有1Mbps傳輸速率,需要更高速率的CAN晶片,而芯力特3.3V邏輯輸入電源的高性能CAN FD收發器晶片,支持5Mbps CAN FD靈活數據速率,是CAN總線標準的升級版。

芯力特CAN FD晶片的具體參數如下:

一、晶片引腳

圖 1 SIT1051T/3引腳圖

二、相關型號參數對比

三、晶片典型應用電路

圖 2 晶片連接示意圖

SIT1051T/3是一款滿足國際標準的高性能CAN FD收發器晶片。其典型應用電路如下:

 

圖 3 1051T/3典型應用電路

1、分裂終端

分裂終端(split termination)的概念如圖所示,總線端節點的終端電阻都被分成兩個等值的電阻,即用兩個 60Ω的電阻代替一個 120Ω的端電阻,在終端的中間分接點處通過一個電容 C(1nF~100nF)連接到地。這種接法可以有效減少輻射,使系統有更好的抗幹擾性。總線上的其它 Stub 節點也可以選用相似的分裂終端配置。Stub 節點的電阻選擇必須使包括所有終端電阻的總線負載在 50Ω~65Ω的規定範圍中。例如,有 10 個節點時,8 個 stub節點和 2 個總線終端節點,典型 Stub 節點的電阻值是 1.3kΩ。

如果使用了分裂終端後的 EMC 性能仍不足夠,也可以選擇使用對地匹配電容和共模電感(電感扼流器)。

如不需要使用分裂終端,可直接接終端電阻。

2、對地匹配電容

CANH 和 CANL 輸出到 GND 的一對匹配電容用於提高抗電磁幹擾的性能。相應噪聲源的阻抗和 CANH 和 CANL 對地的電容組成了一個 RC 低通濾波器。電容值必須由節點的數量和數據傳輸頻率決定。一般選取《100pF,如果外接 ESD 保護器件,該電容值可適當減小或省掉。圖中串聯電阻可調整與對地電容形成的低通濾波器性能,但電阻值不應過大,導致顯性差分電壓值降低明顯。

3、共模電感

共模電感對共模信號有高阻抗,對差動信號有低阻抗。因此,由 RF 噪聲和/或收發器驅動器的不理想對稱產生的共模信號都被顯著地衰減。所以,電感扼流器可以減少輻射以提高抗幹擾性。

如果首先要提高抗幹擾性, 建議將對地電容放置在收發器和普通模式扼流器之間。 如果,另一方面,要減少輻射,則建議將電容放置在扼流器和分裂終端之間。

4、ESD 保護器件

如果系統需要在-30V~+30V 共模範圍內正常工作,需選用雙向 ESD 保護器件。如果共模變化範圍為正,可選用單向二極體 ESD 保護器件。在系統通訊速率較高時,最好選用響應速度快且電容值小的 ESD 保護器件。

打開APP閱讀更多精彩內容

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容圖片侵權或者其他問題,請聯繫本站作侵刪。 侵權投訴

相關焦點

  • 芯力特量產70V耐壓CAN FD收發器晶片SIT1042
    芯力特自主研發SIT1042晶片是一款應用於CAN協議控制器和物理總線之間的高性能CAN FD收發器晶片,可應用於卡車、公交、小汽車、工業控制等領域,總線耐壓達到±70V以上,支持5Mbps CAN FD靈活數據速率,具有在總線與CAN協議控制器之間進行差分信號傳輸的能力……
  • 國產SIT1051T/3完美兼容TJA1051T/3
    產品簡介SIT1051T/3是一款3.3V邏輯輸入電源的高性能CAN FD收發器晶片,可應用於卡車、公交、小汽車、工業控制等領域,總線耐壓達到±70V以上,支持5Mbps CAN FD靈活數據速率,具有在總線與CAN協議控制器之間進行差分信號傳輸的能力
  • CAN收發器晶片典型應用電路
    CAN收發器以其安全性已獲得廣大工程師的青睞,在工業、車載、電力、BMS等領域應用日益廣泛,常見的CAN收發器有5V電源供電與3.3V電源供電,其中3.3V供電CAN收發器晶片可以免除額外的電源管理晶片並很好的實現了與3.3V MCU邏輯電平的兼容。
  • 【CAN基礎】電平、邏輯、報文是怎麼來的
    CAN控制器將這段報文解析成邏輯信號後,再發送給CAN收發器。CAN收發器根據CAN-bus標準將接收到的邏輯信號轉換成電信號,再通過CAN_H和CAN_L兩根總線將電信號傳到總線上的其他節點上。簡單說就是MCU將報文發送給控制器,控制器將報文轉換成符合規範的CAN報文後,通過CAN收發器以電信號的形式在總線上進行傳輸。二、電平是如何轉換成邏輯?
  • 信號邏輯電平標準詳解
    最基本的單端信號邏輯電平為CMOS、TTL,在此基礎上隨著電壓擺幅的降低,出現LVCMOS、LVTTL等邏輯電平,隨著信號速率的提升又出現ECL、PECL、LVPECL、LVDS、CML等差分信號邏輯電平。
  • TTL電平、CMOS電平、RS232通信電平的概念及區別
    它的邏輯電平以公共地為對稱,其邏輯「0」電平規定在+3~+25V之間,邏輯「1」電平則在-3~-25V之間,因而它不僅要使用正負極性的雙電源,而且與傳統的TTL數字邏輯電平不兼容,兩者之間必須使用電平轉換。邏輯1的電平為-3~-15V,邏輯0的電平為+3~+15V,注意電平的定義反相了一次。  常用的電平轉換器件有以驅動器MC1488和接收器MC1489為代表的集成電路。
  • Jetson Xavier/XavierNX/TX2 CANFD 配置使用
    CAN收發器核心板和載板出來都是3.3V CMOS電平, 需要連接相應的CAN收發器, 並且接上120Ω終端電阻.用CANFD的話, 要注意選擇支持CANFD的收發器, 如常用的NXP的TJA1044GT, 可以到5Mbit/s, 如果需要8Mbit/s, 或者更高速率, 需要更換相應的CAN收發器或者相應縮短線束長度.
  • 為什麼單片機高電平多為5V和3.3V,3.3怎麼轉換為5V
    今天重新整理資料再寫一下,為什麼很多都是5V,而且有大量電源晶片支持的也是5V。因為大多數晶片都是5V的TTL電平,要做到電平兼容,電平匹配,避免要電平轉換操作,所有很多單片機的工作電壓都是5V。在室溫下,一般輸出高電平是3.5V,輸出低電平是0.2V。最小輸入高電平和低電平:輸入高電平>=2.0V,輸入低電平<=0.8V,噪聲容限是0.4V。數字電路是以標稱5V供電的。比如常用的74LS系列邏輯門晶片,其供電範圍為DC(4.75-5.25)V,標稱電壓為5V,這也就是所說的TTL電平,以5V表示1,以0V表示0。
  • 乾貨| FPGA的IO到底是怎麼命名的?
    但其實熟悉FPGA的基本架構,了解FPGA的晶片內部資源真的很重要!雖然很多FPGA工程師都是寫代碼,但是作為硬體編程工程師,如果不熟悉FPGA的底層資源和架構,是很難寫出高質量的代碼——至少很難寫出複雜邏輯的高質量代碼,也很難站在系統的層面去考慮晶片的選型等問題。
  • RS232電平和TTL電平有什麼不同?如何轉換?
    在該電路中,當輸入端全是高電平(Ua=Ub=Uc=3.6V)時,T2和T5導通,T3微導通,T4截止,輸出電壓Uy=0.3V;當輸入端有低電平(例如:Ua=0.3V ,Ub=Uc=3.6V)時,T2和T5截止,
  • io_uring只適用於存儲IO?大錯特錯
    和epoll在echo_server模型下的性能對比,測試環境為:1. server端cpu Intel(R) Xeon(R) CPU E5-2682 v4 @ 2.50GHz, client端cpu3. epoll 網絡編程模型
  • CAN FD網絡下的電磁兼容分析
    CAN FD網絡下電磁兼容分析 在電子產品的設計中,電磁兼容EMC性能對系統的影響非常大,關係到其能正常穩定運轉。世界上已經開始對電子產品的電磁兼容性做強制性限制,電磁兼容性能已經成為產品性能的一個重要指標。
  • 你知道嗎,為什麼很多晶片的工作電壓是5V?
    硬體決定系統基礎,如果鋰電池早點應用的話估計還會有3.7/7.4這個系統。 為什麼很多單片機的工作電壓是5V? 因為大多數晶片都是5V的TTL電平,要做到電平兼容,電平匹配,避免要電平轉換操作,所有很多單片機的工作電壓都是5V。
  • can canfd 兼容_canfd與can兼容嗎 - CSDN
    CAN-FD的仲裁場(Arbitration  Field) &控制場(Control Field)3. CAN-FD的CRC場(CRC  Field)4. CAN2.0A/B(Classic CAN) vs. CAN-FD 傳輸效率5.
  • 乾貨|詳解MOS管及簡單CMOS邏輯電平電路
    要使1端與3端導通,柵極2上要加高電平。 對P型管,柵極、源極、漏極分別為5端、4端、6端。要使4端與6端導通,柵極5要加低電平。 在CMOS工藝製成的邏輯器件或單片機中,N型管與P型管往往是成對出現的。同時出現的這兩個CMOS管,任何時候,只要一隻導通,另一隻則不導通(即「截止」或「關斷」),所以稱為「互補型CMOS管」。
  • RS232電平、CMOS電平、TTL電平是什麼?區別是什麼?
    輸入 L:<1.2V ;H:>2.0VTTL器件輸出低電平要小於0.8V,高電平要大於2.4V。輸入,低於1.2V就認為是0,高於2.0就認為是1。於是TTL電平的輸入低電平的噪聲容限就只有(0.8-0)/2=0.4V,高電平的噪聲容限為(5-2.4)/2=1.3V。
  • 一種簡單實用的雙向電平轉換電路(非常實用!)3.3V--5V
    當你使用3.3V的單片機的時候,電平轉換就在所難免了,經常會遇到3.3轉5V或者5V轉3.3V的情況,這裡介紹一個簡單的電路,他可以實現兩個電平的相互轉換(注意是相互哦,雙向的,不是單向的!).電路十分簡單,僅由3個電阻加一個MOS管構成。
  • 為什麼單片機高電平多為5V和3.3V,沒有獨立電源的情況下怎麼互轉?
    為什麼很多都是5V,而且有大量電源晶片支持的也是5V。 因為大多數晶片都是5V的TTL電平,要做到電平兼容,電平匹配,避免要電平轉換操作,所有很多單片機的工作電壓都是5V。 電壓浮動為5%,而電壓標準,在A/D當中使用,標準應該是5.12V。
  • linux異步IO編程實例分析
    ;      v;                struct io_iocb_poll          
  • RS232 RS485 串口 電平標準
    EIA-RS-232C對電氣特性、邏輯電平和各種信號線功能都作了規定。在TxD和RxD上:邏輯1(MARK)=-3V~-15V邏輯0(SPACE)=+3~+15V在RTS、CTS、DSR、DTR和DCD等控制線上:信號有效(接通,ON狀態,正電壓)=+3V~+15V信號無效(斷開,OFF狀態,負電壓)=-3V~-15V以上規定說明了RS-232C標準對邏輯電平的定義。