電容的去耦半徑計算

2020-12-12 電子發燒友

電容的去耦半徑計算

發表於 2017-11-12 10:53:40

  電容去耦的一個重要問題是電容的去耦半徑。大多數資料中都會提到電容擺放要儘量靠近晶片,多數資料都是從減小迴路電感的角度來談這個擺放距離問題。確實,減小電感是一個重要原因,但是還有一個重要的原因大多數資料都沒有提及,那就是電容去耦半徑問題。如果電容擺放離晶片過遠,超出了它的去耦半徑,電容將失去它的去耦的作用。

  理解去耦半徑最好的辦法就是考察噪聲源和電容補償電流之間的相位關係。當晶片對電流的需求發生變化時,會在電源平面的一個很小的局部區域內產生電壓擾動,電容要補償這一電流(或電壓),就必須先感知到這個電壓擾動。信號在介質中傳播需要一定的時間,因此從發生局部電壓擾動到電容感知到這一擾動之間有一個時間延遲。同樣,電容的補償電流到達擾動區也需要一個延遲。因此必然造成噪聲源和電容補償電流之間的相位上的不一致。

  特定的電容,對與它自諧振頻率相同的噪聲補償效果最好,我們以這個頻率來衡量這種相位關係。

  例如:0.001uF陶瓷電容,如果安裝到電路板上後總的寄生電感為1.6nH,那麼其安裝後的諧振頻率為125.8MHz,諧振周期為7.95ps。假設信號在電路板上的傳播速度為166ps/inch,則波長為47.9英寸。電容去耦半徑為47.9/50=0.958英寸,大約等於2.4釐米。

  設自諧振頻率為f,對應波長為L,補償電流表達式可寫為:

  

  其中,A是電流幅度,R為需要補償的區域到電容的距離,C為信號傳播速度。

  當擾動區到電容的距離達到L/4時,補償電流的相位為pi=3.14,和噪聲源相位剛好差180度,即完全反相。此時補償電流不再起作用,去耦作用失效,補償的能量無法及時送達。為了能有效傳遞補償能量,應使噪聲源和補償電流的相位差儘可能的小,最好是同相位的。距離越近,相位差越小,補償能量傳遞越多,如果距離為0,則補償能量百分之百傳遞到擾動區。這就要求噪聲源距離電容儘可能的近,要遠小於L/4。實際應用中,這一距離最好控制在L/50~L/40之間,這是一個經驗數據。

  本例中的電容只能對它周圍2.4釐米範圍內的電源噪聲進行補償,即它的去耦半徑2.4釐米。不同的電容,諧振頻率不同,去耦半徑也不同。對於大電容,因為其諧振頻率很低,對應的波長非常長,因而去耦半徑很大,這也是為什麼我們不太關注大電容在電路板上放置位置的原因。對於小電容,因去耦半徑很小,應儘可能的靠近需要去耦的晶片,這正是大多數資料上都會反覆強調的,小電容要儘可能近的靠近晶片放置。

  

打開APP閱讀更多精彩內容

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容圖片侵權或者其他問題,請聯繫本站作侵刪。 侵權投訴

相關焦點

  • 去耦電容的選擇、容值計算和pcb布局布線詳解
    去耦電容的應用的非常廣泛,在電路應用過程中對於去耦電容的容值計算和PCB電路布局布線有一些我們必須要了解的技巧。   有源器件在開關時產生的高頻開關噪聲將沿著電源線傳播。去耦電容的主要功能就是提供一個局部的直流電源給有源器件,以減少開關噪聲在板上的傳播,和將噪聲引導到地。
  • 去耦電容和濾波電容的區別
    打開APP 去耦電容和濾波電容的區別 姚遠香 發表於 2019-07-03 14:14:38   濾波電容:這是我們通常用在電源整流以後的電容,它是把整流電路交流整 流成脈動直流,通過充放電加以平滑的電容,這種電容一般都是電解電容,而且容量較大,在微法級。
  • 深刻談談旁路電容和去耦電容
    看了很多關於旁路電容和去耦電容的文章,有代表性的如下:退耦電容的選擇和應用十說電容關於旁路電容和耦合電容
  • 去耦電容和bypass電容、濾波電容的原理和區別
    本文引用地址:http://www.eepw.com.cn/article/201710/368863.htm  在這裡我們主要給大家介紹bypass電容(旁路電容)與去耦電容、濾波電容、儲能電容的區別,這在電子設計中非常重要。  去耦電容與旁路電容有什麼區別?
  • 旁路、去耦、Bulk以及耦合電容的作用與區別
    電容的一個重要的電器特性是"通交流,隔直流",其電抗的計算公式如下:旁路電容的作用就是將系統中的高頻噪聲旁路到GND。從這個角度分析的話,旁路電容也可以看成一種小的電能儲存器(Energy Reservoir),與後面介紹的去耦電容和Bulk電容有相似之處。去耦電容去耦電容(De-coupling Capacitor),在一些文獻中認為去耦電容就是旁路電容。
  • 去耦電容,你選對了麼?
    在之前的文章 電路去耦太重要,這篇文章講透了 中,我們介紹了去耦的基礎知識及其在實現集成電路(IC)期望性能方面的重要性。在本篇文章中,我們將詳細探討用於去耦的基本電路元件——電容。圖1所示為實際電容的模型。電阻RP代表絕緣電阻或洩漏,與標稱電容(C)並聯。第二個電阻RS(等效串聯電阻或ESR)與電容串聯,代表電容引腳和電容板的電阻。
  • 電容去耦原理精講(內含詳細圖解及公式)
    採用電容去耦是解決電源噪聲問題的主要方法。這種方法對提高瞬態電流的響應速度,降低電源分配系統的阻抗都非常有效。對於電容去耦,很多資料中都有涉及,但是闡述的角度不同。有些是從局部電荷存儲(即儲能)的角度來說明,有些是從電源分配系統的阻抗的角度來說明,還有些資料的說明更為混亂,一會提儲能,一會提阻抗,因此很多人在看資料的時候感到有些迷惑。
  • 從電容濾除噪聲談電容濾波半徑
    打開APP 從電容濾除噪聲談電容濾波半徑 zjulixn的博客 發表於 2020-12-04 14:44:51 表達式如下(這裡假設為均勻介質): 其中v為信號在介質中傳播速度,f為電容諧振頻率(由於電容在其諧振頻率上濾波效果最好,所以這裡計算時,以諧振頻率計算
  • 電路基礎:Lec 6- 旁路,去耦,濾波,耦合電容大總結
    我細細道來① 耦合電容(Coupling Capacitor)② 旁路電容 (Bypass Capacitor)③ 濾波電容(Filter Capacitor)④ 去耦電容(De-coupling Capacitor
  • 減小迴路電感角度講電容擺放與晶片距離分析方案
    電容去耦的一個重要問題是電容的去耦半徑。液晶拼接屏幕大多數資料中都會提到電容擺放要儘量靠近晶片,多數資料都是從減小迴路電感的角度來談這個擺放距離問題。確實,減小電感是一個重要原因,但是還有一個重要的原因大多數資料都沒有提及,那就是電容去耦半徑問題。如果液晶拼接屏幕電容擺放離晶片過遠,超出了它的去耦半徑,電容將失去它的去耦的作用。  理解去耦半徑最好的辦法就是考察噪聲源和電容補償電流之間的相位關係。
  • 電源中輸入輸出電容的作用和選擇
    電容是由兩塊導電的平行板所構成,以電場形式儲存能量的無源器件,在需要時,會把儲存的能量釋放出電路。電容又分為旁路電容、去耦電容、濾波電容等幾種,經常使用在電源電路之中。當電容在電路中起到的作用是給交流信號提供低阻抗,稱為旁路電容。當電容在電路中起到的作用是增加電源和地的交流耦合及減少交流信號對電源的影響,稱為去耦電容。當電容是應用於濾波電路中時,稱為濾波電容。對於直流電來說,電容也可以作為電路儲能,利用衝放電起到電池的作用。
  • 耦合電容的容量大小應如何選擇呢?
    去耦電容在集成電路電源和地之間的有兩個作用:一方面是本集成電路的蓄能電容,另一方面旁路掉該器件的高頻噪聲。數字電路中典型的去耦電容值是0.1μF.這個電容的分布電感的典型值是5μH.0.1μF的去耦電容有5μH的分布電感,它的並行共振頻率大約在7MHz左右,也就是說,對於10MHz以下的噪聲有較好的去耦效果,對40MHz以上的噪聲幾乎不起作用.1μF、10μF的電容,並行共振頻率在20MHz以上,去除高頻噪聲的效果要好一些。每10片左右集成電路要加一片充放電電容,或1個蓄能電容,可選10μF左右。
  • 談談電容
    電源去耦電源去耦應該是電容最廣泛的應用,各種CPU、SOC、ASIC的周圍、背面放置了大量的電容,目的就是保持供電電壓的穩定。首先,在DCDC電路中,需要選擇合適的輸入電容和輸出電容來降低電壓紋波。需要計算出相關參數。
  • 淺談單電源放大器電路的正確去耦方法
    在放大器電路設計中,你一定被一些最常見的問題給「坑」過,例如——沒能用正確的方法對單電源運算放大器電路進行去耦。今天我們就討論下這個問題,並給出單電源放大器電路的正確去耦方法。   單電源運算放大器電路要求對輸入共模電平進行偏置以處理正負擺動的交流信號。當採用電阻分壓供電電源的方法來提供偏置時,必須進行足夠的去耦處理,以維持電源抑制(PSR)不變。
  • 知道了電容的這些作用,就可以玩轉電容
    02 旁路(去耦) 電容的另一個作用,為交流電路中某些並聯的元件提供低阻抗通路 ▶去藕電容 去耦電容是把輸出信號的幹擾作為濾除對象
  • 設計複雜PCB板時應考慮的電源分配網絡及電容的布局
    這也許與預期的結果是相反的,因為相對於對低截止頻率的去耦,對較高截止頻率的去耦需要更多的電容。對於非常好的設計的情況,較高的截止頻率意味著能對較高頻率進行去耦。擺放在PCB板上的電容對噪聲直到一個較高頻都有去耦效果。對於差的設計的情況,對超過較低截止頻率的PCB板不能去耦。
  • 為什麼需要那麼多種電容
    Hneednc因為數字電路,所以有大量的數字電路輸出的「0」「1」翻轉導致,需要大量的去耦電容。HneedncHneednc當N多的翻轉出現的時候,我們需要運用去耦電容,去耦電容可以防止這種噪聲向外傳播,所以我們放一些電容靠近器件的電源管腳。Hneednc由於去耦電容一般對電容器的精度沒有很嚴格要求,選用時可根據設計值,選用相近容量或容量接近的電容器就可以。
  • 史上最全的電容應用與選型講解
    電源去耦 電源去耦應該是電容最廣泛的應用,各種CPU、SOC、ASIC的周圍、背面放置了大量的電容,目的就是保持供電電壓的穩定。 首先,在DCDC電路中,需要選擇合適的輸入電容和輸出電容來降低電壓紋波。需要計算出相關參數。
  • 什麼是濾波電容及基礎知識詳解
    五、濾波電容大小計算公式橋式整流電路的濾波電容取值在工程設計中,一般由兩個切入點來計算。一是根據電容由整流電源充電與對負載電阻放電的周期,再乘上一個係數來確定的,另一個切入點是根據電源濾波輸出的波紋係數來計算的,無論是採用那個切入點來計算濾波電容都需要依據橋式整流的最大輸出電壓和電流這兩個數值。通常比較多的是根據電源濾波輸出波紋係數這個公式來計算濾波電容。