Cadence新技術加速模擬和混合信號驗證

2021-01-09 電子產品世界

  全球電子設計創新領先企業Cadence設計系統公司(納斯達克: CDNS),今天宣布Cadence®Virtuoso® Spectre® Circuit Simulator中的高級「turbo」技術目前已經推出,這是業界領先的模擬SPICE電路仿真器,獲得了全面的晶圓廠支持。這種turbo技術能夠在提升性能的同時,確保矽片的精確性,讓設計師能夠驗證他們複雜的大型模擬設計,例如PLL(phase-locked loops)、ADC(analog-to-digital converters)、收發器、CDR(clock data recovery)和供電電路。

本文引用地址:http://www.eepw.com.cn/article/82224.htm

  全新的Spectre turbo技術可以解決各種模擬設計方法學和工藝節點中存在的各類挑戰,比起現有的解決方案可以實現5到10倍的性能提升,同時又不會損失精確性。這使得模擬和混合信號設計師可以驗證大型,複雜設計,將結果與晶片行為相關聯,同時滿足迫切的流片進度要求。這種turbo技術還可以有效分析高級工藝節點中可能對設計造成威脅的物理寄生效應的潛在影響,對那些有大量寄生效應的設計實現10到20倍的性能提升。

  多家業界領先的公司參與到早期的體驗計劃,讓他們有機會親自體驗,以確認Spectre turbo技術。

  「我們發現Spectre Turbo技術可以提高生產力,能夠將版圖之前的設計仿真時間降低到五分之一,同時不用犧牲全SPICE的精確性,」LSI產品技術部設計技術組總經理Hisaharu Miwa說,「它的使用簡單而直觀,對我們的工程師來說,不需要花費太多時間去掌握。」

  「前端和後端電路仿真的精確性和高性能,對我們來說是非常重要的,」Maxim Integrated Products副總裁Saeed Navid博士說,「我們看到多種電路類型都實現了大幅的性能提升,並且具有完全的SPICE精確性,而又不需要改變仿真器的設置。在後版圖仿真中,該新技術比起傳統的SPICE仿真器,其優勢地位就更加明顯了。我們期待著儘快將其應用於我們的生產流程中。」

  Spectre turbo技術已經被拓展,超越了核心Spectre算法,採用高級器件模型分析技術,讓PLL、ADC等複雜模擬設計的前端和後端驗證實現數量級的性能提升。通過這種新技術,設計師還可以發揮其最新多核處理器硬體的優勢,使用內置的並行算法實現額外的速度提升。Spectre turbo技術與Virtuoso Analog Design Environment緊密結合,提供了創新的可用性,並保持完全的SPICE精確性。

  「模擬與混合信號是Cadence一個主要的投資領域,我們正在開發先進的核心技術,例如turbo技術,向尖端客戶提供最高的性能與精確性,以檢驗其最複雜的設計,」Cadence產品技術部執行副總裁Jim Miller說,「通過此次產品發布,Cadence進一步提升了在定製IC設計市場全盤解決方案的地位,為客戶提供業界領先的集成電路設計、驗證與實現的全面方案。」

  Virtuoso Spectre Circuit Simulator是Cadence面向電路仿真完整解決方案--Virtuoso Multi-Mode Simulation的一部分,它為模擬、RF、存儲器和混合信號SoC設計的全面領域,提供了優化的技術。Spectre turbo技術,通過靈活而可靠的代幣型授權模型提供,讓Cadence客戶可以將其授權利用率最大化。Spectre Turbo技術被作為2008年4月發布的Cadence® Multi-Mode Simulation 7.0版本的一部分提供。

  從turbo技術獲得得速度提升是Cadence面向高級工藝節點的晶片設計、驗證與實現的端到端解決方案的一個重要組成部分。Cadence在德國慕尼黑舉辦的CDNLive!歐洲會議中做此公布,這是面向Cadence技術用戶的Cadence Designers Network系列技術會議的一部分。

  關於公司、產品及服務的更多信息,敬請瀏覽公司網站 www.cadence.com


相關焦點

  • Chrontel採用微捷碼產品作為標準工具 加速模擬/混合信號IC的開發
    IC提供商Chrontel公司採用Titan混合信號設計平臺、FineSim SPICE和FineSim Pro電路仿真以及QuartzDRC和Quartz LVS物理驗證產品作為公司標準工具。「微捷碼全面的高度集成化模擬/混合信號設計平臺與仿真和驗證解決方案優化了我們整個模擬/混合信號設計流程,使得我們能夠準時交付客戶所需的高質量、差異化矽片。」
  • Cadence孫曉陽:破解晶片設計驗證難題的妙招:GTIC2020
    從底向上來看,單一晶片的設計複雜度非常高,AI晶片同樣如此,有模擬、數字和混合信號,有先進工藝節點,及數十億門晶片的實現與驗證,這些都給晶片設計帶來複雜度。因此,晶片設計者不僅需考慮單一晶片的設計,還要考慮晶片周邊整個系統的設計,包括電磁和熱分析,加上驅動程序、作業系統和應用性能,整體來看整個系統的性能。
  • 千人盛會開幕,2017 Cadence全球用戶大會 CDNLive登陸上海
    帶來關於AI驅動智能汽車和萬物甦醒的物聯網時代的前瞻性演講。 同時,在CDNLive中國用戶大會上,將舉行九大技術論壇,將覆蓋Cadence所有產品線領域——數字設計實現、系統設計與驗證、模擬和混合信號設計、PCB設計與封裝、IP與處理器IP。
  • HDL Design House採用全套微捷碼軟體加速SoC和IP開發
    通過以微捷碼作為主要EDA供應商,HDL Design House現在能為客戶提供完整的混合信號片上系統(SoC)設計服務,以模擬IP擴大現有系列的軟數字IP核心。微捷碼公認的技術領導者地位對HDL Design House公司採用微捷碼的數字和模擬實現、仿真、驗證及特徵化軟體作為標準平臺起著決定性作用。
  • 連接UVM與混合信號設計之Verilog-AMS模型
    摘要隨著混合信號SoC設計數量的增加以及相應的混合信號驗證的需求,UVM作為一種解決方案被提出,即採用用於複雜數字SoC的UVM驗證方法。目前存在很多混合信號的UVM驗證方法,但是,都沒有將UVM環境與混合信號設計連接的標準化方法。
  • Cadence發布Cadence Encounter數字IC設計平臺最新版
    Cadence設計系統公司發布Cadence Encounter® 數字IC設計平臺的最新軟體版本,增加了業內領先的功能特性,包括全晶片優化、面向65納米及以下工藝的超大規模混合信號設計支持
  • 2017年初版Cadence全套新版EDA工具技術特性特點分析
    (Analog Mixed Signal)混合信號晶片/版圖(Layout)工具市場上佔據接近80%的市場份額!有許多人將IC Virtuoso這工具套件用作純粹模擬/射頻設計用途,這其實只用到了其中的一部分能力。Virtuoso最大的功用還是在混合信號(數字模擬——即Mixed Signal)晶片設計上,但也可以用作全定製數字(Full Custom Digital)晶片設計(是的,Virtuoso可以用來設計全定製數字晶片!
  • 歐勝獲FSA傑出財務表現獎,先進模擬/混合技術服務消費類電子
    通過給客戶提供全新的技術給客戶帶來更高的價值,在幫助客戶開發產品的過程中,發現他們的新需求和新問題,提出工程化的解決方案,開發成功了持續演進的產品,幫助客戶保持產品開發的延續,提高系統的性能,縮短上市時間。  摩爾定律代表的不僅是半導體晶片技術發展的速度,環顧一下周圍,不難看出消費類電子產品也在跟隨技術的變遷不斷經歷從量變到質變的過程。
  • Cadence希望藉助Spectre X Simulator提升仿真性能
    根據該公司的說法,與以前的仿真解決方案相比,Spectre X仿真器可以解決5倍大的設計,這意味著客戶將能夠在布局後驗證流程中有效地模擬包含數百萬個電晶體和數十億寄生效應的電路。Spectre X模擬器為客戶提供以下好處:精度:Spectre X模擬器提供與前幾代Spectre模擬器具有相同的精度。
  • 譜瑞集成電路使用Cadence Spectre X仿真器大幅加速模擬仿真速度
    打開APP 譜瑞集成電路使用Cadence Spectre X仿真器大幅加速模擬仿真速度 Cadence 發表於 2020-10-22 14:02:11
  • 橫河電機推出新型混合信號示波器DLM2000
    橫河電機株式會社將於10月30日推出新型中端混合信號示波器 (MSO)DLM2000系列。  DLM2000系列中端示波器小巧、輕便、價格實惠。它能滿足機電、電子領域用戶日益增長的數位化要求,為混合信號示波器的發展指明了新的方向。
  • 中芯國際 (SMIC) 和 Cadence 共同推出用於65納米的低功耗解決方案...
    上述晶片利用了 SMIC 的內部設計65納米庫,包括有效的電流源模型 (ECSM) 標準單元、功耗管理單元、PLL、SRAM 和 I/O 庫。該設計中所採用的低功耗技術包括功率門控和多電源/多電壓 (MSMV) 技術,可以降低漏電和動態功耗消耗。
  • 瑞盟科技春招開啟—致力於高性能模擬和數模混合集成電路設計.
    關注並標星大同學吧每天1次,打卡閱讀全面獲取最新招聘信息今天蛙妹給大家推薦的是集中於高性能模擬集成電路和數模混合集成電路進行設計、測試和銷售的高新科技企業。是一家集中於高性能模擬集成電路和數模混合集成電路進行設計、測試和銷售的高新科技企業。公司核心管理團隊是由在集成電路領域探索多年的資深人士組成,具有較強的技術開發和市場開拓能力,擁有一批高素質的專業技術人員、銷售人員和管理人員。
  • 混合信號嵌入式設計實驗指南
    《混合信號嵌入式設計實驗指南》是基於CVpress公司的可編程片上系統PSoC的設計指導書。前6節主要介紹了模擬電路的設計,內容包括:CPU和通用I/O、中斷、脈衝寬度調製、三線風扇、轉速計、全局輸入、集成溫度控制器、I2C串行接口。後6節介紹了數字電路的設計,內容包括:模擬地和DAC、比較器、調製、用熱敏電阻測量溫度、濾波器和系統集成。這些內容的介紹,緊緊圍繞帶溫度補償的風扇控制器展開,內容由淺入深,易於理解和掌握。
  • 海思採用高級Cadence仿真器提升效率
    加速並行仿真器被世界頂級的模擬設計團隊廣泛採用,可以大幅加快設計周期,同時提供更全面的仿真覆蓋,防範錯誤。     「我們認識到我們的高端設計需要更快更全面的驗證,比如PLL和ADC,」海思模擬設計部門主管王小渭說。
  • Cadence中國用戶大會 CDNLive八月上海盛大召開
    CDNLive中國用戶大會將涵蓋五大技術主題——設計實現、系統設計與驗證、模擬和混合信號設計、PCB設計與封裝、IP與處理器IP,技術演講將覆蓋Cadence所有產品線領域。在技術論壇中,除了來自Cadence海外的專家帶來的技術分享和產品更新,近三十位來自中國IC設計公司的工程師,將展示他們的技術成果和設計經驗。
  • 模擬電子技術和數字電子技術有什麼區別?
    打開APP 模擬電子技術和數字電子技術有什麼區別?邏輯門電路組合和時序電路的分析和設計、 集成晶片各腳功能。555定時器等。 隨著計算機科學與技術突飛猛進地發展,用數字電路進行信號處理的優勢也更加突出。為了充分發揮和利用數字電路在信號處理上的強大功能,我們可以先將模擬信號按比例轉換成數位訊號,然後送到數字電路進行處理,最後再將處理結果根據需要轉換為相應的模擬信號輸出。
  • 從模擬技術到IP監控過渡的因素分析
    在大多數應用場所,技術的轉移將會逐漸進行,在這過程中,模擬和IP解決方案將會共存。  根據需求決定攝像機投資  企業組織安全專家主要考慮的是,現有的或新IP的攝像機能否提供所需的圖像質量,實現系統功能的需求。每一種應用場所都有不同的要求:一些用戶要求即使在不良的照明條件下也能夠跟蹤嫌疑人,而其他用戶則只需清晰看到走廊就行了。
  • 混聯式混合動力系統的工作原理及相關控制技術發展
    在能源和環境危機的雙重壓力下,汽車行業漸漸從傳統燃油車向新能源汽車轉型,其中混合動力汽車在新能源汽車中佔有重要地位。混合動力汽車(一般是指油電混合動力汽車(Hybrid Electric Vehicle,HEV),即採用傳統的內燃機(柴油機或汽油機)和電動機作為動力源)成為一個理想選擇。
  • EDA36電子論壇已成國內Cadence學習交流聚集地
    覆蓋了電子行業交流的整個供應鏈,擁有電子硬體設計、電磁兼容&安規、射頻|微波、SI/PI信號完整性仿真、Cadence Sigrity仿真、電源技術、PADS PCB等三十多個版塊,囊括了電子工程領域的技術交流、電子製作、開源設計、基礎知識等一系列內容。為國內電子硬體產業的發展,硬體工程師的專業能力提升發揮著革命性的推動作用。