12進位計數器設計方案匯總(五款模擬電路設計原理及程序分享)

2020-12-16 電子發燒友

12進位計數器設計方案匯總(五款模擬電路設計原理及程序分享)

發表於 2018-01-17 15:05:38

本文為大家帶來五種不同的12進位計數器設計方案。

12進位計數器設計方案一:用74161設計十二進位計數器

1.74161為十六進位計數器,設計十二進位計數器時1片就可以滿足要求。

2.新建BDF文件及保存工程同前篇。

3.將所需要的元器件和引腳拖入區域內並完成連接,如圖1所示

圖1 十二進位計數器連接圖

4.建立VWF文件,仿真後得到結果如圖2

仿真波形圖

12進位計數器設計方案二:用verilog語言實現十二進位計數器

程序代碼

仿真結果

12進位計數器設計方案三:異步十二進位加減法計數器設計1

VHDl設計思路

設計中,CP 是時鐘輸入端,下降沿有效;Rd 為清零控制端,低電平有效; updown 為計數方式控制端,updown=「1」時作加法計數,updown=「0」時作減法計數。在計數工作之前,先由Rd 給一個清零信號,使四個數據輸入值都為「0」。y3,y2,y1,y0 為四個數據輸出端,這就實現了異步清零。當Rd=「1」時,計數器進行加法計數,即從「0000」依次計數到「1011」,當updown= 「0」,updown=「1」,Rd=「1」時,計數器進行減法計數。

程序設計


仿真測試程序

仿真圖

12進位計數器設計方案四:異步十二進位加減法計數器設計2

VHDl設計思路

設計中,clk 是時鐘輸入端,上升沿有效;updn 為計數方式控制端,updn=「1」時作加法計數,updn=「0」時作減法計數; c 是進位/借位輸出端; c0 為個位最高位輸出。在計數工作之前,個位q 和十位k 全部置0。個位由時鐘上升沿觸發加/減1,十位由個位的進位/借位觸發,從而實現十位的變化,即異步可逆計數。當updown=「1」時,計數器進行加法計數,個位從「0」依次計數到「9」,進位,十位由「0」到「1」,當計數到11時清零;同理,當updown=「0」時,計數器進行減法計數。

程序設計





仿真驗證程序

仿真圖

12進位計數器設計方案五:應用兩片74LS160設計十二進位計數器

兩晶片之間級聯;把作高位晶片的進位端與下一級up端連接這是由兩片74LS160連接而成的12進位計數器,低位是連接成為一個十進位計數器,它的clk端接的是低位的進位脈衝。高位接成了十進位計數器。當輸出端為1010 的時候在下個時鐘的上升沿把數據置數成0000 這樣就形成了進位計數器,連個級聯就成為了12進位計數器,分別可以作為秒和分記時。

打開APP閱讀更多精彩內容

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容圖片侵權或者其他問題,請聯繫本站作侵刪。 侵權投訴

相關焦點

  • 6進位計數器設計方案匯總(三款模擬電路原理圖分享)
    打開APP 6進位計數器設計方案匯總(三款模擬電路原理圖分享) 發表於 2018-01-17 16:18:56 本文為大家分享三種6進位計數器設計方案。
  • 5進位計數器設計方案匯總(三款計數器的電路原理圖)
    打開APP 5進位計數器設計方案匯總(三款計數器的電路原理圖) 發表於 2018-01-17 15:51:48 本文為大家帶來三種5進位計數器設計方案。
  • 74ls90設計60進位計數器
    計數器種類很多。按構成計數器中的各觸發器是否使用一個時鐘脈衝源來分,有同步計數器和異步計數器。根據計數制的不同,分為二進位計數器、十進位計數器和任意進位計數器。根據計數器的增減趨勢,又分為加法、減法和可逆計數器。還有可預製數和可變程序功能計數器等等。目前,無論是TTL還是CMOS集成電路,都有品種較齊全的中規模集成計數器。
  • 五人表決器電路設計方案匯總(五款模擬電路邏輯圖及原理圖詳解)
    打開APP 五人表決器電路設計方案匯總(五款模擬電路邏輯圖及原理圖詳解) 發表於 2018-01-18 09:18:07 本文為大家帶來五款五人表決器電路設計方案。
  • 超溫報警器電路設計方案匯總(六款模擬電路設計原理圖詳解)
    超溫報警器電路設計方案(一) 該超溫報警電路由溫度採集電路、繼電器控制電路、延時電路、秒脈衝信號發生器、計數解碼電路、數顯電路、報警電路共同構成。下面來詳細介紹一下各部分電路的功能。
  • 同步計數器74ls162設計24進位計數器
    當我們在設計任意進位計數器 (即計數模不是 2及10)時, 一般採用現有的中規模集成電路( Medium Scale Integration, MSI)晶片, 通過適當的反饋連接加以實現。而市場上現成的中規模集成電路晶片常見的只有十進位計數器和十六進位計數器,而在實際應用中,如數字鐘電路中,卻需要二十四進位和六十進位計數器,因此要將現有計數器改造成任意進位計數器。
  • 74ls47應用電路圖大全(五款74ls47顯示解碼器電路/十進位計數器電路)
    打開APP 74ls47應用電路圖大全(五款74ls47顯示解碼器電路/十進位計數器電路) 發表於 2018-04-27 11:42:39
  • 電流檢測電路設計方案匯總(六款模擬電路設計原理圖詳解)
    電流檢測電路設計方案匯總(六款模擬電路設計原理圖詳解) 佚名 發表於 2018-02-06 11:31:39 電流檢測電路設計方案(一)
  • 四人表決器電路設計方案匯總(四款電路設計原理分析)
    打開APP 四人表決器電路設計方案匯總(四款電路設計原理分析) 發表於 2018-01-17 19:13:09 本文為大家分享四款四人表決器電路設計的原理及方案詳細。
  • 兩款時序邏輯電路設計實驗方案報告解析
    打開APP 兩款時序邏輯電路設計實驗方案報告解析 CoutCodes 發表於 2020-10-20 13:57:55       組合邏輯電路設計實驗報告         一、實驗目的 1.加深理解組合邏輯電路的工作原理。
  • 基於MSI的N進位計數器設計方法
    1緒論  計數器是數字邏輯系統中的基本部件,它是數字系統中用得最多的時序邏輯電路,其主要功能就是用計數器的不同狀態來記憶輸入脈衝的個數。
  • 數字時鐘設計電路圖匯總(七款數字時鐘電路圖)
    打開APP 數字時鐘設計電路圖匯總(七款數字時鐘電路圖) 發表於 2018-01-26 11:14:30   數字時鐘設計電路圖(三)   由圖可以看出,當「時」個位U8計數輸入端到第10個觸發信號時,U8計數器復零,進位端QD向U7「時」十位計數器輸出進位信號,當第24個「時」(來自「分」計數器輸出的進位信號)脈衝到達時,U8計數器的狀態為「0100」,U7計數器的狀態為「0010」,此時「時」個位計數器的QC和「時」十位計數器的QB
  • 基於74LS161的60進位計數器設計方案介紹
    打開APP 基於74LS161的60進位計數器設計方案介紹 發表於 2018-01-17 13:58:47 60進位計數器的工作框圖和狀態轉換圖 根據設計基理可知,計數器初值00,按遞增方式計數,增到59時,再自動返回到00。因此,需要使用兩片74LS161晶片級聯的形式來構成六十進位計數器,一片控制個位,為十進位;另一片控制十位,為六進位。
  • 淺談用74LS90設計任意進位計數器
    打開APP 淺談用74LS90設計任意進位計數器 發表於 2017-12-22 13:39:13   計數器是一個用以實現計數功能的時序部件,它不僅可用來計脈衝數,而且常用作數字系統的定時、分頻和執行數字運算以及其它特定的邏輯功能,在電路設計中應用相當廣泛。文章介紹一種用74LS90設計任意進位計數器的簡單方法。
  • 紅外線報警器電路設計方案匯總(八款模擬電路設計原理圖詳解)
    紅外線報警器電路設計方案(一) 電路原理圖如圖1所示。可將該電路分為以下三個部分。 液晶顯示模塊使用了12864的並行模式,數據端DB0-DB7與單片機的P2.0-P2.7相連,PSB控制12864工作在並行模式,電路中未接液晶的背光.RST復位端直接懸空。 紅外線報警器電路設計方案(二) 紅外線探測報警器工作原理該裝置電路原理見圖。由紅外線傳感器、信號放大電路、電壓比較器、延時電路和音響報警電路等組成。
  • 三人表決器電路設計方案匯總(兩種仿真+三種邏輯電路設計)
    打開APP 三人表決器電路設計方案匯總(兩種仿真+三種邏輯電路設計) 發表於 2018-01-17 18:49:21 本文為大家帶來五種三人表決器電路設計方案,包括兩款仿真電路及程序分析,三款邏輯電路設計的原理詳解。
  • 74ls160構成24進位計數器
    24進位計數器電路(一) 1、計數器設計框圖 2、秒計數脈衝 555定時器是一種模擬電路和數字電路相結合的中規模集成器件,它性能優良,適用範圍很廣,外部加接少量的阻容元件可以很方便地組成單穩態觸發器和多諧振蕩器,以及不需外接元件就可組成施密特觸發器。該電路有一個秒脈衝控制端,用於開啟及停止脈衝輸入。
  • 基於Multisim的數字鐘實驗電路的設計與仿真
    數字鐘電路的設計和仿真,涉及模擬電子技術、數字電子技術等多方面知識,能夠體現實驗者的理論功底和設計水平,是電子設計和仿真教學的典型案例。文中採用了555 定時器電路、計數電路、解碼電路、顯示電路和時鐘校正電路,來實現該電路。
  • 數字鐘實驗電路的設計與仿真
    關鍵詞:數字鐘;555定時器;計數器;LED數碼管 在電子技術實驗教學中,構建學生的電路設計理念,提高學生的電路設計能力,是教學的根本目的和核心內容。數字鐘電路的設計和仿真,涉及模擬電子技術、數字電子技術等多方面知識,能夠體現實驗者的理論功底和設計水平,是電子設計和仿真教學的典型案例。文中採用了555定時器電路、計數電路、解碼電路、顯示電路和時鐘校正電路,來實現該電路。1 系統設計方案 數字鐘由振蕩器、分頻器、計時電路、解碼顯示電路等組成。
  • 電子電路圖分享-60進位計數器電路圖
    打開APP 電子電路圖分享-60進位計數器電路圖 發表於 2018-01-02 14:25:33 用兩個74LS160 級聯構成60進位計數器。