各大公司數字電路筆試試題

2020-12-15 電子產品世界

1、同步電路和異步電路的區別是什麼?(仕蘭微電子)

2、什麼是同步邏輯和異步邏輯?(漢王筆試)

同步邏輯是時鐘之間有固定的因果關係。異步邏輯是各時鐘之間沒有固定的因果關係。

3、什麼是"線與"邏輯,要實現它,在硬體特性上有什麼具體要求?(漢王筆試)

線與邏輯是兩個輸出信號相連可以實現與的功能。在硬體上,要用oc門來實現,由於不用 oc門可能使灌電流過大,而燒壞邏輯門。 同時在輸出埠應加一個上拉電阻。

4、什麼是Setup 和Holdup時間?(漢王筆試)

5、setup和holdup時間,區別.(南山之橋)

6、解釋setup time和hold time的定義和在時鐘信號延遲時的變化。(未知)

7、解釋setup和hold time violation,畫圖說明,並說明解決辦法。(威盛VIA2003.11.06 上海筆試試題)

Setup/hold time 是測試晶片對輸入信號和時鐘信號之間的時間要求。建立時間是指觸發 器的時鐘信號上升沿到來以前,數據穩定不變的時間。輸入信號應提前時鐘上升沿(如上升沿有效)T時間到達晶片,這個T就是建立時間-Setup time.如不滿足setup time,這個數據就不能被這一時鐘打入觸發器,只有在下一個時鐘上升沿,數據才能被打入觸發器。 保持時間是指觸發器的時鐘信號上升沿到來以後,數據穩定不變的時間。如果hold time 不夠,數據同樣不能被打入觸發器.建立時間(Setup Time)和保持時間(Hold time)。建立時間是指在時鐘邊沿前,數據信 號需要保持不變的時間。保持時間是指時鐘跳變邊沿後數據信號需要保持不變的時間。如果不滿足建立和保持時間的話,那麼DFF將不能正確地採樣到數據,將會出現 metastability的情況。如果數據信號在時鐘沿觸發前後持續的時間均超過建立和保持時 間,那麼超過量就分別被稱為建立時間裕量和保持時間裕量。

8、說說對數字邏輯中的競爭和冒險的理解,並舉例說明競爭和冒險怎樣消除。(仕蘭微 電子)

9、什麼是競爭與冒險現象?怎樣判斷?如何消除?(漢王筆試)

在組合邏輯中,由於門的輸入信號通路中經過了不同的延時,導致到達該門的時間不一致叫競爭。產生毛刺叫冒險。如果布爾式中有相反的信號則可能產生競爭和冒險現象。解決方法:一是添加布爾式的消去項,二是在晶片外部加電容。

10、你知道那些常用邏輯電平?TTL與COMS電平可以直接互連嗎?(漢王筆試)

常用邏輯電平:12V,5V,3.3V;TTL和CMOS不可以直接互連,由於TTL是在0.3-3.6V之間,而CMOS則是有在12V的有在5V的。CMOS輸出接到TTL是可以直接互連。TTL接到CMOS需要在輸出埠加一上拉電阻接到5V或者12V。

11、如何解決亞穩態。(飛利浦-大唐筆試)

亞穩態是指觸發器無法在某個規定時間段內達到一個可確認的狀態。當一個觸發器進入亞穩態時,既無法預測該單元的輸出電平,也無法預測何時輸出才能穩定在某個正確的電平上。在這個穩定期間,觸發器輸出一些中間級電平,或者可能處于振蕩狀態,並且這種無

用的輸出電平可以沿信號通道上的各個觸發器級聯式傳播下去。

12、IC設計中同步復位與 異步復位的區別。(南山之橋)

13、MOORE 與 MEELEY狀態機的特徵。(南山之橋)

14、多時域設計中,如何處理信號跨時域。(南山之橋)

15、給了reg的setup,hold時間,求中間組合邏輯的delay範圍。(飛利浦-大唐筆試)

Delay < period - setup ? hold

16、時鐘周期為T,觸發器D1的建立時間最大為T1max,最小為T1min。組合邏輯電路最大延遲為T2max,最小為T2min。問,觸發器D2的建立時間T3和保持時間應滿足什麼條件。(華為)

17、給出某個一般時序電路的圖,有Tsetup,Tdelay,Tck->q,還有 clock的delay,寫出決定最大時鐘的因素,同時給出表達式。(威盛VIA 2003.11.06 上海筆試試題)

18、說說靜態、動態時序模擬的優缺點。(威盛VIA 2003.11.06 上海筆試試題)

19、一個四級的Mux,其中第二級信號為關鍵信號 如何改善timing。(威盛VIA2003.11.06 上海筆試試題)

20、給出一個門級的圖,又給了各個門的傳輸延時,問關鍵路徑是什麼,還問給出輸入,使得輸出依賴於關鍵路徑。(未知)

21、邏輯方面數字電路的卡諾圖化簡,時序(同步異步差異),觸發器有幾種(區別,優點),全加器等等。(未知)

22、卡諾圖寫出邏輯表達使。(威盛VIA 2003.11.06 上海筆試試題)

23、化簡F(A,B,C,D)= m(1,3,4,5,10,11,12,13,14,15)的和。(威盛)

24、please show the CMOS inverter schmatic,layout and its cross sectionwith P-well process.Plot its transfer curve (Vout-Vin) And also explain the operation region of PMOS and NMOS for each segment of the transfer curve? (威盛筆試題circuit design-beijing-03.11.09)

25、To design a CMOS invertor with balance rise and fall time,please define the ration of channel width of PMOS and NMOS and explain?

26、為什麼一個標準的倒相器中P管的寬長比要比N管的寬長比大?(仕蘭微電子)

27、用mos管搭出一個二輸入與非門。(揚智電子筆試)

28、please draw the transistor level schematic of a cmos 2 input AND gate and explain which input has faster response for output rising edge.(less delay time)。(威盛筆試題circuit design-beijing-03.11.09)

29、畫出NOT,NAND,NOR的符號,真值表,還有transistor level的電路。(Infineon筆試)

30、畫出CMOS的圖,畫出tow-to-one mux gate。(威盛VIA 2003.11.06 上海筆試試題)

31、用一個二選一mux和一個inv實現異或。(飛利浦-大唐筆試)

32、畫出Y=A*B+C的cmos電路圖。(科廣試題)

33、用邏輯們和cmos電路實現ab+cd。(飛利浦-大唐筆試)

34、畫出CMOS電路的電晶體級電路圖,實現Y=A*B+C(D+E)。(仕蘭微電子)

35、利用4選1實現F(x,y,z)=xz+yz』。(未知)

36、給一個表達式f=xxxx+xxxx+xxxxx+xxxx用最少數量的與非門實現(實際上就是化簡)。

37、給出一個簡單的由多個NOT,NAND,NOR組成的原理圖,根據輸入波形畫出各點波形。(Infineon筆試)

38、為了實現邏輯(A XOR B)OR (C AND D),請選用以下邏輯中的一種,並說明為什麼?1)INV 2)AND 3)OR 4)NAND 5)NOR 6)XOR 答案:NAND(未知)

39、用與非門等設計全加法器。(華為)

40、給出兩個門電路讓你分析異同。(華為)

41、用簡單電路實現,當A為輸入時,輸出B波形為…(仕蘭微電子)

42、A,B,C,D,E進行投票,多數服從少數,輸出是F(也就是如果A,B,C,D,E中1的個數比0

多,那麼F輸出為1,否則F為0),用與非門實現,輸入數目沒有限制。(未知)

43、用波形表示D觸發器的功能。(揚智電子筆試)

44、用傳輸門和倒向器搭一個邊沿觸發器。(揚智電子筆試)

45、用邏輯們畫出D觸發器。(威盛VIA 2003.11.06 上海筆試試題)

46、畫出DFF的結構圖,用verilog實現之。(威盛)

47、畫出一種CMOS的D鎖存器的電路圖和版圖。(未知)

48、D觸發器和D鎖存器的區別。(新太硬體面試)

49、簡述latch和filp-flop的異同。(未知)

50、LATCH和DFF的概念和區別。(未知)

51、latch與register的區別,為什麼現在多用register.行為級描述中latch如何產生的。(南山之橋)

52、用D觸發器做個二分顰的電路.又問什麼是狀態圖。(華為)

53、請畫出用D觸發器實現2倍分頻的邏輯電路?(漢王筆試)

54、怎樣用D觸發器、與或非門組成二分頻電路?(東信筆試)

55、How many flip-flop circuits are needed to divide by 16? (Intel) 16分頻?

56、用filp-flop和logic-gate設計一個1位加法器,輸入carryin和current-stage,輸出

carryout和next-stage. (未知)

57、用D觸發器做個4進位的計數。(華為)

58、實現N位Johnson Counter,N=5。(南山之橋)

59、用你熟悉的設計方式設計一個可預置初值的7進位循環計數器,15進位的呢?(仕蘭微電子)

60、數字電路設計當然必問Verilog/VHDL,如設計計數器。(未知)

60、數字電路設計當然必問Verilog/VHDL,如設計計數器。(未知)

61、BLOCKING NONBLOCKING 賦值的區別。(南山之橋)

62、寫異步D觸發器的verilog module。(揚智電子筆試)

module dff8(clk , reset, d, q);

input clk;

input reset;

input [7:0] d;

output [7:0] q;

reg [7:0] q;

always @ (posedge clk or posedge reset)

if(reset)

q <= 0;

else

q <= d;

endmodule

63、用D觸發器實現2倍分頻的Verilog描述? (漢王筆試)

module divide2( clk , clk_o, reset);

input clk , reset;

output clk_o;

wire in;

reg out ;

always @ ( posedge clk or posedge reset)

if ( reset)

out <= 0;

else

out <= in;

assign in = ~out;

assign clk_o = out;

endmodule

64、可編程邏輯器件在現代電子設計中越來越重要,請問:a) 你所知道的可編程邏輯器件有哪些? b) 試用VHDL或VERILOG、ABLE描述8位D觸發器邏輯。(漢王筆試)

PAL,PLD,CPLD,FPGA。

module dff8(clk , reset, d, q);

input clk;

input reset;

input d;

output q;

reg q;

always @ (posedge clk or posedge reset)

if(reset)

q <= 0;

else

q <= d;

endmodule

65、請用HDL描述四位的全加法器、5分頻電路。(仕蘭微電子)

66、用VERILOG或VHDL寫一段代碼,實現10進位計數器。(未知)

67、用VERILOG或VHDL寫一段代碼,實現消除一個glitch。(未知)

68、一個狀態機的題目用verilog實現(不過這個狀態機畫的實在比較差,很容易誤解的)。(威盛VIA 2003.11.06 上海筆試試題)

69、描述一個交通信號燈的設計。(仕蘭微電子)

70、畫狀態機,接受1,2,5分錢的賣報機,每份報紙5分錢。(揚智電子筆試)

71、設計一個自動售貨機系統,賣soda水的,只能投進三種硬幣,要正確的找回錢數。(1)畫出fsm(有限狀態機);(2)用verilog編程,語法要符合fpga設計的要求。(未知)

72、設計一個自動飲料售賣機,飲料10分錢,硬幣有5分和10分兩種,並考慮找零:(1)畫出fsm(有限狀態機);(2)用verilog編程,語法要符合fpga設計的要求;(3)設計

工程中可使用的工具及設計大致過程。(未知)

73、畫出可以檢測10010串的狀態圖,並verilog實現之。(威盛)

74、用FSM實現101101的序列檢測模塊。(南山之橋)

a為輸入端,b為輸出端,如果a連續輸入為1101則b輸出為1,否則為0。例如a: 0001100110110100100110

b: 0000000000100100000000

請畫出state machine;請用RTL描述其state machine。(未知)

75、用verilog/vddl檢測stream中的特定字符串(分狀態用狀態機寫)。(飛利浦-大唐筆試)

76、用verilog/vhdl寫一個fifo控制器(包括空,滿,半滿信號)。(飛利浦-大唐筆試)

77、現有一用戶需要一種集成電路產品,要求該產品能夠實現如下功能:y=lnx,其中,x為4位二進位整數輸入信號。y為二進位小數輸出,要求保留兩位小數。電源電壓為3~5v假設公司接到該項目後,交由你來負責該產品的設計,試討論該產品的設計全程。(仕蘭微

電子)

78、sram,falsh memory,及dram的區別?(新太硬體面試)

79、給出單管DRAM的原理圖(西電版《數字電子技術基礎》作者楊頌華、馮毛官205頁圖9 -14b),問你有什麼辦法提高refresh time,總共有5個問題,記不起來了。(降低溫度,增大電容存儲容量)(Infineon筆試)

80、Please draw schematic of a common SRAM cell with 6 transistors,point out which nodes can store data and which node is word line control? (威盛筆試題circuit design-beijing-03.11.09)

81、名詞:sram,ssram,sdram

名詞IRQ,BIOS,USB,VHDL,SDR

IRQ: Interrupt ReQuest

BIOS: Basic Input Output System

USB: Universal Serial Bus

VHDL: VHIC Hardware Description Language

SDR: Single Data Rate

壓控振蕩器的英文縮寫(VCO)。

動態隨機存儲器的英文縮寫(DRAM)。


 

相關焦點

  • 數字電路一些經典問答(某公司筆試題目,附答案)
    1、什麼是同步邏輯和異步邏輯,同步電路和異步電路的區別是什麼?本文引用地址:http://www.eepw.com.cn/article/201603/289033.htm  同步邏輯是時鐘之間有固定的因果關係。異步邏輯是各時鐘之間沒有固定的因果關係。  電路設計可分類為同步電路和異步電路設計。
  • 數字電路基礎
    導讀:數字電路的基本工作信號是以高低電平為特徵的二進位信號,分析和設計數字電路的主要工具是邏輯代數。下面就和小編一起學習一下數字電路的基礎知識吧~~~本文引用地址:http://www.eepw.com.cn/article/271844.htm  數位訊號是在時間上和數值上均是離散(或不連續)的信號,產生和處理這類數位訊號的電路稱為數字電路或邏輯電路。數字電路的任務是對數位訊號進行運算、計數、存貯、傳遞和控制。現代的數字電路由半導體工藝製成的若干數字集成器件構造而成。
  • 數字IC設計工程師筆試面試經典100題(31~60)
    (威盛VIA2003.11.06 上海筆試試題)見前面的建立時間和保持時間,violation違反,不滿足34:給出一個組合邏輯電路,要求分析邏輯功能。電壓定律:在集總電路中,在任一瞬間,沿電路中的任一迴路繞行一周,在該迴路上電動勢之和恆等於各電阻上的電壓降之和。37:描述反饋電路的概念,列舉他們的應用。反饋,就是在電路系統中,把輸出迴路中的電量(電壓或電流)輸入到輸入迴路中去。
  • 數字電路中的門電路-與門電路
    基本門電路基本門電路是組成各種數字電路最基本的單元,基本門電路有3種:與門、或門和非門。數字電路晶片電路結構與原理與門電路結構如圖2-1所示,它是一個由二極體和電阻構成的電路,其中A、B為輸入端,S1、S2為開關,Y為輸出端,單的+5V電壓經R1、R2分壓,在E點得到+3V電壓。
  • 簡單沒法說的數字電路
    簡介:數位訊號,簡單的說就是0和1,代表著高低電平。兩種邏輯體制,正邏輯和負邏輯,正邏輯就是1代表高電平,0代表低電平。負邏輯反過來。
  • 數字電路之數字集成電路IC
    在上一期《數字電路之如雷貫耳的「邏輯電路」》中我們了解了基本的邏輯電路,本期將講解數字IC的基礎和組合電路。本文引用地址:http://www.eepw.com.cn/article/201710/368897.htm  什麼是數字集成電路IC?
  • 建榮科技2018校招宣講會,12大崗位,月薪高達13K,現場筆試,最快5天拿offer!
    招聘崗位 1IC數字電路工程師 提供滿足晶片方案要求的數字電路設計規格;根據數字電路設計規格,設計並驗證數字電路IP;實施數字電路設計說明書編寫,包括IP說明書和應用說明書編寫;實施晶片樣品數字電路的功能和性能測試
  • 2020年自考《數字電路》真題練習題_備考指導自考_自考報名_中國...
    自考數字電路是自考的一門公共課,小編整理了一些模擬試題及答案,供大家參考。點擊進入:自考報名有疑問、不知道如何選擇主考院校及專業、自考當地政策不了解,點擊立即報考諮詢》》   2020年自考《數字電路》真題練習題一、單項選擇題(本大題共10小題,每小題2分,共20分)在每小題列出的四個備選項中只有一個是符合題目要求的,請將其代碼填寫在題後的括號內
  • 2021年國家公務員考試筆試試題_試題解析
    2021年國家公務員考試筆試試題_試題解析由國家公務員考試網考試快訊提供,以及提供2021國家國家公務員試題真題考試信息。更多關於2021年國家公務員考試筆試試題_試題解析,2021國考,國考試題解析,國考筆試試題解析快訊的內容,請關注國家公務員考試網!
  • 數字電路中的競爭與冒險
    OK,回到電路中來,了解數字電路的朋友應該很快會得到輸出的表達式: ,按照這個表達式,L應該輸出一個恆定的低電平或者說邏輯「0」才對。  可是實際情況真的是這樣嗎?  如果考慮上面提到的門電路延遲時間,可以發現,一切都變了,如下圖:
  • 數字電路的特點是什麼
    用數位訊號完成對數字量進行算術運算和邏輯運算的電路稱為數字電路,或數字系統。由於它具有邏輯運算和邏輯處理功能,所以又稱數字邏輯電路。現代的數字電路由半導體工藝製成的若干數字集成器件構造而成。邏輯門是數字邏輯電路的基本單元。存儲器是用來存儲二進位數據的數字電路。從整體上看,數字電路可以分為組合邏輯電路和時序邏輯電路兩大類。
  • 數字電路之如雷貫耳的「邏輯電路」
    什麼是"模擬"和"數字" 在自然界中,象聲音、溫度、光等信息是以連續的值進行變化的。這種連續值就稱作"模擬"。而在計算機的世界裡,信息是以一段一段的離散值表示的。這種離散值就稱作"數字"。
  • 數字電路及其應用(一)
    本報將在「電路與製作」欄裡,刊登系列文章介紹數字電路的基本知識和應用實例。    在介紹基本知識時,我們將以集成數字電路為主,該電路又分TTL和CMOS兩種類型,這裡又以CMOS集成數字電路為主,因它功耗低、工作電壓範圍寬、扇出能力強和售價低等,很適合電子愛好者選用。
  • 數字IC設計工程師筆試面試經典100題(51~100)
    (威盛VIA2003.11.06 上海筆試試題)見前面的建立時間和保持時間,violation違反,不滿足 54:給出一個組合邏輯電路,要求分析邏輯功能。電壓定律:在集總電路中,在任一瞬間,沿電路中的任一迴路繞行一周,在該迴路上電動勢之和恆等於各電阻上的電壓降之和。 57:描述反饋電路的概念,列舉他們的應用。反饋,就是在電路系統中,把輸出迴路中的電量(電壓或電流)輸入到輸入迴路中去。
  • 數字時鐘設計電路圖匯總(七款數字時鐘電路圖)
    其中復位電路具有上電自動復位,和手動復位功能。由P2控制三極體驅動數碼管,P0口做數據輸出口。   數字時鐘設計電路圖(二)   校「時」和校「分」的校準電路是相同的,現以校「分」電路來說明時間的校準。
  • 數字溫度計應用電路原理圖
    本文引用地址:http://www.eepw.com.cn/article/201710/369119.htm  硬體電路設計  在測量過程中,熱電偶產生的一般是相對於冷端的溫差電動勢。工業標準一般規定冷端的溫度為0℃。而在實際使用中,將冷端放入冰水混合物中並不方便。如果本地溫度不為0℃,則溫差電動勢就可能偏大或偏小。
  • 淺談學習《脈衝與數字電路》的方法
    [關鍵詞]數字電路;邏輯電路;真值表;觸發器   脈衝數字電路是電子技術的一個組成部分,是近代電子技術的重要基礎。在現代電子工程中,信號的產生、傳送及處理愈來愈多地以數位訊號的形式出現。例如微型計算機數控系統、數字通信以及數字編碼的視聽設備應運而生。
  • 堺塾2021年度計算機大類筆試課程詳解
    [ 筆試課程 ] 小班授課,包含數學必修,數學選修,專業課必修,專業課選修,詳情見下文。堺塾情報類主要筆試科目,從各科基礎切入,教授知識脈絡體系,融會貫通,講解與練習並重,涵蓋了東京大學、京都大學、東京工業大學、早稻田大學、橫濱國立大學等所有名校試題範圍。
  • 浙江大學844信號與電路基礎考研
    【導語】浙江大學844信號與電路基礎考研分享給大家。本學習內容全面豐富,共分為6個部分12份電子書資料,助力全面備考。首先通過歷年來的考研試題進行彙編整理,幫助廣大考生朋友有針對性、有重點的掌握專業課考試的側重考點、核心知識點,總結命題規律和特點,做到知己知彼、針對性備考;結合指定的參考教材的重難點筆記、配套練習題、課後練習題答案、典型題目總結歸納等分析等來幫助全方位地吃透教材;各院校出題具有一定的借鑑意義和相關性,因此最後根據本校出題特點又整理彙編了全國各名校的考研試題,幫助考生朋友在衝刺階段提高實戰能力,檢驗學習效果