對於信號而言,差分信號的兩路信號之間正交。那麼對於模擬信號而言可以有效的去除共模幹擾和共模噪聲。對於數位訊號而言,則不僅是噪聲的問題。很多數位訊號需要遠距離傳輸,並且頻率要求比較高,採用差分信號可以使得電平較低,提高信號輸出頻率。可以參考一下LVDS信號的電平標準。
什麼叫做LVDS信號
LVDS :Low-Voltage Differential Signaling 低壓差分信號
其特點是:
1、低電壓電源的兼容性;
2、低噪聲;
3、高噪聲抑制能力;
4、可靠的信號傳輸;
5、能夠集成到系統級IC內。
使用LVDS技術的的產品數據速率可以從幾百Mbps到2Gbps。它是電流驅動的,通過在接收端放置一個負載而得到電壓,當電流正向流動,接收端輸出為1,反之為0。它的擺幅為250mv~450mv。
LVDS的應用:在液晶顯示器驅動板輸出的數位訊號中,除了包括RGB數據信號外,還包括行同步、場同步、像素時鐘等信號,其中像素時鐘信號的最高頻率可超過28MHz。採用TTL接口,數據傳輸速率不高,傳輸距離較短,且抗電磁幹擾(EMI)能力也比較差,會對RGB數據造成一定的影響;另外,TTL多路數據信號採用排線的方式來傳送,整個排線數量達幾十路,不但連接不便,而且不適合超薄化的趨勢。採用LVDS輸出接口傳輸數據,可以使這些問題迎刃而解,實現數據的高速率、低噪聲、遠距離、高準確度的傳輸。
低壓差動信號(邏輯總線)---low voltage differential signaling(logic bus)。
低壓差分信號,為了適應傳輸、低噪聲、兼容性、低成本而廣泛使用。
長按二維碼識別關注
電子路上,結伴而行!