電路抗幹擾設計原則匯總

2020-12-11 電子發燒友

電路抗幹擾設計原則匯總

電子電路 發表於 2020-12-09 11:13:02

抗幹擾設計的基本任務是系統或裝置既不因外界電磁幹擾影響而誤動作或喪失功能,也不向外界發送過大的噪聲幹擾,以免影響其他系統或裝置正常工作。因此提高系統的抗幹擾能力也是該系統設計的一個重要環節。

電路抗幹擾設計原則匯總:   

1、電源線的設計

(1) 選擇合適的電源; (2) 儘量加寬電源線; (3) 保證電源線、底線走向和數據傳輸方向一致; (4) 使用抗幹擾元器件; (5) 電源入口添加去耦電容(10~100uf)。    

2、地線的設計

(1) 模擬地和數字地分開; (2) 儘量採用單點接地; (3) 儘量加寬地線; (4) 將敏感電路連接到穩定的接地參考源; (5) 對pcb板進行分區設計,把高帶寬的噪聲電路與低頻電路分開; (6) 儘量減少接地環路(所有器件接地後回電源地形成的通路叫「地線環路」)的面積。  

3、元器件的配置

(1) 不要有過長的平行信號線; (2) 保證pcb的時鐘發生器、晶振和cpu的時鐘輸入端儘量靠近,同時遠離其他低頻器件; (3) 元器件應圍繞核心器件進行配置,儘量減少引線長度; (4) 對pcb板進行分區布局; (5) 考慮pcb板在機箱中的位置和方向; (6) 縮短高頻元器件之間的引線。    

4、去耦電容的配置

(1) 每10個集成電路要增加一片充放電電容(10uf); (2) 引線式電容用於低頻,貼片式電容用於高頻; (3) 每個集成晶片要布置一個0.1uf的陶瓷電容; (4) 對抗噪聲能力弱,關斷時電源變化大的器件要加高頻去耦電容; (5) 電容之間不要共用過孔; (6) 去耦電容引線不能太長。  

5、降低噪聲和電磁幹擾原則

(1) 儘量採用45°折線而不是90°折線(儘量減少高頻信號對外的發射與耦合); (2)  用串聯電阻的方法來降低電路信號邊沿的跳變速率; (3) 石英晶振外殼要接地; (4) 閒置不用的們電路不要懸空; (5) 時鐘垂直於IO線時幹擾小; (6) 儘量讓時鐘周圍電動勢趨於零; (7) IO驅動電路儘量靠近pcb的邊緣; (8) 任何信號不要形成迴路; (9) 對高頻板,電容的分布電感不能忽略,電感的分布電容也不能忽略; (10) 通常功率線、交流線儘量在和信號線不同的板子上。  

6、其他設計原則

(1)CMOS的未使用引腳要通過電阻接地或電源; (2)用RC電路來吸收繼電器等原件的放電電流; (3)總線上加10k左右上拉電阻有助於抗幹擾; (4)採用全解碼有更好的抗幹擾性; (5)元器件不用引腳通過10k電阻接電源; (6)總線儘量短,儘量保持一樣長度; (7)兩層之間的布線儘量垂直; (8)發熱元器件避開敏感元件; (9)正面橫向走線,反面縱向走線,只要空間允許,走線越粗越好(僅限地線和電源線); (10)要有良好的地層線,應當儘量從正面走線,反面用作地層線; (11)保持足夠的距離,如濾波器的輸入輸出、光耦的輸入輸出、交流電源線和弱信號線等; (12)長線加低通濾波器。走線儘量短截,不得已走的長線應當在合理的位置插入C、RC、或LC低通濾波器; (13)除了地線,能用細線的不要用粗線。    

7、布線寬度和電流

(1)一般寬度不宜小於0.2.mm(8mil); (2)在高密度高精度的pcb上,間距和線寬一般0.3mm(12mil); (3)當銅箔的厚度在50um左右時,導線寬度1~1.5mm(60mil) = 2A; (4)公共地一般80mil,對於有微處理器的應用更要注意。  

8、電源線

電源線儘量短,走直線,最好走樹形,不要走環形。    

9、布局

首先,要考慮PCB尺寸大小。PCB尺寸過大時,印製線條長,阻抗增加,抗噪聲能力下降,成本也增加;過小,則散熱不好,且鄰近線條易受幹擾。   在確定PCB尺寸後.再確定特殊元件的位置。最後,根據電路的功能單元,對電路的全部元器件進行布局。
在確定特殊元件的位置時要遵守以下原則:  (1)儘可能縮短高頻元器件之間的連線,設法減少它們的分布參數和相互間的電磁幹擾。易受幹擾的元器件不能相互挨得太近,輸入和輸出元件應儘量遠離。
(2)某些元器件或導線之間可能有較高的電位差,應加大它們之間的距離,以免放電引出意外短路。帶高電壓的元器件應儘量布置在調試時手不易觸及的地方。

(3)重量超過15g的元器件、應當用支架加以固定,然後焊接。那些又大又重、發熱量多的元器件,不宜裝在印製板上,而應裝在整機的機箱底板上,且應考慮散熱問題。熱敏元件應遠離發熱元件。
(4)對於電位器、可調電感線圈、可變電容器、微動開關等可調元件的布局應考慮整機的結構要求。若是機內調節,應放在印製板上方便於調節的地方;若是機外調節,其位置要與調節旋鈕在機箱面板上的位置相適應。   (5)應留出印製扳定位孔及固定支架所佔用的位置。
   根據電路的功能單元對電路的全部元器件進行布局時,要符合以下原則:
(1)按照電路的流程安排各個功能電路單元的位置,使布局便於信號流通,並使信號儘可能保持一致的方向。
(2)以每個功能電路的核心元件為中心,圍繞它來進行布局。元器件應均勻、整齊、緊湊地排列在PCB上.儘量減少和縮短各元器件之間的引線和連接。
(3)在高頻下工作的電路,要考慮元器件之間的分布參數。一般電路應儘可能使元器件平行排列。這樣,不但美觀.而且裝焊容易.易於批量生產。
(4)位於電路板邊緣的元器件,離電路板邊緣一般不小於2mm。電路板的最佳形狀為矩形。長寬比為3:2成4:3。電路板面尺寸大於200x150mm時.應考慮電路板所受的機械強度。    

10、布線

布線的原則如下:   (1)輸入輸出端用的導線應儘量避免相鄰平行。最好加線間地線,以免發生反饋藕合。  

(2)印製攝導線的最小寬度主要由導線與絕緣基扳間的粘附強度和流過它們的電流值決定。當銅箔厚度為0.05mm、寬度為 1 ~ 15mm 時.通過 2A的電流,溫度不會高於3℃,因此.導線寬度為1.5mm可滿足要求。   對於集成電路,尤其是數字電路,通常選0.02~0.3mm導線寬度。當然,只要允許,還是儘可能用寬線.尤其是電源線和地線。導線的最小間距主要由最壞情況下的線間絕緣電阻和擊穿電壓決定。對於集成電路,尤其是數字電路,只要工藝允許,可使間距小至5~8mm。
   (3)印製導線拐彎處一般取圓弧形,而直角或夾角在高頻電路中會影響電氣性能。此外,儘量避免使用大面積銅箔,否則.長時間受熱時,易發生銅箔膨脹和脫落現象。必須用大面積銅箔時,最好用柵格狀.這樣有利於排除銅箔與基板間粘合劑受熱產生的揮發性氣體。    

11、焊盤

焊盤中心孔要比器件引線直徑稍大一些。焊盤太大易形成虛焊。焊盤外徑D一般不小於(d+1.2)mm,其中d為引線孔徑。對高密度的數字電路,焊盤最小直徑可取(d+1.0)mm。    

12、PCB及電路抗幹擾措施

印製電路板的抗幹擾設計與具體電路有著密切的關係,這裡僅就PCB抗幹擾設計的幾項常用措施做一些說明。    

13、電源線設計

根據印製線路板電流的大小,儘量加租電源線寬度,減少環路電阻。同時、使電源線、地線的走向和數據傳遞的方向一致,這樣有助於增強抗噪聲能力。  

14、地線設計

地線設計的原則是:   (1)數字地與模擬地分開。若線路板上既有邏輯電路又有線性電路,應使它們儘量分開。低頻電路的地應儘量採用單點並聯接地,實際布線有困難時可部分串聯後再並聯接地。高頻電路宜採用多點串聯接地,地線應短而租,高頻元件周圍儘量用柵格狀大面積地箔。
(2)接地線應儘量加粗。若接地線用很紉的線條,則接地電位隨電流的變化而變化,使抗噪性能降低。因此應將接地線加粗,使它能通過三倍於印製板上的允許電流。如有可能,接地線應在2~3mm以上。
   (3)接地線構成閉環路。只由數字電路組成的印製板,其接地電路布成團環路大多能提高抗噪聲能力。  

15、退藕電容配置

PCB設計的常規做法之一是在印製板的各個關鍵部位配置適當的退藕電容。   退藕電容的一般配置原則是:
(1)電源輸入端跨接10~100uf的電解電容器。如有可能,接100uF以上的更好。   (2)原則上每個集成電路晶片都應布置一個0.01pF的瓷片電容,如遇印製板空隙不夠,可每4~8個晶片布置一個1 ~ 10pF的但電容。   (3)對於抗噪能力弱、關斷時電源變化大的器件,如 RAM、ROM存儲器件,應在晶片的電源線和地線之間直接接入退藕電容。   (4)電容引線不能太長,尤其是高頻旁路電容不能有引線。

責任編輯:lq

 

打開APP閱讀更多精彩內容

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容圖片侵權或者其他問題,請聯繫本站作侵刪。 侵權投訴

相關焦點

  • 利用微處理器設計的電機數字測速系統,抗幹擾能力強、測量精確
    為了滿足工業電氣控制中對發動機、電動機、工具機主軸等旋轉設備的轉速測量和控制,設計一款基於微控制器控制的霍爾傳感器測速系統,此系統具有抗幹擾能力強、測量精確等優點,在電氣工程實踐中,經常會遇到各種需要測量轉速的場合,在對設備轉速和控制中,常需要分時或連續測量、顯示其轉速及瞬時速度。
  • EDA365:RF電路設計原則是什麼?設計中這些問題你都遇到過嗎?
    通常情況下,對於微波以下頻段的電路(包括低頻和低頻數字電路),在全面掌握各類設計原則前提下的仔細規劃是一次性成功設計的保證。對於微波以上頻段和高頻的PC類數字電路。則需要2~3個版本的PCB方能保證電路品質。而對於微波以上頻段的RF電路.則往往需要更多版本的:PCB設計並不斷完善,而且是在具備相當經驗的前提下。由此可知RF電路設計上的困難。
  • 數字時鐘設計電路圖匯總(七款數字時鐘電路圖)
    打開APP 數字時鐘設計電路圖匯總(七款數字時鐘電路圖) 發表於 2018-01-26 11:14:30 其中復位電路具有上電自動復位,和手動復位功能。由P2控制三極體驅動數碼管,P0口做數據輸出口。   數字時鐘設計電路圖(二)   校「時」和校「分」的校準電路是相同的,現以校「分」電路來說明時間的校準。
  • 基於無線電射頭T630電路模塊設計
    利用它們可以很方便地製作出各種無線電遙控裝置,具有微型化,傳輸距離遠、耗電省、抗幹擾能力強等優點。能夠方便地取代紅外線、超聲波發射及接收頭。本文引用地址:http://www.eepw.com.cn/article/201612/327030.htm
  • CAN總線接口電路原理圖和注意事項
    為進一步增強抗幹擾能力,往往在CAN 控制器與收發器之間設置光電隔離電路。典型的CAN總線接口電路原理如圖1所示。 圖1 典型的CAN總線接口電路原理圖 1 接口電路設計中的關鍵問題 1.1 光電隔離電路
  • 基於MOS器件的單相能量回收反相器電路的設計
    打開APP 基於MOS器件的單相能量回收反相器電路的設計 電子設計 發表於 2018-12-21 08:41:00 因而,如文獻中所述,電路的已成為電路設計的重要指標。 從已有的研究成果可知,電路中的功率消耗源主要有以下幾種:由邏輯轉換引起的邏輯門對負載電容充、放電引起的功率消耗;由邏輯門中瞬時短路電流引起的功率消耗;由器件的漏電流引起的消耗,並且每引進一次新的製造技術會導致漏電流20倍的增加,漏電流引起的消耗已經成為功率消耗的主要因素。
  • 電子電路設計的基礎知識全面解析
    一、 電子電路的設計基本步驟:本文引用地址:http://www.eepw.com.cn/article/283149.htm  1、 明確設計任務要求:  充分了解設計任務的具體要求如性能指標、內容及要求,明確設計任務。
  • PCB布局技巧大匯總
    PCB布局技巧大匯總,看完又是一條好漢 PCB又被稱為印刷電路板(Printed Circuit Board),它可以實現電子元器件間的線路連接和功能實現,也是電源電路設計中重要的組成部分。今天就將以本文來介紹PCB板布局布線的基本規則。
  • 射極跟隨器經典電路圖匯總
    打開APP 射極跟隨器經典電路圖匯總 發表於 2017-11-14 19:15:46 其特點為輸入阻抗高,輸出阻抗低,因而從信號源索取的電流小而且帶負載能力強,所以常用於多級放大電路的輸入級和輸出級;也可用它連接兩電路,減少電路間直接相連所帶來的影響,起緩衝作用。電壓放大係數略低於1,負載能力強,輸入信號與輸出信號相位相同。也可認為是一種電流放大器。常作阻抗變換和級間隔離用。
  • 低功耗MCU電子電路設計圖集錦TOP12 —電路圖天天讀(110)
    本設計基於已經發展成熟的WiFi 無線網絡,充分利用WiFi 覆蓋範圍廣、傳輸速度快、抗幹擾能力強等優點。Android 具有開源性、封裝性、性價比高等優點,基於Android 系統開發的客戶端軟體移植性強,通用性高。採用手機作為控制終端,便於操作。手機通過無線網絡(WiFi)對音樂播放系統進行控制,可以實現方便、快捷、智能化的要求。
  • 433m無線發射電路圖大全(T630無線電/音頻調製/電感三點式發射電路...
    利用它們可以很方便地製作出各種無線電遙控裝置,具有微型化,傳輸距離遠、耗電省、抗幹擾能力強等優點。能夠方便地取代紅外線、超聲波發射及接收頭。 無線電射頭T630電路原理如圖所示。電路四發射管V1及外圍元件C1、C2、L1、L2等構成頻率為265MHz超高頻發射電路,通過環形天線L2向空中發射。天線L2採用鍍銀線或直徑為1.5mm的漆包線,天線尺寸為24mm(長)X9mm(高)。
  • 選頻聲控電路圖_選頻聲控開關電路
    打開APP 選頻聲控電路圖_選頻聲控開關電路 網絡整理 發表於 2020-04-30 16:46:27   選頻聲控開關是一種以特定哨音控制的聲頻遙控電路。
  • 機器人技術電路設計圖集錦 —電路圖天天讀(51)
    小車5V電源部分電路設計原理圖如下:  該模塊基於NORDIC公司生產的射頻器件nRF401開發,其特點是:①有兩個頻道可供選擇,工作速率高達20 Kb/s;②接收發射合一,適合雙工和單工通信,因而通信方式比較靈活;③體積小,所需外圍元件少,接口電路簡單,因此特別適合機器人小型化要求;④可直接接單片機串口模塊,控制簡單;⑤抗幹擾能力強;⑥功耗小,通信穩定。
  • 超聲換能器驅動電路及回波接收電路的設計
    2 驅動電路的設計圖2所示的超聲頻驅動電源用於激勵超聲換能器使之向外發送超聲波,超聲頻電源與超聲換能器儀器構成超聲發生器。2.1 場效應管功率放大電路的設計在此採用在超聲波發生器上應用較多的乙類推挽放大電路。
  • 家裡的老房裝修,電路可以走明線嗎?如何設計?選擇什麼線管?
    明裝電路的簡單介紹第一點,明裝電路,就是與暗埋敷設電路對應的明裝的電路。明裝電路所有的線管還有線盒都是外露的牆體之外的。所以我們在使用明裝線路的時候,必須考慮我們這些線管外露以後好不好看以及安不安全的問題。
  • 基於AT89C51RC的電腦鑰匙外圍電路設計
    硬體系統電路包含以下幾部分:開關電路、I/O口擴展控制電路、驗電、採碼、電源監視、語音及紅外光電傳感器等電路。  2.1 開關電路的實現  圖3為開關電路。  2.2 I/O口擴展控制電路的實現  圖4為I/O口擴展控制電路。因為此電路外設電路模塊數量較多,且都是具有新型的串行外圍接口的器件,要求單片機具有相應的串行口實現功能,所以採用模擬傳送技術,用單片機的通用I/O口來模擬串行接口,實現對外圍器件的讀/寫/片選/時序的控制.就能使目前具有串行接口的外圍器件應用在單片機系統中。
  • 運用場效應管代替二極體的防反接電路設計,電路設計必備知識
    二極體防反接其電路設計簡單,只需串聯一個二極體即可,成本也低,缺點是壓降大,即使幾十mA的小電流二極體的壓降也有0.4V~0.6V左右,使用場效應管其壓降能做到1mV以下,相差好幾個數量級。代替電源正極串聯二極體的設計方法如下圖左側為常見的電源正輸入端正向串聯一個二極體用於防止電源反接,這是利用二極體的單向導通特性(正嚮導通,反向截止)。圖右側為相應的場效應管防反接電路設計,採用P溝道的場效應管(P-MOS管)代替二極體。
  • 四旋翼飛行器控制系統硬體電路設計
    摘要:本文基於四旋翼飛行器的工作原理和性能特點,設計了飛行器控制系統的硬體電路。  本文以ARM Cortex-M3架構的STM32C8T6作為飛行器控制處理器,以MPU-6050作為飛行器的姿態傳感器,以低功耗2.4GHz的nRF24L01作為無線傳輸器件,以HC-RS04超聲波作為障礙物報警傳感器設計系統硬體電路。經過實驗調試,硬體系統能夠穩定、可靠運行。
  • 淺談SSR的輸入控制方法和電路驅動
    SSR是固態繼電器的簡稱,固態繼電器一種無機械觸點的電子開關元件,是無觸點開關,由輸入電路,隔離(耦合)和輸出電路三部分組成。固態繼電器具有接觸器同樣的功能,它具有控制靈活,可靠性高,壽命長,在通與斷的時間不會產生電火花,無噪聲,開關速度快,工作頻率高,抗幹擾能力強等優點,SSR的另一個特點是驅動電流(或電壓)小,給輸入端加一個很小的信號,就可以實現對被控制系統的控制。(下文所有固態繼電器均用SSR來表示)   作為無機械觸點的開關功能元件,SSR的基本使用框圖如下:
  • 一種遠程流量計量系統的設計
    由於輸出的信號前者為數字量,後者為模擬量,因此,其數據傳輸系統的設計原理不同,分別針對這兩種數據輸出形式,結合MODEM遠程通信的優點和單片機現場採集數據的方便性、實用性設計性價比較高的遠程流量計量系統,尤其是合理設計下位機硬體系統、軟體系統和有效採取抗幹擾的硬體和軟體措施是實現整個系統功能的關鍵與核心技術。