維恩橋振蕩器設計及反饋對輸出頻率的作用

2021-01-08 電子發燒友
打開APP
維恩橋振蕩器設計及反饋對輸出頻率的作用

上海韜放電子 發表於 2021-01-04 17:40:36

在電路設計中您可以使用許多振蕩器電路來產生乾淨的AC信號,任意波形或標準波形。這些都是晶體時鐘的有用替代方法,晶體時鐘可以多次諧波輻射噪聲,如果布局不當,甚至可以像中心饋送的貼片天線一樣工作。如果您需要一個可以通過直流電源簡單打開且不輸出高次諧波的振蕩器,那麼維恩橋振蕩器電路就是一個不錯的選擇。

為什麼要使用這種特殊類型的電路而不是其他模擬振蕩器電路來產生正弦波?如果設計正確,則可以產生乾淨的正弦波,總諧波失真非常低。另外,可以通過設置電路中的兩個電阻器和/或兩個電容器的值來容易地調節輸出頻率,其中可以通過變容二極體來電子地控制後者。這是創建簡單但功能強大的維恩橋振蕩器並模擬其行為的方法。

維恩橋振蕩器是用於產生正弦波的簡單電路。這種簡單的電路不會在一個信號和另一個信號之間執行轉換以提供穩定的參考輸出波形。相反,這是一個獨立的振蕩器,在正反饋環路上將放大與RC元件合併在一起,以產生輸出信號。該電路的工作原理看似簡單,並且不明確地依靠共振來產生輸出正弦波形。

維恩橋振蕩器電路圖

下面的電路圖顯示了由運算放大器構建的典型維恩橋振蕩器電路。基本的LM741或LM358運算放大器IC可用於構建維恩橋振蕩器。唯一的輸入來自電源軌。可以看出,通過串聯RC電路向同相輸入提供了正反饋,該電路提供高通濾波以消除任何DC偏移。反相輸入端還有一個電阻器網絡,該電阻器網絡提供負反饋以穩定對輸入的反饋,從而使輸入始終在放大器的線性範圍內。

維恩橋振蕩器電路圖。

此外,只要電路設計中的放大器在線性範圍內運行,輸出波形就會具有非常低的諧波失真。實際上,兩個反饋環路共同作用以將輸出穩定在特定的頻率和幅度。正反饋環路(RC部分)創建了一個分壓器,因此同相輸入端的增益小於1。R1和R2的選擇應使負反饋環路的增益大於1:

維恩橋振蕩器增益條件。

這種情況的原因非常重要,並且與這些振蕩器中正反饋和負反饋的作用有關。

反饋對輸出頻率的作用

維恩橋振蕩器的設計與電子學中另一個經常引起人們注意的重要概念有關。這個想法是反饋。在這裡,我們不僅指的是在運算放大器中提供增益的機制。我們實際上是在談論正反饋和負反饋在產生不斷增長或衰減的振蕩中的作用。正如您在上面看到的,維恩橋振蕩器的唯一輸入是來自電源軌的電源電壓。那麼是什麼導致輸出振蕩開始呢?

這可以回溯到電子電路設計中總會有一些噪聲的事實。如果噪聲通過具有增益的正反饋環路傳播,則與反饋相反的力會減弱,並且隨著信號放大,信號將開始以更快的速度增長。對於具有增益的負反饋環路,在反饋環路上傳播的信號將增長,但是信號增長的速率會降低。

這應該說明正反饋環路在維恩橋振蕩器中的作用。運算放大器電路中的熱噪聲會產生輸出信號,該信號會沿正反饋環路放大,並最終增長為強信號。這可以通過負反饋環路上的增益來補償,因此我們具有上面定義的條件。

最後,上面所示的RC電路的兩個支路需要確保只有單個頻率會收到高增益並從振蕩器輸出。對於上圖,此頻率恰好是正反饋環路上RC濾波器分頻器的截止頻率:

維恩橋振蕩器的輸出頻率。

正好是正反饋環路中RC支腳相對於同相輸入以零相移振蕩的頻率。結果,運算放大器上的差分輸入會抑制振蕩器輸出的進一步增長,從而產生穩定的正弦波。

Wien橋振蕩器的仿真

Wien橋振蕩器的仿真需要考慮以下幾點:

確認放大器在線性範圍內運行。

輸出頻率應遵循上面所示的公式。

進入反相和同相輸入的電壓環路應同相。

由於這些特徵是在時域中定義的,因此您需要使用瞬態分析。您還可以為運放創建等效的線性模型,以在頻域中使用,為電路設計提供傳遞函數。應在頻域中檢查正反饋環路中的RC支路,以驗證哪個頻率相對於同相輸入兩端的電壓將經歷零相移。
編輯:hfy

打開APP閱讀更多精彩內容

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容圖片侵權或者其他問題,請聯繫本站作侵刪。 侵權投訴

相關焦點

  • 多諧振蕩器,多諧振蕩器的作用
    定義多諧振蕩器是一種自激振蕩器電路,該電路在接通電源後無需外接觸發信號就能產生一定頻率和幅值的矩形脈衝或方波。由於矩形脈衝中含有豐富的高次諧波,故稱為多諧振蕩器。另外多諧振蕩器在工作過程中不存在穩定狀態,故又稱為無穩態電路。
  • 時鐘振蕩器的原理與作用詳解
    好多鍾振一般還要做一些溫度補償電路在裡面,讓振蕩頻率能更加準確。晶振振蕩器的等效電路也可以認為是一個LCR振蕩電路。時鐘振蕩器的原理與作用-時鐘振蕩器的作用是什麼?  時鐘振蕩電路中精確地確定振蕩頻率,它與所屬電路系統中的主晶片內部的振蕩電路配合,共同組成「石英晶體諧振器」(簡稱「晶振」),產生主板上各個系統所必需的時鐘信號。
  • 一種頻率穩定的低功耗振蕩器電路設計
    它能夠提供頻率精度很高的時鐘信號,並且該頻率受電源電壓、溫度以及工藝(PVT)的影響很小,但需要額外佔用兩個PAD來連接晶片外面的晶體,從而增加了晶片的面積和成本。同時,對於外部環境的幹擾,晶體振蕩器存在停振的可能。另外一種是集成於晶片內部的振蕩器。對於對時鐘頻率要求不是太高的應用環境,採用內部的振蕩器既可以節省面積,又可以保證其工作的可靠性。目前,出於功耗和性能的考慮,晶片往往設計多種工作模式。
  • CMOS振蕩器設計
    (Digital LoopFilter)代替了模擬環形濾波器來控制DCO,由與參考時鐘的相位差來控制DCO 輸出或高或低的振蕩頻率,輸出振蕩信號由負反饋送到數字時間轉換器,使相位差減小,最終讓輸出信號頻率與參考時鐘頻率一致,即達到相位鎖定。整個DCO 因此不再需要含有電容或電感,同時也減少漏電流和電源噪音的問題。
  • 時鐘晶體振蕩器作用是什麼 時鐘晶體振蕩器種類
    時鐘晶體振蕩器作用是什麼 時鐘晶體振蕩器種類 周碧俊 發表於 2018-08-07 11:51:32 晶振是石英振蕩器的簡稱,英文名為Crystal,它是時鐘電路中最重要的部件,它的主要作用是向顯卡、網卡、主板等配件的各部分提供基準頻率
  • Pasternack推出輸出頻率為10MHz,50MHz和100MHz的新型自激基準振蕩器
    業界領先的射頻、微波及毫米波產品供應商美國Pasternack公司推出六款新型自激基準振蕩器,這些振蕩器所產生的輸出頻率響應具有高穩定性,高精確性,低相位噪聲及低雜散性能水平,從而使其成為通信、雷達、導航、監控及測試測量領域所用鎖相環、函數發生器、頻率合成器及接收機中採用的理想產品
  • RC正弦波振蕩器工作原理和經典RC振蕩電路設計
    RC振蕩器工作原理   輸出電壓 uo經正反饋(兼選頻)網絡分壓後,取uf作為同相比例電路的輸入信號ui。由運放構成的RC串並聯正弦波振蕩電路不是靠運放內部的電晶體進入非線性區穩幅,而是通過在外部引入負反饋來達到穩幅的目的。2、正弦波振蕩器是沒有輸入信號的,帶選頻網絡的正反饋放大器。
  • 基于振蕩器採樣法的隨機數發生器設計
    在該系統中,產生隨機數的關鍵元件是低頻振蕩器,因為它的設計具有頻率不穩定性,即抖動,而且低頻與高頻之比經過仔細選擇可以符合一定條件。設計中最重要的是低頻振蕩器的抖動量,這個抖動就是隨機源。頻率不穩定性可以是此類振蕩器的一個功能,也可由另一個非確定噪聲源直接「植入」,因此可以說,正是採樣時鐘相對於高頻數據輸入的相位變化保證了可以獲得隨機位流。
  • 正弦波振蕩器 實驗三
    :    1.掌握三端式振蕩電路的基本原理,起振條件,振蕩電路設計及電路參數計算。    2.通過實驗掌握電晶體靜態工作點、反饋係數大小、負載變化對起振和振蕩幅度的影響。    3.研究外界條件(溫度、電源電壓、負載變化)對振蕩器頻率穩定度的影響。    4.比較LC振蕩器和晶體振蕩器的頻率穩定度。二、實驗內容:    1.熟悉振蕩器模塊各元件及其作用。    2.進行LC振蕩器波段工作研究。
  • 石英晶體振蕩器仿真電路設計
    打開APP 石英晶體振蕩器仿真電路設計 周碧俊 發表於 2018-08-07 17:09:06 石英晶體振蕩器有並聯型晶體振蕩器和串聯型晶體振蕩器兩類
  • 一種寬頻低功耗低相位噪聲的CMOS壓控振蕩器設計
    基於SMIC0.18umCOMS工藝,設計一種寬頻低功耗低相位噪聲的CMOS壓控振蕩器,電路採用差分LC振蕩器,同時採用積累型MOS可變電容、緩衝電路及經改良的開關電容陣列,以降低功耗和相位噪聲,由仿真結果可知,電路頻率調諧範圍為2.5G~3.1G,頻偏為
  • RC振蕩器和晶體振蕩器的優缺點和電路圖分析
    今天我們介紹的是振蕩器中比較常見的兩種,RC振蕩器和晶體振蕩器 RC振蕩器和晶振 RC振蕩器: 在振蕩電路中的頻率選擇部分可以只用電阻和電容構成。 這種只用電阻和電容構成的振蕩器稱為RC振蕩器 。 晶振: 只要在晶體板極上施加交變電壓,就會使晶片產生機械變形振動,此現象即所謂逆壓電效應。
  • EDA365:多諧振蕩器電路圖大全
    由於R1的負反饋作用,如果②腳電壓較低,③腳輸出高電壓,則通過R1把②腳電平拉高;如果②腳電壓較高、③腳輸出低,則通過R1把②腳電平拉低,結果折衷停在中心點C。輸出100%反饋到輸入,相當於把左下三角形部分按照虛線折到右上角。虛線與傳輸特性的交點C就是反相器的工作點,約等於1/2VCC。C點位於傳輸特性的陡坡中心。本例中,74HC00輸入變化1mV,輸出變化高達1V。
  • 串聯型晶體振蕩器
    L、C1和C2組成的振蕩迴路調諧於晶體JT的FB處,在此頻率上,晶體呈現很低阻抗,反饋信號很強,振蕩電路在FA上細胞質振蕩。對於其他頻率.由於晶體的阻抗迅速增加,反饋減弱,不能產生振蕩。所以,振蕩頻率由晶體控制,穩定性高。晶體置於由兩級共發放大器
  • 單穩態多諧振蕩器概述
    多諧振蕩器屬於一個振蕩器家族,通常稱為「弛豫振蕩器」。 一般而言,分立式多諧振蕩器由兩個電晶體交叉耦合的開關電路組成,該電路設計成使其一個或多個輸出作為輸入反饋到另一個電晶體,並 在其兩端連接一個電阻器和電容器(  RC)網絡以產生反饋迴路電路。
  • 選擇晶體振蕩器必須考慮的5件事…
    當選擇晶體振蕩器時,必須針對輸出頻率、頻率穩定度和溫度範圍、輸出電壓和功率、輸出波形,以及封裝尺寸和外形等各種因進行全盤考慮…本文引用地址:http://www.eepw.com.cn/article/201701/343401.htm  在設計中,大多數的電子系統需要某種振蕩器作為關鍵功能區塊。
  • 運算放大器多諧振蕩器的比較和轉換案例
    通過用電位計替換電阻 R1 或 R2 ,我們可以調整反饋分數,β 因此,非反相輸入端的參考電壓值會使運算放大器在每個半周期的0到90 o 範圍內改變狀態,只要參考電壓 Vref 保持低於輸入信號的最大幅度。 運算放大器多諧振蕩器 我們可以採用將周期波形轉換為矩形輸出的想法通過連接RC定時電路替換正弦輸入跨越運算放大器輸出。
  • 基於Cortex-A9的pwm詳解——PWM信號輸出輸出和作用
    二、PWM信號輸出輸出和作用1. 如果要實現PWM信號輸出如何輸出呢?1)可以直接通過晶片內部模塊輸出PWM信號,前提是這個I/O口要有集成的pwm控制器,只需要通過對應的寄存器即可,這種自帶有PWM輸出的功能模塊在程序設計更簡便,同時數據更精確。2)但是如果IC內部沒有PWM功能模塊,或者要求不是很高的話可以利用I/O口設置一些參數來輸出PWM信號,因為PWM 信號其實就是一高一低的一系列電平組合在一起。
  • CMEMS可編程振蕩器撼動石英晶體振蕩器百年「霸業」
    頻率控制技術的演進  每年30億美元的頻率控制市場已經由石英晶體和基於石英的振蕩器佔據了幾十年,幾乎所有類型的電子設備都依賴一小片由機器加工的石英巖的作用去生成至少一種可能的操作頻率。然而,基於石英的頻率控制設計仍有很多限制。例如,他需要更專業化和複雜生產流程,長的、易變動的交付時間(幾周到幾個月)等。
  • MEMS諧振器的發展史 Si50x CMEMS振蕩器概述
    一般來說,放大器電路會充分運用晶體的壓電性,以電反饋來創造特定頻率的共振或振蕩,並由晶體諧振器的大小、切割和電鍍來控制。為了支持電子產業所需的範圍寬廣的頻率,頻率控制供應供應商必須設計、儲存和製造數百、甚至數千種不同的定製晶體諧振器。 除了定製晶體諧振器,石英振蕩器解決方案還面臨著製造上的挑戰。在整個晶體市場上,便攜設備佔據很大的比重。