新思科技以NIST驗證的真隨機數發生器IP,加速FIPS 140-3認證

2020-12-24 美通社

加州山景城2020年6月24日 /美通社/ -- 

摘要

  • 標準化DesignWare TRNG IP生成用於創建加密密鑰以保護數據和操作的隨機數
  • 通過NIST CAVP證明其符合嚴格的評估程序,可加速SoC的FIPS 140-3認證,以達到或超過最高商業和政府標準
  • 功能豐富的IP經過矽驗證,易於向不同的工藝技術移植,包括最先進的5納米節點

新思科技(Synopsys, Inc.,納斯達克股票代碼:SNPS)今天宣布,其DesignWare®真隨機數發生器(TRNG) IP已通過美國國家標準與技術研究院(NIST)密碼算法驗證體系(CAVP)的驗證,為客戶終端產品獲得低風險聯邦信息處理標準(FIPS) 140-3認證鋪平道路。新思科技的標準化TRNG IP幫助保護設備及其與其他設備或雲的連接。TRNG IP提供對於加密、身份驗證、平臺安全和高度安全通信而言至關重要的高熵隨機數。集成DesignWare TRNG IP可加速FIPS 140-3、通用標準和其他認證,降低物聯網、汽車和雲通信等的片上系統(SoC)設計風險,並縮短上市時間。

Synaptics物聯網部門高級副總裁兼總經理Saleel Awsare表示:「聯網設備所面臨的威脅日益增多且越來越複雜,從SoC設計的基礎確保安全性至關重要。在評估了多個隨機數發生器解決方案之後,我們選擇了新思科技DesignWare真隨機數發生器IP來保護我們的SoC,這是因為其經過驗證且符合標準的高質量熵和過程可移植性。」

真隨機數發生器是設備安全的基礎,能夠創建和保護敏感信息。疲弱或可預測的隨機數會為可能洩露密鑰、攔截數據並最終入侵設備及其通信的攻擊打開了大門。為了幫助保護數據質量,DesignWare TRNG IP符合國際標準,該標準以可驗證、在統計上較為嚴謹的方式證實TRNG IP的真正隨機性。

設計在不同過程、溫度、電壓和頻率下,都能提供高質量熵的TRNG極其複雜。新思科技獲得認證的TRNG IP在較廣的系統時鐘動態範圍內運行,支持系統在不同運行階段所需的從30MHz到1+GHz的工作頻率。此外,TRNG支持虛擬化,能夠以安全的方式,同時訪問系統內多個實體的隨機數。

新思科技IP營銷與戰略高級副總裁John Koeter表示:「黑客們正在把他們的目標擴大到從雲端到邊緣等存儲和傳輸數據在內的所有區域,從SoC層面開始,嚴格的安全性已成為一項要求。通過提供全面的矽驗證安全IP,新思科技使設計人員能夠創建高度安全性的產品,以抵禦各種攻擊。」

上市和資源

新思科技DesignWare IP核簡介

新思科技是面向晶片設計提供高質量矽驗證IP核解決方案的領先供應商。DesignWare IP核組合包括邏輯庫、嵌入式存儲器、嵌入式測試、模擬IP、有線和無線接口IP、安全IP、嵌入式處理器和子系統。為了加速原型設計、軟體開發以及將IP整合進晶片,新思科技IP Accelerated計劃提供IP原型設計套件、IP軟體開發套件和IP子系統。新思科技對IP核質量的廣泛投資、全面的技術支持以及強大的IP開發方法使設計人員能夠降低整合風險,並加快上市時間。垂詢DesignWare IP核詳情,請訪問https://www.synopsys.com/designware

新思科技簡介

新思科技(Synopsys, Inc.,納斯達克股票代碼:SNPS)是眾多創新型公司的Silicon to Software™(「晶片到軟體」)合作夥伴,這些公司致力於開發我們日常所依賴的電子產品和軟體應用。作為全球第15大軟體公司,新思科技長期以來一直是電子設計自動化(EDA)和半導體IP領域的全球領導者,並且在軟體安全和質量解決方案方面也發揮著越來越大的領導作用。無論您是創建高級半導體的片上系統(SoC)設計人員,還是編寫需要最高安全性和質量的應用程式的軟體開發人員,新思科技都能夠提供您所需要的解決方案,幫助您推出創新性的、高質量的、安全的產品。有關更多信息,請訪問https://www.synopsys.com

編輯聯繫人:

Camille Xu
新思科技
電郵:wexu@synopsys.com

Kelly James
新思科技
電郵:kellyj@synopsys.com

消息來源:Synopsys, Inc.

相關焦點

  • 真隨機數發生器在信息安全系統中的應用
    摘要:信息安全系統的安全核心是內置的隨機數發生器。本文分析了常用的兩類隨機數發生器,指出了並非硬體隨機數即為真隨機數,提出了硬體真隨機數發生器的實現原理和評測準則。本文引用地址:http://www.eepw.com.cn/article/274735.htm  隨機數是以現代密碼學為基礎的信息安全系統的基石。
  • 酷芯微電子選擇新思科技DesignWare安全IP用於其無人機晶片
    ,納斯達克股票市場代碼:SNPS)今日宣布,中國領先的無人機片上系統晶片(SoC)供應商酷芯微電子採用具有信任根的DesignWare® tRoot™ 硬體安全模塊(HSM)、真隨機數發生器(TRNG)和密碼加速器,用於其最新款的無人機晶片。
  • 新思CXL2.0驗證IP,加速連接新一代互聯技術
    打開APP 新思CXL2.0驗證IP,加速連接新一代互聯技術 新思科技 發表於 2020-12-26 11:04:10 新思科技(Synopsys)宣布推出業界首個支持Compute Express Link (CXL) 2.0的驗證IP(VIP),以實現數據密集型片上系統(SoC)的性能突破。
  • 量子真隨機數發生器研究取得進展
    超高速真隨機數發生器簡化設計方案(上)與後處理方法(下)信息科學技術學院郭弘教授課題組與物理學院張建瑋副教授課題組開展合作,在用光學隨機源設計研製量子真隨機數發生器的研究中取得重要進展,相關成果發表在《雷射物理快報》(Laser Physics Letters)上,論文題目為《基於超亮發光二極體實現速率1.6 Tbit/s 的真隨機數發生器》(Yu Liu, Mingyi Zhu, Bin Luo, Jianwei Zhang, Hong Guo.
  • 新思科技VCS技術上雲,將加速亞馬遜SoC的開發與驗證
    打開APP 新思科技VCS技術上雲,將加速亞馬遜SoC的開發與驗證 新思科技 發表於 2021-01-07 11:28:06
  • 新思科技擴展DesignWare MIPI IP產品組合 推出適用於FinFET工藝的...
    C-PHY/D-PHY以24 Gb/s的速度運行,提供低於1.3pJ/bit的功耗,能夠在高解析度成像設備中實現最佳能耗 DesignWare DSI/DSI-2和CSI-2控制器支持16位和32位PHY協議接口(PPI),實現高吞吐量C-PHY/D-PHY連接 C-PHY/D-PHY IP和ASIL B Ready ISO 26262認證
  • 新思科技發布業界首個用於下一代DRAM/DIMM設計的JEDEC DDR5驗證IP
    DDR5是隨機存取存儲器(RAM)的下一代標準。新規範為雲、物聯網、高性能伺服器和工作站、超大規模數據中心和大數據等廣泛的企業應用帶來更高的性能和更低的功耗。 新思科技VC VIP for DDR5能夠設計和驗證兼具易用性、快速集成和最佳性能的下一代內存設備,從而加快驗證收斂。
  • 新思科技聯合臺積公司提供N5和N6工藝認證解決方案
    新思科技(Synopsys, Inc。,納斯達克股票代碼:SNPS)今天宣布,其數字和定製設計平臺已獲得臺積公司N6和N5製程技術認證。新思科技與臺積公司的長期合作加速了主要垂直市場的下一代產品設計,包括高性能計算(HPC)、移動、5G和人工智慧(AI)晶片設計。   這是多年來廣泛合作的結果,為的是提供優化的設計解決方案,通過創新加快下一代設計的進程,實現節能和設計性能方面的優化。
  • 瓴盛科技選用新思科技DesignWare IP核加速新一代SoC開發
    ,納斯達克股票代碼:SNPS)今天宣布瓴盛科技(JLQ Technology Co., Ltd.)已經選用新思科技DesignWare® Interface IP核來加速其面向一系列應用的新一代高性能、低功耗SoC晶片的開發。
  • atsec SSL密碼模塊獲得FIPS 140-2證書
    atsec信息安全完成了IBM's z/OS版本1 R. 11系統SSL和ICSF PKCS#11密碼模塊測試後,這些產品近期獲得了FIPS 140-2 1級認證。這些成功的認證(證書號為1470和1492)在NIST CMVP網站通過驗證的產品列表上均有顯示。
  • 進展|基於納米環磁性隧道結的自旋隨機數發生器
    在當今大數據時代,各行各業對隨機數的需求日益增加,例如,通信領域的信息加密、科學研究中的統計模擬、博彩行業的隨機分配、安全領域的隨機密鑰與身份驗證,都離不開隨機數的運用。在理想情況下,隨機數序列應該是一個彼此之間完全獨立的,「0」和「1」(二進位)以相同概率隨機分布的數字串。
  • 新思科技DesignWare CXL IP支持高性能計算SoC所需的AMBA CXS協議
    原標題:新思科技DesignWare CXL IP支持高性能計算SoC所需的AMBA CXS協議   要點:
  • 新思科技交付業內首個符合ISO 26262的ASIL D級處理器IP核
    」 · DesignWare ARC EM22FS處理器滿足嚴格的隨機硬體故障檢測和系統功能安全開發流程要求,能夠實現ISO 26262 ASIL D合規性 · ARC處理器的集成硬體安全功能,如雙核鎖步、糾錯碼和安全監視器,有助於晶片級安全認證 · 滿足ASIL D標準的DesignWare ARC MetaWare安全工具包可加速符合
  • 新思科技解讀EDA加速晶片設計的並行開發驗證
    新思科技解讀EDA加速晶片設計的並行開發驗證 TechSugar 文︱王樹一 發表於 2020-10-14 13:00:01   總有人給摩爾定律判死刑,其實提高電晶體集成度的比賽遠未結束
  • 利用FPGA的自身特性實現隨機數發生器
    本文主要介紹利用FPGA的自身的特性實現隨機數發生器,在Virtex-II Pro開發板上用ChipScope觀察隨機數序列,以及在PCIe4Base(基於Virtex-4 FPGA)上實現。
  • 新思科技升級Verification Continuum平臺繼續引領技術
    Verdi的智能加載技術(通過VCS Unified Compile實現)帶來快五倍的設計加載和追蹤速度 VC驗證IP通過VCS統一約束求解器技術實現高兩倍的仿真性能  VC Formal測試平臺分析器應用和Certitude的原生集成實現快10倍的測試平臺質量評估和斷言 全新VC加速驗證IP,加上VCS和ZeBu的原生集成,可將仿真性能提高10至100
  • 新思科技與三星開展合作
    本文轉自【美通社】;加州山景城2021年1月8日 /美通社/ --憑藉豐富的 iPDK 庫,新思科技定製設計平臺可適於各種不同的先進和傳統工藝技術 完整的 iPDK 可讓用戶解鎖高級功能,從而加速和拓寬開發者對新工藝節點的使用,促進設計復用並實現進一步創新
  • 數字數據安全日趨重要 群聯推出FIPS 140-2認證SSD儲存方案
    有鑑於此,群聯電子 (Phison;8299TT) 推出符合FIPS (Federal Information Processing Standard)140-2加密認證的SSD儲存方案,希望能在數字時代來臨的同時,提升用戶的數據防護。
  • 新思科技提供基於臺積公司5奈米製程的廣泛IP組合,加速高性能計算...
    基於臺積公司製程技術的DesignWareIP核組合,包括最廣泛使用的高速協議接口IP和基礎IP,用於加速高端雲計算、AI加速器、網絡和存儲應用的片上系統開發。新思科技市場領先的DesignWare IP核和臺積公司5奈米製程的結合,使設計人員能夠滿足設計性能、功耗和面積要求,同時降低集成風險。
  • Chelsio採用新思科技DesignWare 56G乙太網PHY IP核,加速高性能計算SoC開發
    , Inc.Nasdaq: SNPS)近日宣布,Chelsio已經採用新思經驗證的DesignWare® 56G乙太網PHY IP核,加速發展Chelsio針對高性能智能網卡(NIC)和伺服器應用的SoC設計。