Quartus II 18.0 PLD/FPGA開發軟體

2021-01-11 小白資源盒

Quartus II 是Altera公司帶來的專業的PLD/FPGA開發軟體,該版本不僅增加了Spectra-Q引擎,還帶了新的算法更新了TimeQuest時序分析器,時序分析速度提高了2倍,新的Spectra-Q引擎,進一步提高了下一代可編程器件的設計效能,並且利用新一代的設計空間管理器(DSE)針對用戶界面更新了流程,通過工具指導用戶的使用。

Quartus Prime pro 18開發軟體提供了系統級可編程單晶片(SOPC)設計一個完整的設計環境。不管你是否使用個人計算機或Linux工作站的 英特爾的Quartus 總理專業版軟體可確保輕鬆設計輸入,快速處理和簡單的器件編程。Quartus Prime pro破解版軟體包括了您設計英特爾 FPGA、SoC 和 CPLD 所需的一切,從設計輸入和合成直至優化、驗證和仿真各個階段。藉助數百萬個邏輯元件大幅增強器件的功能,為設計師提供把握下一代設計機遇所需的理想平臺。

小編這裡帶來的是教程是專業版, 英特爾 Quartus Prime 專業版軟體經過優化,可支持採用英特爾 Stratix 10、英特爾 Arria 10 和英特爾 Cyclone 10 GX 器件家族的下一代 FPGA 和 SoC 中的高級特性。 完整的Intel Quartus Prime 系統包括一個集成的設計環境,包括從設計輸入到器件編程的每一步。 革命性的英特爾QuartusPrime設計軟體包括設計英特爾FPGA,SoC和CPLD所需的一切,從設計輸入和綜合到優化,驗證和仿真。具有數百萬邏輯元件的設備顯著增強的功能為設計人員提供了理想的平臺,以滿足下一代設計機會。

新功能

英特爾 Quartus Prime 軟體版本 18.0 含有針對設計人員最關心的三個關鍵領域進行的改進 – 性能、工作效率和可用性。查看下列新的培訓課程和宣傳材料:

一、性能

1、英特爾 Stratix 10 GX、SX、TX 和 MX 器件支持

2、英特爾 Quartus Prime 專業版軟體版本 18.0 支持英特爾 Stratix 10 TX、MX、SX 和 GX 器件。英特爾 Stratix 10 GX 器件專為滿足高吞吐量系統的高性能需求而設計,可提供高達 10 TFLOPS 的浮點性能,同時收發器可為晶片模塊、晶片到晶片和背板應用提供高達 28.3 Gbps 的速度。 除了英特爾 Stratix 10 GX 器件的所有特性外,英特爾 Stratix 10 SX SOC 具有採用了 64 位四核 ARM* Cortex*-A53 處理器(可用於所有密度)的硬核處理器系統。 《Stratix 10 SoC FPGA 硬體概述培訓》已更新為包含有關引導和配置的信息。此外,還增加了有關電路板設計指南的章節,以幫助確保您的早期設計計劃得到成功實施。通過結合 H-Tile 和 E-Tile 收發器,英特爾 Stratix 10 TX 器件提供業界最先進的收發器功能。E-Tile 提供雙模收發器功能,允許單個收發器通道在 PAM-4 模式下以最高 58 Gbps 的速度運行,在不歸零 (NRZ) 模式下以最高 30 Gbps 的速度運行。英特爾 Stratix 10 TX FPGA 還支持英特爾 Stratix 10 GX 和 SX 變體的其它突破性創新。英特爾 Stratix 10 MX 器件將英特爾 Stratix 10 FPGA 和 SoC 的可編程性和靈活性與 3D 堆疊高帶寬內存 2 (HBM2) 結合在單個封裝中。英特爾 Stratix 10 MX FPGA 支持 H-tile 收發器和 E-tile 收發器。 通過英特爾 Stratix 10 MX 器件中的高帶寬內存接口:簡介和架構上的最新培訓課程,了解更多信息。藉助革命性英特爾 Hyperflex FPGA 架構,英特爾 Stratix 10 器件與前代高性能 FPGA 相比可實現的性能提升。

二、工作效率

1、編譯時間

現在,您可以在版本 18.0 中通過與以前版本相比更短的英特爾 Stratix 10 設計編譯時間來加快 FPGA 開發速度。較大的英特爾 Stratix 10 設計所需的編譯時間縮短更多。您可以參閱《編譯器用戶指南》,了解有關如何縮短編譯時間的其它設置。

2、內存減少 – 用戶設計

現在,與版本 17.1.1 相比,藉助英特爾 Quartus Prime 專業版軟體版本 18.0,峰值虛擬內存方面的設計需求顯著減少。所有英特爾 Stratix 10 設計都可在不到 64GB 的內存空間中編譯。

3、並行分析

並行分析支持提供了在運行編譯的同時對設計結果進行分析的功能。此功能受 Timing Analyzer、Netlist Viewers 和編譯報表支持,使您能夠更快地完成設計。

4、部分重新配置

部分重新配置 (PR) 可讓您對 FPGA 的一部分進行動態重新配置,同時其餘的 FPGA 設計繼續正常進行。對於英特爾 Quartus Prime 專業版軟體版本 18.0,主要增強功能包括:

可加快產品上市速度的按鈕式部分重新配置設計流程

經優化的英特爾 Stratix 10 器件部分重新配置時間

英特爾 Stratix 10 器件對傳統和分層部分重新配置流程的支持

5、快速重新編譯

英特爾 Stratix 10 器件快速重新編譯支持

英特爾 Stratix 10 器件快速重新編譯的 Signal Tap 邏輯分析器支持

英特爾 Stratix 10 器件適配後增量路由 Signal Tap 邏輯分析器支持

Platform Designer(前身為 Qsys)

安裝步驟

1. 滑鼠右擊軟體壓縮包,選擇「解壓到QuartusII-18.0安裝包」。

2. 打開解壓後的文件夾目錄下的「器件庫下載地址」,打開「器件庫下載地址」文件,根據自己需求下載自己所需文件。

3. 滑鼠右擊軟體「QuartusSetup-18.0.0.614-windows」,選擇「屬性」。

4. 選擇「兼容性」,然後勾選「以兼容模式運行此程序」,「以管理員身份運行此程序」,最後點擊「確定」。

5. 返回解壓後的文件夾,右擊「QuartusSetup-18.0.0.614-windows」選擇「以管理員身份運行」。

6. 點擊「Next」。點擊「I accept」,然後點擊「Next」。選擇你要安裝的路徑,注意不要有中文,然後點擊「Next」。

7. 選擇需要安裝的器件庫,注意只有下載了庫文件才能安裝(需要安裝啥器件,在之前的步驟將庫文件下載好,本安裝包已經下載完成一個)。然後點擊「Next」。

8. 點擊「Next」。軟體正在安裝,請耐心等待,謝謝。按默認選項,點擊「Finish」。點擊「下一步」。點擊「安裝」。點擊「完成」。

9. 關閉以下窗口。選擇「If you have a validlicense file……」,然後點擊「OK」。隨便複製一個NIC碼。

10. 打開安裝包中「license」的文件夾。右擊「license」選擇「打開方式」。選擇「記事本」,然後點擊「確定」。

11. 打開license後,將裡面的XXXX都替換為第十八步複製的NIC ID碼(選中一行X然後Ctrl+V)注意HOSTID等號後面不能有空格,NIC ID碼的最後一個字母和下一個字母之間留一個空格替換之後記得Ctrl+S保存

12. 複製剛才保存的「license.dat」文件粘貼至安裝目錄下「18.0\liense」文件裡。

13. 點擊「Licensefile」旁邊的三個點。選擇剛才粘貼後的「license.dat」文件,選中並點擊「打開」。

14. 出現如下所示,表示破解成功,然後點擊「OK」。返回解壓後的文件夾,然後滑鼠右擊「Quartus_II_18.0破解器」選擇「複製」。

15. 將其粘貼至安裝目錄下的「quartus\bin64」文件夾裡面。右擊剛才粘貼過來的文件,選擇「以管理員身份運行」。點擊「確定」。點擊「否」。

16. 安裝完成。

原文及下載地址:https://www.hezibuluo.com/10239.html

相關焦點

  • FPGA quartus ii裡的靜態時序分析
    FPGA quartus ii裡的靜態時序分析 huan09900990 發表於 2020-11-25 11:39:35 在fpga工程中加入時序約束的目的: 1、給quartusii
  • 【從零開始走進FPGA】創造平臺——Quartus II 11.0 套件安裝指南
    自從Bingo 2009年開始接觸FPGA,Quartus II 版本的軟體從n年前的5.1版本到今天的最新發布的11.0,都使用過;當然對於軟體核心構架而言,萬變不離其宗。雖然多多少少有點bug,但這10多個版本發展到了現在,能看到Altera一直在努力,致力於更完美的用戶界面,更快的綜合速度的軟體開發。
  • Altera發布最新版Quartus II開發軟體
    Altera公司(Nasdaq: ALTR)日前發布業界成熟可靠的最新版Quartus  II開發軟體——對於FPGA設計,性能和效能在業界首屈一指的軟體。
  • FPGA設計開發軟體Quartus II的使用技巧之:Quartus II軟體基礎介紹
    QuartusII設計軟體是Altera提供的完整的多平臺設計環境,能夠直接滿足特定設計需要,為可編程晶片系統(SOPC)提供全面的設計環境。QuartusII軟體含有FPGA和CPLD設計所有階段的解決方案。
  • Quartus II 15.0和Modelsim SE最快速的聯調
    本文引用地址:http://www.eepw.com.cn/article/201602/287229.htm  在百度上搜索 關鍵詞:quartus modelsim 聯合仿真 結果如下:  1、工欲善其事,必選編譯庫  首選安裝Quartus 15.0 然後破解,至於在哪裡下載,怎麼破解,大家自行百度吧,如果是學生的的話,貌似可以申請免費的license,要不然就用試用版好了,然後是安裝Modelsim SE,我用的10.1c,這個資源也是可以百度到的,畢竟大家都是學習用,高版本的Quartus只能配高版本的Modelsim
  • 【從零開始走進FPGA】 SignalTap II Logic Analyzer
    一、為啥別忘了我本文引用地址:http://www.eepw.com.cn/article/273854.htm  嵌入式邏輯分析儀—SigbalTap II,是Altera Quartus II 自帶的嵌入式邏輯分析儀,與Modelsim軟體仿真有所不同
  • FPGA設計開發軟體Quartus II的使用技巧之: 編譯及仿真工程
    Quartus II軟體可以仿真整個設計,也可以仿真設計的一部分。通過指定工程中的某一個設計實體為頂層設計實體,即可仿真該頂層實體及其所有附屬設計實體,如圖5.18所示。(2)建立波形文件。選擇新建其他文件對話框的「Vector Waveform File」建立.vmf文件,如圖5.19所示。
  • ARM中的預取命令pld的使用
    ,{r0,r2,r4-r7,lr}cmpr2,#4blt.cfu_not_enoughPLD(pld[r1,#0])//因為後面要用到r0和r1,所有進行預讀取,加速存儲器的訪問PLD(pld[r0,#0])andsip,r0,#3bne.cfu_dest_not_aligned.cfu_dest_aligned:andsip,r1,#3bne.cfu_src_not_aligned
  • FPGA設計開發軟體Quartus II的使用技巧之: 創建工程設計文件
    5.5創建工程設計文件5.5.1創建工程QuartusII軟體將工程信息存儲在QuartusII工程配置文件中,如表5.1所示。它包含有關QuartusII工程的所有信息,包括設計文件、波形文件、SignalTap®II文件、內存初始化文件以及構成工程的編譯器、仿真器和軟體構建設置。
  • Quartus II軟體12.0的新功能詳解
    與以前版本相比,這一版本的軟體在28-nm高密度FPGA設計上的編譯時間縮短了近4倍,繼續在業界保持了效能優勢。Quartus II軟體12.0還包括對基於ARM的Cyclone V SoC FPGA的初次支持,以及對最新28-nm器件——Stratix V、Arria V和Cyclone V器件的擴展支持。
  • 基於SoC+FPGA平臺快速動態加載驅動開發及實現
    3 EP3C80F484動態加載基於Linux內核的驅動開發  動態加載驅動本質上屬於字符設備驅動,動態加載的驅動開發主要包含兩個部分: (1)根據EP3C80F484的動態加載時序要求配置OMAP-L138的SPI0及其它控制邏輯GPIO,實現固件程序的比特流正確灌入EP3C80F484的配置口;(2)實現EP3C80F484的.rbf
  • LabVIEW,將軟體與FPGA結合起來
    實時處理模塊,這需要不同的編程技巧和技術能力,從算法到原型需要太長的時間;而開發所需要涉及的學科非常多,數學、仿真、用戶界面甚至FPGA,驅動、控制、調製等涉及的軟體工具複雜,而且軟體工具並不適用於系統級設計。
  • 小梅哥NIOS II開發全紀錄之總結NIOS II 開發注意點(一)
    那麼今天,我就在這裡將NIOS II CPU的各種問題做一個總結分析,希望大家通過本總結分析,以後在開發NIOS II相關應用時候,能夠手到擒來。 1、  elf文件下載失敗當大家將FPGA的編程文件SOF文件下載到FPGA晶片中後,就可以下載nios ii eds中編譯好的軟體固件,該固件的尾綴為.elf。
  • FPGA設計開發軟體Quartus II的使用技巧之: 約束及配置工程
  • 用VHDL/VerilogHD語言開發PLD/FPGA的完整流程
    用VHDL/VerilogHD語言開發PLD/FPGA的完整流程為:本文引用地址:http://www.eepw.com.cn/article/149008.htm  1.文本編輯:用任何文本編輯器都可以進行,也可以用專用的HDL編輯環境。
  • 京微雅格FPGA的仿真方法
    目前,已經有越來越多的用戶都開始使用國產FPGA來做自己的設計,然而在FPGA的開發過程中,免不了要對設計進行仿真。京微雅格的FPGA是支持在modelsim中進行仿真的。本文引用地址:http://www.eepw.com.cn/article/268186.htm  京微雅格的FPGA需要在Primace軟體中進行開發,為了便於客戶進行仿真設計,在Primace5.0及以上版本都支持在工程中直接調用仿真工具Modelsim。同時,也支持在modelsim中直接進行調用京微雅格仿真庫的方式脫離primace軟體進行仿真。
  • FPGA開發中的腳本語言有哪些?
    打開APP FPGA開發中的腳本語言有哪些?因為GUI工具不能對整個開發過程提供足夠的靈活性和控制。另一方,GUI工具本身會佔用很大一部CPU資源和內存。綜合功能的EDA軟體都採用TCL語言,比如,DC、Vivado、quartus、Synplify等。TCL是面向ASIC和FPGA設計工具的一種近乎標準的腳本語言。EDA工具都按這種格式下約束(Vivado的時序約束和管腳物理約束),TCL本身就是為了配合工具使用的,沒有太大的獨立價值。TCL語法不同於其他腳本語言,許多開發者很難習慣。TCL具有良好的文檔和團隊支持。
  • 通過EDA設計工具了解FPGA的設計流程
    呵呵,如果真的有這樣的感覺,沒有關係,下面我就通過對軟體的使用來了解FPGA的設計流程。  1)使用synplify pro對硬體描述語言編譯並生成netlist  綜合前要注意對器件的選擇,方法是在project->implementation option中對要下載的器件和網表的生成情況進行選擇。
  • Altera為Quartus II軟體提供強勁引擎Spectra-Q
    Altera軟體和IP市場資深總監Alex Grbic評論說:「FPGA和SoC是具有數百萬個邏輯單元的器件,支持幾百個接口協議,還提供新的硬核功能模塊,極大地提高了器件的功能,因此,必須要增強軟體設計工具的效能,以適應邏輯單元數量的增長
  • FPGA設計開發軟體ISE使用技巧之:典型實例-ChipScope功能演示
    · 設計軟體:ISE 7.1i。  · 綜合工具:ISE自帶的XST。  · 仿真軟體:ModelSim SE 5.8C。  · 在線調試:ChipScope Pro 8.2i。  · 硬體平臺:紅色颶風II代Xilinx開發板。  · 實例內容:計數器。