物理實現技術至signoff原生集成將單機設計收斂的速度提高10倍
加州山景城2019年10月24日 /美通社/ --
重點
單機signoff收斂通過新機器學習驅動、搭載計算資源預測和管理Hybrid Timing View(混合時序觀測)擴展到無限場景中 具有通用數據模型的Fusion設計平臺實現了快速增量式布局、布線和參數提取技術,實現零迭代signoff收斂 獨特的圖形用戶界面實現了設計可視化,搭載獨家signoff時序重疊和可用插件,以便實現用戶驅動優化 業內唯一的設計收斂解決方案,能夠獲得金牌PrimeTime signoff結果新思科技(Synopsys, Inc.,納斯達克股票代碼:SNPS)近日宣布推出業內首個signoff驅動的PrimeECO設計收斂解決方案,,以零迭代實現signoff收斂。signoff收斂是數字設計實現中新出現的嚴峻挑戰之一,耗去了一半的設計進度時間,這主要歸因於快速增加的signoff場景和先進節點上的物理複雜性。PrimeECO解決方案將管理無限的signoff場景觀測效率與基於增量的集成物理實現和signoff功能的可擴展性獨一無二地結合在一起,避免了實現和signoff之間的高成本迭代,從而讓晶片設計人員提升10倍的生產效率。
PrimeECO設計收斂解決方案採用了創新的機器學習驅動Hybrid Timing View技術,通過預測所需計算資源和時序精度之間的最佳平衡點,解決了日益增加的signoff場景問題。Hybrid Timing View搭載PrimeTime signoff引擎,可在對精度要求很高的場景下進行實時更新,同時通過有效的靜態觀測確保對覆蓋率至關重要的場景具有完全可視性。Hybrid Timing View的高效讓數千個時序場景可以加載到單機上,避免了signoff覆蓋率通常需要大量計算資源的問題。
為了進一步消除設計迭代,PrimeECO基於Fusion設計平臺構建。Fusion設計平臺是世界上第一個人工智慧增強型雲就緒設計平臺,可直接訪問增量實現的布局、布線、參數提取、物理驗證和signoff技術,這些技術均來自新思科技市場領先的解決方案組合,包括IC CompilerII布局和布線、Fusion Compiler RTL-to-GDSII、IC Validator物理驗證、StarRC參數提取、PrimeTime、PrimePower和PrimeYield。在這個單環境的設計收斂座艙內,不僅所有變更都得到了充分實現和驗證,而且還為布局、布線和時序協同優化創造了新機會,以實現傳統設計收斂流程無法實現的功耗、性能和面積(PPA)結果。
專有的PrimeECO解決方案可供所有在Fusion設計平臺和行業標準DEF資料庫上進行創新的設計人員使用。直觀的座艙還提供了獨特的圖形用戶界面,以便將Hybrid Timing View疊加在可視化的設計上,進行最後調整,包括可用於定製腳本的開放式資料庫界面,用於用戶驅動的優化。
新思科技晶片設計事業部工程高級副總裁Jacob Avidan表示:「由於不斷演講的設計複雜性和成倍增加的場景數量,處於技術前沿的客戶持續面臨設計收斂方面的挑戰。藉助PrimeECO解決方案帶來的突破性技術,通過將關鍵的布局和布線技術集成到金牌signoff環境中,以此消除signoff收斂過程中的迭代。再加上由機器學習驅動的Hybrid Timing View,可提高單機的效率,使它成為重要的變革技術。我們期待與客戶合作,滿足對由signoff驅動的設計收斂的重大需求。」
供貨
PrimeECO將於2019年12月隨著Synopsys 2019.12版本的發布對外提供。
欲知詳情,請訪問:。
新思科技簡介
新思科技(Synopsys, Inc. , 納斯達克股票代碼:SNPS)是眾多創新型公司的 Silicon to Software(「晶片到軟體」)合作夥伴,這些公司致力於開發我們日常所依賴的電子產品和軟體應用。作為全球第 15 大軟體公司,新思科技長期以來一直是電子設計自動化(EDA)和半導體IP領域的全球領導者,並且在軟體安全和質量解決方案方面也發揮著越來越大的領導作用。無論您是創建高級半導體的片上系統(SoC)設計人員,還是編寫需要最高安全性和質量的應用程式的軟體開發人員,新思科技都能夠提供您所需要的解決方案,幫助您推出創新性的、高質量的、安全的產品。有關更多信息,請訪問 。
編輯聯繫人:
Camille Xu
新思科技
電郵:
James Watts
新思科技