提高差分放大器的共模抑制比,電阻的選擇很關鍵哦~

2020-12-13 電子工程專輯

好文章當然要分享啦~如果您喜歡這篇文章,請聯繫後臺添加白名單,歡迎轉載喲~

在各種應用領域,採用模擬技術時都需要使用差分放大器電路,如圖 1 所示。例如測量技術,根據其應用的不同,可能需要極高的測量精度。為了達到這一精度,儘可能減少典型誤差源(例如失調和增益誤差,以及噪聲、容差和漂移)至關重要。為此,需要使用高精度運算放大器。放大器電路的外部元件選擇也同等重要,尤其是電阻,它們應該具有匹配的比值,而不能任意選擇。


圖 1. 傳統的差分放大器電路。


理想情況下,差分放大器電路中的電阻應仔細選擇,其比值應相同 (R2/R1 = R4/R3)。這些比值有任何偏差都將導致不良的共模誤差。差分放大器抑制這種共模誤差的能力以共模抑制比(CMRR) 來表示。它表示輸出電壓如何隨相同的輸入電壓(共模電壓)而變化。在最佳情況下,輸出電壓不應該改變,因為它只取決於兩個輸入電壓之間的差值(最大 CMRR);但是,實際使用中情況會有所不同。CMRR 是差分放大器電路的重要特性,通常以 dB 來表示。


對於圖 1 所示的差分放大器電路,CMRR 取決於放大器本身以及外部連接的電阻。對於後者,取決於電阻的 CMRR 在本文下述部分以下標"R"表示,並利用下式計算:



例如,在放大器電路中,所需增益 G = 1 且使用容差為 1%、匹配精度為 2% 的電阻產生的共模抑制比為





在 34 dB時,CMRRR 相對較低。在這種情況下,即使放大器具有非常好的 CMRR,也無法實現高精度,因為鏈路的精度總是取決於其精度最差的環節。因此,對於精密的測量電路而言,必須非常精確地選擇電阻。


實際使用中傳統電阻的阻值並不恆定。它們會受機械負載和溫度的影響。根據需求的不同,可以使用具有不同容差的電阻或匹配電阻對(或網絡),其大部分使用薄膜技術製造並具有精確的比值穩定性。利用這些匹配的電阻網絡(如LT5400 四通道匹配電阻網絡),可以大幅提高放大器電路的整體 CMRR。LT5400 電阻網絡在整個溫度範圍內具有出色的匹配性,結合差分放大器電路使用則匹配性更佳,因而可確保 CMRR 比分立電阻提高兩倍。


圖 2. 帶有 LT5400 的差分放大器電路。


LT5400 提供 0.005% 的匹配精度,從而使 CMRRR 達到 86 dB。然而,放大器電路的總共模抑制比 (CMRRTotal) 由電阻 CMRR 和運算放大器共模抑制比 CMRROP 的組合構成。對於差分放大器,可利用公式 3 計算:



例如,LT1468提供的 CMRROP 典型值為 112 dB,採用 LT5400 的增益為 G = 1,其 CMRRTotal 的值為 85.6 dB。


或者,可以使用集成式差分放大器,如LTC6363。這种放大器在單晶片中內置放大器和最佳匹配電阻。它幾乎消除了上述所有問題,同樣也可提供最大精度,其 CMRR 值達 90 dB 以上。



必須根據差分放大器電路的精度要求仔細選擇外部電阻電路,以便實現系統的高性能。或者,可以使用集成式差分放大器,如在單晶片中集成了匹配電阻的 LTC6363。



相關焦點

  • 放大器共模抑制比參數評估與電路共模抑制能力實例分析
    本篇解析放大器共模抑制比參數定義與其影響的評估方法,以及結合一個實際案例討論影響電路共模抑制的因素。 在討論共模抑制比之前,先認識兩個專有名詞,差模增益Ad、共模增益Ac。 如圖2.42(a),差模增益定義為加載於兩個輸入端之間的信號所獲得的增益,如式2-24。
  • 差分放大電路的CMRR與輸入電阻分析
    共模抑制比CMRR 運放的共模抑制比是常被關注的參數,尤其是在差分放大器和儀表放大器中。但這裡只討論共模抑制比以及其帶來的誤差。 首先來了解下共模輸入電壓:指運放的兩個輸入引腳電壓的平均值。如下圖所示,對於雙極性輸入級的運放,運放的共模輸入電壓,一般達不到電源軌。
  • 差分放大器解決方案
    因此,差分放大器有雙端輸入雙端輸出、單端輸入雙端輸出、雙端輸入單端輸出、單端輸入單端輸出四種應用方式。上面兩個電路均為雙端輸入雙端輸出方式。(a)電阻Re是T1和T2兩管的公共射極電阻,或稱射極耦合電阻,它實際上就是在工作點穩定電路中植入的射極電阻,只是此處將兩個電阻的射極電阻合併成一個Re,所以經它的作用是穩定靜態工作點,對零漂做進一步的抑制。
  • 深入了解差動放大器
    ,差分放大器)似乎很簡單,但其在電路中的性能不佳。本文從實際生產設計出發,討論了分立式電阻、濾波、交流共模抑制和高噪聲增益的不足之處。  大學裡的電子學課程說明了理想運算放大器的應用,包括反相和同相放大器,然後將它們進行組合,構建差動放大器。圖1所示的經典四電阻差動放大器非常有用,教科書和講座40多年來一直在介紹該器件。
  • 用1%電阻就能構建屬於自己的差動放大器
    通過上一篇文章,我們知道,集成差動放大器的高精確匹配的電阻器對於獲得需共模抑制至關重要。amOednc然而,在一種相對常見的情況下,1% 電阻器和一個較好的運算放大器便可以構建一個完全合格的差動放大器。當我們在負載「低側」的情況下使用一個分流器進行電流測量時,共模電壓常常非常小。
  • 差分放大器的四種接法
    但是差分放大電路結構複雜、分析繁瑣,特別是其對差模輸入和共模輸入信號有不同的分析方法,難以理解,因而一直是模擬電子技術中的難點。差分放大電路:按輸入輸出方式分:有雙端輸入雙端輸出、雙端輸入單端輸出、單端輸入雙端輸出和單端輸入單端輸出四種類型。按共模負反饋的形式分:有典型電路和射極帶恆流源的電路兩種。
  • 不同差分放大器公式
    > 差分放大器公式 如果所有電阻都具有相同的歐姆值,那就是: R1 = R2 = R3 = R4 然後電路將成為單位增益差分放大器,放大器的電壓增益將恰好為1或1。 差分放大器電路是一個非常有用的運算放大器電路,通過添加更多電阻並與輸入電阻 R1 和 R3 ,可以使得到的電路「加」或「減去」施加到它們各自輸入的電壓。最常見的方法之一是將通常稱為惠斯通電橋的「電阻電橋」連接到放大器的輸入端,如下所示。
  • 儀表放大器與運算放大器的區別是什麼?
    與運算放大器一樣,其輸出阻抗很低,在低頻段通常僅有幾毫歐(mΩ)。運算放大器的閉環增益是由其反向輸入端和輸出端之間連接的外部電阻決定。與放大器不同的是,儀表放大器使用一個內部反饋電阻網絡,它與其信號輸入端隔離 。
  • 經典差動放大器應用電路詳解
    經典的四電阻差動放大器 (Differential amplifier,差分放大器) 似乎很簡單,但其在電路中的性能不佳。本文從實際生產設計出發,討論了分立式電阻、濾波、交流共模抑制和高噪聲增益的不足之處。 差分放大電路具有電路對稱性的特點,此特點可以起到穩定工作點的作用,被廣泛用於直接耦合電路和測量電路的輸入級。
  • 1%電阻器和運算放大器,構建合格差動放大器足夠
    我們知道,集成差動放大器的高精確匹配的電阻器對於獲得需共模抑制至關重要。 然而,在一種相對常見的情況下,1% 電阻器和一個較好的運算放大器便可以構建一個完全合格的差動放大器。當我們在負載「低側」的情況下使用一個分流器進行電流測量時,共模電壓常常非常小。您可能會忍不住想要使用一個標準的非反相放大器來測量該分流器的電壓,因為分流器電壓為接地參考。但是,仍然可能會有較小的雜散接地電阻壓降。
  • 0.6μm CMOS工藝全差分運算放大器的設計
    本文設計的帶共模反饋的兩級高增益運算放大器結構分兩級,第一級為套筒式運算放大器,用以達到高增益的目的;第二級採用共源級電路結構,以增大輸出擺幅。另外還引入了共模反饋以提高共模抑制比。該方案不僅從理論上可滿足高增益、高共模抑制比的要求,而且通過了軟體仿真驗證。結果顯示,該結構的直流增益可達到80 dB,相位裕度達到80°,增益帶寬為74 MHz。
  • 基於多功能雙路差動放大器AD8270的ADC驅動器
    >差動放大器精度一般,並且溫度漂移明顯。採用1%、100ppm/°C標準電阻,最高 2%的初始增益誤差最多會改變200 ppm/°C,並且通常用於精密增益設置的單片電阻網絡過於龐大且成本較高。此外,大多數分立式運算放大器電路的共模抑制都比較差,並且輸入電壓範圍小於電源電壓。
  • 差分放大器的輸入阻抗計算
    1、基本差分放大電路 (1) 基本結構 差分放大電路是由對稱的兩個基本放大電路,通過射極公共電阻耦合構成的,如圖1所示。任意輸入信號可以分解為一對共模信號和一對差模信號的組合。 差放電路的主要技術指標:電壓放大倍數和共模抑制比。雙端輸出時,差模電壓放大倍數與單管放大時相等,單端輸出則為單管放大的二分之一;雙端輸出時,共模電壓放大倍數,理想情況系下為零,單端輸出時,共模電壓放大倍數很小。
  • 幾個經典差動放大器應用電路詳解
    (Differential amplifier,差分放大器) 似乎很簡單,但其在電路中的性能不佳。本文從實際生產設計出發,討論了分立式電阻、濾波、交流共模抑制和高噪聲增益的不足之處。   大學裡的電子學課程說明了理想運算放大器的應用,包括反相和同相放大器,然後將它們進行組合,構建差動放大器。圖 1 所示的 經典四電阻差動放大器非常有用,教科書和講座 40 多年來一直在介紹該器件。
  • 調節固定增益差分放大器的增益
    答案:可以,通過增加更多的電阻。經典的四電阻差分放大器可以解決許多測量難題。但是,總有一些應用需要的靈活性比這些放大器所能提供的更高。由於在差分放大器中電阻匹配直接影響到增益誤差和共模抑制比(CMRR),所以將這些電阻集成到同一個裸片上可以實現高性能。但是,僅僅依靠內部電阻來設置增益,用戶就無法在製造商的設計選擇之外靈活選擇自己想要的增益。
  • 差分放大電路分析
    差分放大電路又稱為差動放大電路,當該電路的兩個輸入端的電壓有差別時,輸出電壓才有變動,因此稱為差動。差分放大電路是由靜態工作點穩定的放大電路演變而來的。 集成電路中電路都是用的各種恆流源作偏置,偏置電路中電流都是恆定不變的,所有的參數計算都是圍繞這個恆定的電流。
  • 儀表放大器電路原理、構成及電路設計(一)
    儀表放大器是一種精密差分電壓放大器,它源於運算放大器,且優於運算放大器。儀表放大器把關鍵元件集成在放大器內部,其獨特的結構使它具有高共模抑制比、高輸入阻抗、低噪聲、低線性誤差、低失調漂移增益設置靈活和使用方便等特點,使其在數據採集、傳感器信號放大、高速信號調節、醫療儀器和高檔音響設備等方面倍受青睞。儀表放大器是一種具有差分輸入和相對參考端單端輸出的閉環增益組件,具有差分輸出和相對參考端的單端輸出。
  • 差分放大電路特點_差分放大電路的作用
    差分放大電路的組成   差分放大器是由對稱的兩個基本放大電路通過射極公共電阻耦合構成的,如圖所示。「對稱」的含義是兩個三極體的特性一致。)差動放大電路對差模信號有放大作用;   (3)共模負反饋電阻RE的作用:   ①穩定靜態工作點。
  • 共模抑制比和輸入阻抗高的儀表用差動放大電路及其工作原理
    本文引用地址:http://www.eepw.com.cn/article/201610/308261.htm一個OP放大器構成的高增益差動放大器輸入電阻較低,作為信號源電阻高的傳感放大器使用會受到限制。
  • 選擇適合MEMS麥克風前置放大應用的運算放大器(二)
    該電容在該配置中不需要非常大,因為運算放大器的輸入阻抗非常高。相對於反相拓撲而言,同相拓撲電路更需要考慮共模抑制規格。在同相電路中,共模電壓能導致輸出信號的失真。運算放大器的數據手冊通常會顯示共模抑制比(CMRR)與頻率的關係供您參考,用於決定音頻頻帶中某個具體器件的性能。