一文看懂CMOS集成門電路

2020-12-20 EDA365網

CMOS門電路由PMOS場效應管和NMOS場效應管以對稱互補的形式組成,本文先介紹MOS管,然後再介紹由CMOS組成的門電路。

MOS英文全稱Metal Oxide Semiconductor,中文全稱是金屬-氧化物-半導體場效應電晶體,屬於一種電壓控制型器件,正如其名,由金屬(M),氧化物(O)和半導體(S)構成,和三極體一樣,既可以用來放大電路,也可以當作開關使用,MOS管基本原理和製造流程,這裡不再詳細介紹,有興趣可以看看以前的文章。

MOS管可分為耗盡型增強型,每種類型又分為P溝道和N溝道。

增強型MOS管,柵極與襯底之間不加電壓時,柵極下面沒有溝道存在,耗盡型,柵極與襯底之間不加電壓時,柵極下面已溝道存在。

MOS管的圖形符號如下,一般用增強型MOS管用於門電路分析。

MOS管圖形符號

增強型MOS管有P溝道和N溝道兩種,其結構原理基本類似,主要區別在於沉底和載流子不同,下面以N溝道增強型MOS管為例簡單介紹下,其結構如下所示:

增強型NMOS管的結構

增強型NMOS管是以P型摻雜矽片為襯底,然後製作兩個N型摻雜的區域,再製作一層電介質絕緣層,在兩個N型摻雜的區域用金屬導線連出,分別稱為源極(source)和漏極(drain),在兩極中間的絕緣層上製作金屬導電層,然後用導向連出稱為柵極(gate),襯底一般也用導線連出和源極連接在一起。

增強型MOS管需要在柵極加合適的電壓才能工作,下面說明其工作原理:

增強型NMOS管工作原理

電源E1通過R1加到場效應管D, S極,電源E2通過開關S加到G, S極。

當開關S斷開時,柵極無電壓,由於襯底是P型,多數載流子是空穴;源,漏極是N型摻雜,多數載流子是電子,熟悉PN節的讀者可以很快看出來,源極和漏極之間有兩個背靠背的PN節,即使源,漏極加上電壓,總有一個PN節處於反偏狀態,源漏極之間沒有導電溝道,所以電流為0;

當開關S閉合,場效應管柵極獲得正電壓,上面會帶有正電荷,它產生的電場穿過電介質,將P襯底中的電子吸引過來並聚集,從而在兩個都是N型摻雜的源漏極之間出現導電溝道,由於此時漏源之間加上的是正向電壓,於是就會有電流從漏極流入,再經過導電溝道從S極流出,一般把形成溝道時的柵源極電壓稱為開啟電壓,用Vt表示,也即是圖中E2電壓。

如果改變E2電壓大小,柵極下面的電場大小隨之變化,吸引過來的電子數量也會發生變化,兩個N區之間溝道寬度就會隨之變化,通過的漏源極的電流大小就會發生變化。E2電壓越高,溝道就會越寬,電流就會越大。

增強型MOS管的特點如下:

G, S極之間未加電壓時,D, S極之間沒有溝道,電流為0;G, S極之間加上開啟電壓後,D, S極之間有溝道形成,D, S極之間有電流為分析方便,可以認為當NMOS管,G極為高電平時導通,為低電平時截止;對於PMOS則相反,G極為低電平時導通,高電平時截止

上面介紹了PMOS和NMOS基本概念,接下來介紹CMOS構成的邏輯門電路。

首先是CMOS非門電路,也叫反相器,結構圖如下:

CMOS非門電路

VT1是PMOS管,VT2是NMOS管,電源輸入端A分別與MOS管的G極連接,電路的輸出端分別與MOS管的D極相連,PMOS的S極接電源VDD,NMOS管的S極接地。

CMOS反相器的工作原理如下:

當A端為高電平時,VT1 PMOS管截止,VT2 NMOS管導通,Y端輸出為低電平,也即A=1,Y=0;當A端為低電平時,VT2 NMOS管截止,VT1 PMOS管導通,Y端輸出為高電平,也即A=0,Y=1。

綜上所述,CMOS非門的輸出端與輸出端之間電平總是相反,實際上,不管輸入端為高電平還是低電平,VT1和VT2始終有一個處於截止狀態,電源與地之間基本無電流通過,因此CMOS非門電路的功耗很低。

非門真值表

然後介紹與非門,其電路結構圖如下:VT1,VT2為PMOS管,VT3,VT4為NMOS管。

CMOS與非門

CMOS與非門工作原理如下:

當A,B端均為高電平時,VT1 PMOS,VT2 PMOS截止,VT3 NMOS,VT4 NMOS導通,Y端為低電平,即A=1,B=1時,Y=0;當A,B端均為低電平時,VT1 PMOS,VT2 PMOS導通,VT3 NMOS,VT4 NMOS截止,Y端為高電平,即A=0,B=0時,Y=1;當A端為低電平,B端為高電平時,A端低電平使VT2 PMOS導通,VT3 NMOS截止,B端高電平使VT1 PMOS截止,VT4 NMOS導通,所以Y端輸出高電平,即A=0,B=1時,Y=1;同理,當A端為高電平,B端為低電平時,輸出端Y=1。

從上面分析可知,當輸入端均為高電平時,輸出端為0,只要有一個輸入端為低電平,輸出端就為1,滿足或非的邏輯。

與非門真值表

最後是CMOS或非門,其電路結構圖如下:其中VT1,VT2為PMOS,VT3,VT4是NMOS。

CMOS或非門

CMOS或非門電路工作原理如下:

當A,B端均為高電平時,VT1 PMOS,VT2 PMOS截止,VT3 NMOS,VT4 NMOS導通,Y端為低電平,也即A=1,B=1時,Y=0;當A,B端均為低電平時,VT1 PMOS,VT2 PMOS導通,VT3 NMOS,VT4 NMOS截止,Y端為高電平,也即A=0,B=0時,Y=1;當A端為低電平,B端為高電平時,A端低電平使VT1導通,VT3截止,B端高電平使VT2截止,VT4導通,由於VT2截止,VT4導通,Y端輸出低電平,也即A=0,B=1時,Y=0;同理:A端為高電平,B端為低電平時,輸出端Y為0。

綜上所述,當A,B均為低電平時,輸出端才是1,滿足與非門邏輯。

或非門真值表

CMOS門電路靜態功耗低,抗幹擾能力強,開關速度高,工作穩定可靠,適用於邏輯電路設計,應用非常廣泛。

相關焦點

  • cmos圖像傳感器結構_cmos圖像傳感器市場
    在同一晶片上集成有模擬信號處理電路、I(2)C控制接口、曝光/白平衡控制、視頻時序產生電路、數字轉換電路、行選擇、列選擇及放大和光敏單元陣列。晶片上的模擬信號處理電路主要執行相關雙採樣(CorrelatedDouble Sampling,CDS)功能。
  • 淺談TTL電路和CMOS電路
    淺談TTL電路和CMOS電路 工程師3 發表於 2018-05-31 01:26:00 目前應用最廣泛的數字電路是TTL電路和CMOS電路。
  • 基本的邏輯電路有哪些_想要的邏輯電路都在這
    最基本的有與電路、或電路和非電路。   邏輯電路是指完成邏輯運算的電路。這種電路,一般有若干個輸入端和一個 或幾個輸出端,當輸入信號之間滿足某一特定邏輯關係時,電路就開通,有輸 出;否則,電路就關閉,無輸出。所以,這種電路又叫邏輯門電路,簡稱門電路。
  • cmos電池沒電會怎麼樣_cmos電池怎麼換
    打開APP cmos電池沒電會怎麼樣_cmos電池怎麼換 發表於 2018-01-09 10:28:06   什麼是cmos電池   電腦主板上有一個cmos電池,是用來給BIOS設置進行保存的,對於電腦初學者來說比較難以理解,下面U當家小編給大家提供了一張cmos電池在主板上的位置的圖片,實際cmos電池很容易找到,就是主板上那個明亮的、圓形的、紐扣大小的金屬片如下圖所示:
  • 浙江大學《信號系統與數字電路》(科目代碼842)考試大綱
    基本要求要求學生掌握用基本信號(單位衝激、復指數信號等)分解一般信號的數學表示和信號分析法;掌握LTI系統分析的常用模型(常係數線性微分、差分方程,零極點圖,模擬框圖及RLC電路等);掌握系統分析的時域法和變換域法。
  • 數字電路一些常見問答
    熟悉一下數字電路一些問題,從細節入手,溫故而知新。本文引用地址:http://www.eepw.com.cn/article/201604/289987.htm  1、什麼是同步邏輯和異步邏輯,同步電路和異步電路的區別是什麼?  同步邏輯是時鐘之間有固定的因果關係。
  • 邏輯門電路工作原理詳解
    圖1 二極體與門電路及與門邏輯符號   圖1(a)中,A、B為輸入端,F為輸出端。   可得出該電路輸入和輸出的電壓取值關係如表1所示。假定高電平表示邏輯值1,低電平表示邏輯值0,則該電路輸入和輸出之間的邏輯取值關係如表2所示。顯然,該電路實現了「與」運算的邏輯功能,即輸出邏輯表達式為F=A·B。
  • 水泵雙位自動控制電路的一點小改進
    壓差控制具有控制電路簡單成本低的優點,在供水要求較低的場合和水暖鍋爐自動補水普遍採用這種技術。1.傳統技術及缺陷傳統的雙位壓差控制電路如下圖所示。這種控制方式經常出現的故障:一是頻繁燒壞電接點壓力表的電接點PK,二是燒毀接觸器的主觸點。電接點壓力表是比較貴重的儀表,因此會造成一定的經濟損失。
  • 模擬電路學習入門的建議
    ,再做做習題先瘋狂地看完拉扎維的《模擬cmos集成電路設計》,再瘋狂地將拉扎維的《模擬cmos集成電路設計》看一遍,最後瘋狂地把他的習題做完!調一個運放試試看,要是還是沒有感覺,再瘋狂地看幾遍拉扎維的《模擬cmos集成電路設計》高等教育版 電子技術基礎可以先上一門模擬電路的課再說你要是學基礎的話,從最基本學起多看看經典的書感覺那本紅寶書也不錯的,gray的那個先看一下康或童的模擬電路好了。剛開始就看原本英文,還要什麼入門啊.
  • 數字電路一些經典問答(某公司筆試題目,附答案)
    1、什麼是同步邏輯和異步邏輯,同步電路和異步電路的區別是什麼?本文引用地址:http://www.eepw.com.cn/article/201603/289033.htm  同步邏輯是時鐘之間有固定的因果關係。異步邏輯是各時鐘之間沒有固定的因果關係。  電路設計可分類為同步電路和異步電路設計。
  • 對於CMOS數字電路空閒引腳的處理
    CMOS數字電路的空閒引腳,應該根據CMOS數字電路的種類、引腳的功能和電路的邏輯要求本文引用地址:http:/  1.對於多餘的輸出端一般應該懸空;  2.對於一個集成塊中多餘不用的門電路或觸發器,應該將其所有的輸入端接地(或接正電  源Vcc);  3.對於與門、與非門多餘的輸入端,可將其接正電源Vcc;也可將其與使用中的輸入端並接  在一起使用;  4.對於或門、或非門多餘的輸入端,可將其接地
  • MOS管與最簡單CMOS邏輯門電路
    非門(反向器)是最簡單的門電路,由一對CMOS管組成。而實現「與」、「或」功能的電路圖則必須在輸出端加上一個反向器,即加上一對CMOS管,因此,「與」門實際上比「與非」門複雜,延遲時間也長些,這一點在電路設計中要注意。6、三態門
  • 各大公司數字電路筆試試題
    1、同步電路和異步電路的區別是什麼?(仕蘭微電子) 2、什麼是同步邏輯和異步邏輯?(漢王筆試) 同步邏輯是時鐘之間有固定的因果關係。異步邏輯是各時鐘之間沒有固定的因果關係。 3、什麼是"線與"邏輯,要實現它,在硬體特性上有什麼具體要求?
  • 音頻功率放大器的CMOS電路設計與仿真
    輸出運放是整個電路的核心,它的性能直接影響著整個晶片的各性能參數。  1.1 運放結構的選擇  本文中運用兩個AB類輸出的運放組成橋式結構,如圖1所示。第一個放大器的增益可由外部設置,而第二個放大器的增益是內部固定的單位增益。
  • cmos電平與rs485_rs485通信與DP的區別
    接口信號電平比RS-232-C降低了,就不易損壞接口電路的晶片, 且該電平與TTL電平兼容,可方便與TTL電路連接。數據最高傳輸速率為10Mbps。是採用平衡驅動器和差分接收器的組合,抗共模幹擾能力增強,即抗噪聲幹擾性好。
  • 一文看懂Python列表表達式及高階函數如lamda, zip, enumerate, map和filter方法.
    如果大家還沒讀過小編寫的一文看懂python系列文章,請先閱讀一文看懂Python面向對象編程(Python學習與新手入門必看)-絕對原創和一文看懂Python對文件和文件夾的操作: 含os, shutil和glob模塊。Python學習面試必讀。本文內含很多實例代碼,以幫助新手更好理解。
  • 提高環路的穩定性的CMOS電荷泵鎖相環電路設計
    本文首先介紹了鎖相環系統的工作原理,其次重點分析了傳統電荷泵電路存在的一些不理想因素,並在此基礎上,提出了一種改進型的電荷泵電路,減小了鎖相環的相位誤差。此外,通過設計倍頻控制模塊,擴大了鎖相環的鎖頻範圍。
  • 乾貨|詳解MOS管及簡單CMOS邏輯電平電路
    02 CMOS邏輯電平 高速CMOS電路的電源電壓VDD通常為+5V;Vss接地,是0V。 非門(反向器)是最簡單的門電路,由一對CMOS管組成。
  • 電子電路設計的一般方法與步驟
    二、單元電路的設計與選擇 1.單元電路結構形式的選擇與設計 按已確定的總體方案框圖,對各功能框分別設計或選擇出滿足其要求的單元電路。因此,必須根據系統要求,明確功能框對單元電路的技術要求,必要時應詳細擬定出單元電路的性能指標,然後進行單元電路結構形式的選擇或設計。
  • 使用Verilog語言實現CMOS圖像敏感器時序驅動電路設計
    CMOS圖像敏感器具有低成本、低功耗(是CCD耗的1/1000~1/100)、簡單的數字接口、隨機訪問、運行簡易(單一的CMOS兼容電池供給)、高速率(可大於1000幀/秒)、體積小以及通過片上信號處理電路可以實現智能處理功能等特點而得到廣泛應用。有些CMOS圖像敏感器具有標準的I2C總線接口,可方便應用到系統中。有些沒有這類總線接口電路的專用CMOS圖像敏感器需要增加外部驅動電路。