74ls138和74ls20設計的三人表決器

2020-12-15 華強電子網

74ls138和74ls20設計的三人表決器

   74ls138解碼器功能

  74ls138三個輸入對應8個輸出,意思就是一個3位的二進位輸入對應一個10進位的一位例如ABC輸入111那他那邊的Y就會輸出對應的一個位置如果ABC解碼為8那Y裡面就有一個位被弄為低電平。

  ①當一個選通端(E1)為高電平,另兩個選通端((/E2))和(/E3))為低電平時,可將地址端(A0、A1、A2)的二進位編碼在Y0至Y7對應的輸出端以低電平譯出。(即輸出為Y0至Y7的非)比如:A2A1A0=110時,則Y6輸出端輸出低電平信號。

  ②利用 E1、E2和E3可級聯擴展成 24 線解碼器;若外接一個反相器還可級聯擴展成 32 線解碼器。

  ③若將選通端中的一個作為數據輸入端時,74LS138還可作數據分配器。

  ④可用在8086的解碼電路中,擴展內存。

    74ls20與非門功能

  74ls20是一個四輸入一輸出的與非門組合的晶片,邏輯功能是完成四個輸入的邏輯與非計算功能,1、2、4、5腳輸入,6腳輸出,13、12、10、9腳輸入,8腳輸出,3、11兩個腳空的,7腳接GND,14腳接Vcc。

    74ls138和74ls20設計的三人表決器原理

  三人表決器主要由一個3-8位解碼器(74LS138)和2個4輸入與非門(74LS20)組成。通過三個按鈕接受用戶輸入。按鈕按下表示同意,不按下表是否決,當沒有人按下按鈕時,或只有一個人按下按鈕時,例如,S1按下,而S2和S0未按下,則紅燈亮,綠燈滅,蜂鳴器無聲音,表示否決,當有兩個人及以上的人按下按鈕後,例如,S1和S2按下,則紅燈滅,綠燈亮,蜂鳴器發音,表示通過。運用74LS138解碼器和四輸入與非門74LS20實現該邏輯功能。

     74ls138和74ls20設計的三人表決器電路圖

相關焦點

  • 三人表決器電路設計方案匯總(兩種仿真+三種邏輯電路設計)
    三人表決器電路設計方案二:基於74LS00的三人表決器電路設計 我們用發光二極體的狀態來表示表決結果通過與否,當發光二級管點亮表示表決結果通過,熄滅表示表決結果不通過。三人A、B、C的表決情況用按鈕來實現,按下按鈕表示同意,不按表示不同意。
  • 74ls20怎麼用(74ls20引腳圖_內部邏輯結構及應用電路)
    打開APP 74ls20怎麼用(74ls20引腳圖_內部邏輯結構及應用電路) 發表於 2018-04-09 11:16:19
  • 用74ls138設計全加器
    用74ls138設計全加器
  • 用74ls138實現一位全減器
    打開APP 用74ls138實現一位全減器 發表於 2017-10-31 17:15:35      用74ls138實現的一位全減器   74ls138三個輸入對應8個輸出,意思就是一個3位的二進位輸入對應一個10進位的一位例如ABC輸入111那他那邊的Y就會輸出對應的一個位置如果ABC解碼為8那Y裡面就有一個位被弄為低電平。
  • 用74ls138構成時序脈衝分配器
    用74ls138構成時序脈衝分配器
  • 74ls138解碼器內部電路邏輯圖及功能表
    和 54/74LS138 兩種線路結構型式,其74LS138工作原理如下: 當一個選通端(G1)為高電平,另兩個選通端(/(G2A)和/(G2B))為低電平時,可將地址端(A、B、C)的二進位編碼在一個對應的輸出端以低電平譯出。
  • 用74ls138實現2位二進位乘法器
    用74ls138實現2位二進位乘法器
  • 74ls138解碼器內部電路邏輯圖功能表簡單應用
    和 54/74LS138 兩種線路結構型式,其74LS138工作原理如下: 當一個選通端(G1)為高電平,另兩個選通端(/(G2A)和/(G2B))為低電平時,可將地址端(A、B、C)的二進位編碼在一個對應的輸出端以低電平譯出。
  • 74ls138解碼器的級聯電路分析
    打開APP 74ls138解碼器的級聯電路分析 發表於 2017-12-04 16:08:10 ,可將74LS138的某個控制端作為第四個輸入端.若將片74LS138(1)(低位片)的S2、S3同時與74LS138(2)(高位片)的S1 端連接,並且作為4線 —16線解碼器的A3 輸入端,兩片的A2 連接起來 作為4線 —16線解碼器的A2 輸入端,兩片的A1 連接起來作為4線 —16線解碼器的A1 輸入端,兩片的A0 連接起來作為4線 —16線解碼器的A0 輸入端,為保證兩片的正常工作,將74LS138
  • 四人表決器電路設計方案匯總(四款電路設計原理分析)
    本文為大家分享四款四人表決器電路設計的原理及方案詳細。 四人表決器電路設計方案一:基於74HC154的四人表決器電路設計 功能 多數同意才通過,可以推出只有三人或三人以上才輸出結果為真。 真值表 ABCD代表四個人,Y代表結果 1代表通過,0代表不通過
  • 五人表決器電路設計方案匯總(五款模擬電路邏輯圖及原理圖詳解)
    本文為大家帶來五款五人表決器電路設計方案。 五人表決器電路設計方案一:基於74LS151設計的五人表決器電路 系統原理 五人表決器,只要贊成人數大於或等於三,則表決通過。因此,只需將每位表決人的結果相加,判斷結果值。
  • 74ls151中文資料匯總(74ls151引腳圖及功能_工作原理及應用電路)
    打開APP 74ls151中文資料匯總(74ls151引腳圖及功能_工作原理及應用電路) 發表於 2018-05-07 10:23:03
  • 74LS153實現三人表決電路(4種方式實現3人表決電路)
    ,接成實物 ⑥分析並比較設計的優劣 設計目標:電路簡單,所用器件最少,可靠性好等 二、三人表決電路設計 要求:設計一個三人表決電路,結果按「少數服從多數」的原則決定。 方法: (1):只用74LS00,74LS20實現。 (SSI設計) (2):用74LS138和74LS20實現。 (MSI設計) (3):用74LS151或LS153實現。
  • 基於74LS161的簡單秒表設計
    按下啟動開始計時,通過2個開關的閉合和關斷來實現電路的暫停和復位功能。 2、總體思路 首先,需要了解74LS161的內部器件,以及各個埠所代表的意義,特別是要注意各個功能啟動的條件。然後連接電路,由於需要實現0-59,兩位數的計數最簡單的就是利用2片74LS161,分別顯示。
  • 如何用74HC138解碼器設計一個全加器? 詳解74HC138設計全加器電路
    如何用74HC138解碼器設計一個全加器?詳解74HC138設計全加器電路 74HC138解碼器設計一個全加器怎麼做你知道嗎?本文主要介紹關於74HC138設計全加器電路過程詳解。
  • 74ls90設計60進位計數器
    2.計數器設計組成   1) 用兩個74ls192晶片和一個與非門實現。   2) 當定時器遞增到59時,定時器會自動返回到00顯示,然後繼續計時。   3) 本設計主要設備是兩個74LS160同步十進位計數器,並且由200HZ,5V電源供給。作高位晶片與作低晶片位之間級聯。
  • 74hc374和74ls374區別
    打開APP 74hc374和74ls374區別 發表於 2017-10-23 14:50:14 74ls374也是八D觸發器(三態)。一個封裝有八個D觸發器供選用,置數全並行存取,緩衝控制輸入。D觸發器(data flip-flop或delay flip-flop。)該觸發器由6個與非門組成,其中G1和G2構成基本RS觸發器。
  • 淺談用74LS90設計任意進位計數器
    它主要的指標在於計數器的位數,常見的有3位和4位的。很顯然,3位數的計數器最大可以顯示到999,4位數的最大可以顯示到9999。   計數器是一個用以實現計數功能的時序部件,它不僅可用來計脈衝數,而且常用作數字系統的定時、分頻和執行數字運算以及其它特定的邏輯功能,在電路設計中應用相當廣泛。文章介紹一種用74LS90設計任意進位計數器的簡單方法。
  • 74HC04和74HC14的具體區別詳解
    打開APP 74HC04和74HC14的具體區別詳解 發表於 2017-12-04 16:56:37   同樣具有反相器功能,你知道74HC04和74HC14的具體區別嗎?
  • 一文看懂74LS112和74LS76的區別
    打開APP 一文看懂74LS112和74LS76的區別 發表於 2018-04-28 14:44:41   74LS76引腳圖   74LS76集成電路為雙JK觸發器,其管腳圖如右圖所示。