關於模擬電路設計中噪聲分析的11個誤區

2020-12-17 電子產品世界

噪聲是模擬電路設計的一個核心問題,它會直接影響能從測量中提取的信息量,以及獲得所需信息的經濟成本。

本文引用地址:http://www.eepw.com.cn/article/201808/385146.htm

遺憾的是,關於噪聲有許多混淆和誤導信息,可能導致性能不佳、高成本的過度設計或資源使用效率低下。本文闡述關於模擬設計中噪聲分析的11個由來已久的誤區。

1.降低電路中的電阻值總是能改善噪聲性能

噪聲電壓隨著電阻值提高而增加,二者之間的關係已廣為人知,可以用詹森噪聲等式來描述:erms = √4kTRB,其中erms為均方根電壓噪聲,k為玻爾茲曼常數,T為溫度(單位為K),R為電阻值,B為帶寬。這讓許多工程師得出結論:為了降低噪聲,應當降低電阻值。雖然這常常是正確的,但不應就此認定它是普遍真理,因為在有些例子中,較大的電阻反而能夠改善噪聲性能。舉例來說,在大多數情況下,測量電流的方法是讓它通過一個電阻,然後測量所得到的電壓。根據歐姆定律V = I × R,產生的電壓與電阻值成正比,但正如上式所示,電阻的詹森噪聲與電阻值的平方根成正比。由於這個關係,電阻值每提高一倍,信噪比可以提高3 dB。在產生的電壓過大或功耗過高之前,此趨勢一直是正確的。

2.所有噪聲源的噪聲頻譜密度可以相加,帶寬可以在最後計算時加以考慮

將多個噪聲源的噪聲頻譜密度(nV/√Hz)加總(電壓噪聲源按平方和開根號),而不分別計算各噪聲源的rms噪聲,可以節省時間,但這種簡化僅適用於各噪聲源看到的帶寬相同的情況。如果各噪聲源看到的帶寬不同,簡單加總就變成一個可怕的陷阱。圖1顯示了過採樣系統中的情況。從噪聲頻譜密度看,系統總噪聲似乎以增益放大器為主,但一旦考慮帶寬,各級貢獻的rms噪聲其實非常相近。

3.手工計算時必須包括每一個噪聲源

設計時有人可能忍不住要考慮每一個噪聲源,但設計工程師的時間是寶貴的,這樣做在大型設計中會非常耗時。全面的噪聲計算最好留給仿真軟體去做。不過,設計人員如何簡化設計過程需要的手工噪聲計算呢?答案是忽略低於某一閾值的不重要噪聲源。如果一個噪聲源是主要噪聲源(或任何其他折合到同一點的噪聲源)的1/5 erms值,其對總噪聲的貢獻將小於2%,可以合理地予以忽略。設計人員常會爭論應當把該閾值選在哪裡,但無論是1/3、1/5還是1/10 (分別使總噪聲增加5%、2%和0.5%),在設計達到足以進行全面仿真或計算的程度之前,沒必要擔心低於該閾值的較小噪聲源。

圖1.使用rms噪聲而不是頻譜密度進行噪聲計算的理由

4.應挑選噪聲為ADC 1/10的ADC驅動器

模數轉換器(ADC)數據手冊可能建議利用噪聲為ADC 1/10左右的低噪聲ADC驅動放大器來驅動模擬輸入。但是,這並非總是最佳選擇。在一個系統中,從系統角度權衡ADC驅動器噪聲常常是值得的。

首先,如果系統中ADC驅動器之前的噪聲源遠大於ADC驅動器噪聲,那麼選擇超低噪聲ADC驅動器不會給系統帶來任何好處。換言之,ADC驅動器應與系統其餘部分相稱。

其次,即使在只有一個ADC和一個驅動放大器的簡單情況下,權衡噪聲並確定其對系統的影響仍是有利的。通過具體數值可以更清楚地了解其中的理由。考慮一個系統採用16位ADC,其SNR值相當於100 ?V rms噪聲,用作ADC驅動器的放大器具有10 ?V rms噪聲。按和方根加總這些噪聲源,得到總噪聲為100.5 ?V rms,非常接近ADC單獨的噪聲。可以考慮下面兩個讓放大器和ADC更為平衡的方案,以及它們對系統性能的影響。如果用類似的18位ADC代替16位ADC,前者的額定SNR相當於40 ?V rms噪聲,則總噪聲變為41 ?V rms。或者,如果保留16位ADC,但用更低功耗的放大器代替上述驅動器,該放大器貢獻30 ?V rms噪聲,則總噪聲變為104 ?V rms。就系統性能而言,以上兩種方案之一可能是比原始組合更好的選擇。關鍵是要權衡利弊以及其對系統整體的影響。

5.直流耦合電路中必須始終考慮1/f噪聲

1/f噪聲對超低頻率電路是一大威脅,因為許多常用噪聲抑制技術,像低通濾波、均值和長時間積分等,對它都無效。然而,許多直流電路的噪聲是以白噪聲源為主,1/f噪聲對總噪聲無貢獻,因而不用計算1/f噪聲。為了弄清這種效應,考慮一個放大器,其1/f噪聲轉折頻率fnc為10 Hz,寬帶噪聲為10 nV/√Hz。對於各種帶寬,計算10秒採集時間內包含和不含1/f噪聲兩種情況下的電路噪聲,以確定不考慮1/f噪聲的影響。當帶寬為fnc的100倍時,寬帶噪聲開始佔主導地位;當帶寬超過fnc的1000倍時,1/f噪聲微不足道。現代雙極性放大器可以具有比10 Hz低很多的噪聲轉折頻率,零漂移放大器則幾乎完全消除了1/f噪聲。

表1.1/f噪聲影響與電路帶寬的關係示例

6.因為1/f噪聲隨著頻率降低而提高,所以直流電路具有無限大噪聲

雖然直流對電路分析是一個有用的概念,但真實情況是,如果認為直流是工作在0 Hz,那麼實際上並不存在這樣的事情。隨著頻率越來越低,趨近0 Hz,周期會越來越長,趨近無限大。這意味著存在一個可以觀測的最低頻率,哪怕電路在理論上是直流響應。該最低頻率取決於採集時長或孔徑時間,也就是觀測器件輸出的時長。如果一名工程師開啟器件並觀測輸出100秒,則其能夠觀測到的最低頻率偽像將是0.01 Hz。這還意味著,此時可以觀測到的最低頻率噪聲也是0.01 Hz。

現在通過一個數值例子來展開說明,考慮一個DC至1 kHz電路,連續監控其輸出。如果在前100秒觀測到電路中一定量的1/f噪聲,從0.01 Hz至1 kHz(5個十倍頻程的頻率),則在30年(約1 nHz,12個十倍頻程)中觀測到的噪聲量可計算為√12/5 = 1.55,或者說比前100秒觀測到的噪聲多55%。這種增加幾乎沒有任何意義,即使考慮最差情況——1/f噪聲持續增加到1 nHz(目前尚無測量證據)——也是如此。理論上,如果沒有明確定義孔徑時間,1/f噪聲可以計算到一個等於電路壽命倒數的頻率。實踐中,電路在如此長時間內的偏差以老化效應和長期漂移為主,而不是1/f噪聲。許多工程師為直流電路的噪聲計算設定0.01 Hz或1 mHz之類的最低頻率,以使計算切合實際。

7.噪聲等效帶寬會使噪聲倍增

噪聲等效帶寬(NEB)對噪聲計算是一個很有用的簡化。由於截止頻率以上的增益不是0,某些超出電路帶寬的噪聲會進入電路中。NEB是計算的理想磚牆濾波器的截止頻率,它會放入與實際電路相同的噪聲量。NEB大於–3 dB帶寬,已針對常用濾波器類型和階數進行計算,例如:對於單極點低通濾波器,它是–3 dB帶寬的1.57倍,寫成公式就是NEB1-pole = 1.57 × BW3dB。然而,關於應把該乘法因數放在噪聲公式中的何處,似乎一直存在混淆。請記住,NEB調節的是帶寬,而非噪聲,因此應在根號下面,如下式所示:

8.電壓噪聲最低的放大器是最佳選擇

選擇運算放大器時,電壓噪聲常常是設計人員唯一考慮的噪聲規格。其實電流噪聲同樣不能忽略。除非在有輸入偏置電流補償等特殊情況下,電流噪聲通常是輸入偏置電流的散粒噪聲:in = √2 × q × IB。電流噪聲通過源電阻轉換為電壓,因此,如果放大器輸入端前面有一個大電阻,那麼電流噪聲對系統噪聲的貢獻可能大於電壓噪聲。電流噪聲會成為問題的典型情況是使用低噪聲運算放大器且其輸入端串聯一個大電阻時。例如,考慮低噪聲運算放大器ADA4898-1,其輸入端串聯一個10 kΩ電阻。ADA4898-1的電壓噪聲為0.9 nV/√Hz,10 kΩ電阻的噪聲為12.8 nV/√Hz,2.4 pA/√Hz電流噪聲乘以10 kΩ電阻等於24 nV/√Hz,這是系統中的最大噪聲源。在類似這種電流噪聲佔主導地位的情況下,常常可以找到電流噪聲較低的器件,從而降低系統噪聲;對精密放大器尤其如此,不過高速FET輸入運算放大器對高速電路也可能有幫助。例如,若不選擇ADA4898-1(從而得不到電壓噪聲低至0.9 nV/√Hz的好處),可以選擇AD8033或ADA4817-1等JFET輸入放大器。

9.在第一級提供大部分增益可實現最佳噪聲性能

為了實現更好的噪聲性能,常常建議在第一級提供增益,這是對的,因為信號會比隨後各級的噪聲要大。然而,這樣做的缺點是會削弱系統能夠支持的最大信號。某些情況下,與其在第一級提供很大一部分增益(雖然這樣可以提高測量靈敏度,但會限制動態範圍),不如限制第一級提供的增益,並用高解析度進行數位化處理,使靈敏度和動態範圍都達到最大。

10.給定阻值時,所有類型電阻的噪聲相同

電阻的詹森噪聲非常重要,以至於我們需要一個簡單的公式來計算某一電阻在某一溫度下的噪聲。然而,詹森噪聲是電阻中可以觀測到的最小噪聲,而且並非所有類型的電阻都有同等噪聲。還有過量噪聲,它是電阻中1/f噪聲的來源之一,與電阻類型密切相關。過量噪聲(有時候也誤稱為電流噪聲)與電流在非連續介質中流動的方式有關。它被規定為噪聲指數(NI),單位為dB,以每十倍頻程1 ?V rms/Vdc為基準。這意味著:如果一個0 dB NI的電阻上有1 Vdc電壓,則給定十倍頻程時的過量噪聲為1 ?V rms。碳和厚膜電阻的NI最高,可能高達+10 dB左右,在信號路徑的噪聲敏感部分中最好避免使用。薄膜電阻一般要好得多,約為–20 dB;金屬箔和繞線電阻可以低於–40 dB。

11.給定足夠長的採集時間,均值法可將噪聲降至無限小

一般認為均值法可將噪聲降低均值數的平方根倍。這在一定條件下是成立的,即NSD必須保持平坦。然而,在1/f範圍內和其他幾種情況下,這種關係不成立。考慮在一個以恆定頻率fs採樣的系統中使用均值法,對n個樣本求均值並進行1/n抽取,返回m個抽取樣本。取n個平均值會將抽取後的有效採樣速率變為fs/n,系統看到的有效最大頻率降低n倍,白噪聲降低√n倍。然而,獲得m個樣本的時間也會延長n倍,因此系統可以看到的最低頻率也會降低n倍(記住,沒有0 Hz這種事)。取的均值數越多,頻段上的這些最大和最小頻率就越往下移。一旦最大和最小頻率均在1/f範圍內,總噪聲便僅取決於這些頻率之比,再提高均值數對降低噪聲沒有進一步的好處。同樣的道理也適用於多斜率等積分ADC的長積分時間。除了數學上的限制以外,還存在其他實際限制。例如,若量化噪聲是主要噪聲源,使得直流輸入電壓下的ADC輸出為一個無閃爍的恆定碼,則任何數量的均值都會返回同一個碼 。

相關焦點

  • 技術分析:算清放大器電路噪聲RMS值的糊塗帳
    該書的寫作初衷是為模擬電子工程師在放大器設計和使用中,提供有效的指導與幫助,力爭使本書成為工程師案頭的常備參考書籍。該書是筆者在整理放大器參數資料基礎上,從所支持過的600餘例項目中,精選十餘項極具代表性的放大器設計案例,深入分析參數的應用。並且配合50餘例LTspice仿真電路,以實際運算放大器的模型實現參數特性驗證。
  • 學習模擬電路設計應該注意的12個問題
    模擬電路的設計是工程師們最頭疼、但也是最致命的設計部分!我們將模擬電路設計中應該注意的問題進行了總結,與大家共享。  (3)在反饋環外不要使用主動電路進行濾波或控制 EMC 的 RF 帶寬,而只能使用被動元件(最好為 RC 電路)。僅僅在運放的開環增益比閉環增益大的頻率下,積分反饋方法才有效。在更高的頻率下,積分電路不能控制頻率響應。  (4)為了獲得一個穩定的線性電路,所有連接必須使用被動濾波器或其他抑制方法(如光電隔離)進行保護。
  • 電路設計容易忽視的11個細節,幫你避免問題電路!_易車網
    很多人都一樣,我們很多工程師在完成一個項目後,發現整個項目大部分的時間都花在「調試檢測電路整改電路」這個階段,也正是這個階段,很多項目沒有辦法進行下去,停滯在那邊。想要快速完成項目,擺脫實驗調試時的煩悶,苦惱不知道問題出在哪裡,那就快點了解下面這些電路設計中的細節!
  • 還在為電路的莫名噪聲頭疼?運放噪聲100問幫你解困
    [答:] 一般增益帶寬積和噪聲是很難同時達到最高性能的,取決於您系統精度和帶寬的需要,您可以看看AD8221和AD8228是否滿足您的需求。 Q12[問:] 噪聲分析、誤差分析中,什麼類型的噪聲、誤差可以用均方根計算,什麼類型的噪聲需要直接加在總噪聲中?
  • 【建議收藏】關於電路可靠性的10大誤區
    來自電子工程專輯博主——武曄卿結合自身經驗及一些電路設計案例,發表了自己的見解。m31esmc當一個板子發生故障,也許有人會認為是物料,或者方案本身存在設計問題。產品出現問題,有時候並不是研發的問題,其實不然 。
  • 振動傳感器信號調理電路設計及分析
    1、控制電路設計壓電加速度計獲得的衝擊和振動信號需要用電荷放大器進行放大和處理,為了研究出一種一種經濟實用的電荷放大器,作者利用集成運算放大器晶片代替大量分立器件進行優化設計,並設計了相應的濾波電路1.1壓電傳感器等效電路圖一壓電傳感器的等效電路
  • 精密的單電源光檢測電路設計方案
    提供了採用通用電路模擬軟體SPICE進行相關性能模擬的實例。光檢測電路可用於CT掃描儀、血液分析儀、煙霧檢測器、位置傳感器、紅外高溫計和色譜分析儀等系統中。在這些電路中,光電二極體產生一個與照明度成比例的微弱電流。而前置放大器將光電二極體傳感器的電流輸出信號轉換為一個可用的電壓信號。看起來好象用一個光電二極體、一個放大器和一個電阻便能輕易地實現簡單的電流至電壓的轉換,但這種應用電路卻提出了一個問題的多個側面。
  • 要成為模擬電路的設計者 必須掌握以下四個組成部分
    眾所周知,模擬電路難學,以最普遍的電晶體來說,我們分析它的時候必須首先分析直流偏置,其次在分析交流輸出電壓。可以說,確定工作點就是一項相當麻煩的工作(實際中來說),電晶體的參數多、參數的離散性也較大。但值得我們注意的是,模擬電路構建了電子行業的基礎,至今為止,電子技術已經發展到如此高的水平。但如果我們觀察各種電子電路的發展,我們會發現:幾乎所有的電子技術都離不開放大技術。
  • 關於模擬電路的理解
    例如在模擬電路中,有個非常重要的工程思想——近似。中學物理課上,我們學的很多電路都是理想電路,導線電阻始終為0,變壓器的效率是100%,理想電壓表內阻無窮大,理想電流表內阻為0等。你可以發現,很多時候模擬電路中的計算會常常省略掉一兩個比較小的項,而且直接用等號而不是約等號。為什麼要用近似呢?
  • 學好adc信號調理電路設計,你只需把握這幾個知識點就可以
    不僅需要投入大量的儀器設備,而且還需要理論水平很高且實踐經驗很豐富的指導老師,才有可能設計出符合要求的模擬電路。通過分析用戶設計的模擬電路,發現大多數開發者對模擬電路的設計細節知之甚少。 雖然很多半導體公司提供了琳琅滿目的設計參考資料,但介紹到某些關鍵之處時還是讓人感到語焉不詳,這就是大部分開發者對模擬電路仍然心有餘悸的原因。
  • 模擬IC設計,必須掌握這四個部分
    眾所周知,模擬電路難學,以最普遍的電晶體來說,我們分析它的時候必須首先分析直流偏置,其次在分析交流輸出電壓。可以說,確定工作點就是一項相當麻煩的工作(實際中來說),電晶體的參數多、參數的離散性也較大。但值得我們注意的是,模擬電路構建了電子行業的基礎,至今為止,電子技術已經發展到如此高的水平。
  • 超實用70個問答的高頻PCB電路設計(一)
    所以,在各個不管是電源或信號相互連接的接口處,分配給地層的管腳數不能太少,以降低阻抗,這樣可以降低地層上的噪聲。另外,也可以分析整個電流環路,尤其是電流較大的部分,調整地層或地線的接法,來控制電流的走法(例如,在某處製造低阻抗,讓大部分的電流從這個地方走),降低對其它較敏感信號的影響。  16、能介紹一些國外關於高速 PCB 設計的技術書籍和數據嗎?
  • 模擬電子蠟燭電路設計與製作
    ,為日後維修、設計電子產品打下堅實的基礎。因此我們開發的入門型電子製作均採用萬能板+元器件的設計 模式,我們保證所有產品我們都製作過,並且成功。一、電路設計功能介紹模擬電子蠟燭具有「火柴點火,風吹火熄」的仿真性,設計原形來源於現實生活情節:蠟燭的使用,電路改造後可以用於生日晚會。
  • 三大前輩教你怎樣學好模擬電路
    其中,模擬IC設計包括:1、小信號分析2、放大器的線性建模3、基準設計4、ESD保護5、版圖設計6、寄生效應6、失效分析7、噪聲8、振蕩器9、太TM多的省略號希望回答能讓題主滿意,或者幫助更多的年輕EE們。
  • 電子電路設計的基礎知識全面解析
    2、 方案選擇:  根據掌握的知識和資料,針對設計提出的任務、要求和條件,設計合理、可靠、經濟、可行的設計框架,對其優缺點進行分析,做到心中有數。信號尋跡法:在輸入端直接輸入一定幅值、頻率的信號,用示波器由前級到後級逐級觀察波形及幅值,如哪一級異常,則故障就在該級;對於各種複雜的電路,也可將各單元電路前後級斷開,分別在各單元輸入端加入適當信號,檢查輸出端的輸出是否滿足設計要求。  3. 對比法:將存在問題的電路參數與工作狀態和相同的正常電路中的參數(或理論分析和仿真分析的電流、電壓、波形等參數)進行比對,判斷故障點,找出原因。
  • Microwave Office 微波平面電路設計工具介紹
    目前除了某些大功率和高極化純度的場合,微波平面電路已經幾乎取代了在通信,電子戰,雷達和武器系統中的各種常規形式的微波電路。然而設計微波平面電路一直是一項困難的工作。 近年來設計工作變得更為複雜: 對電路的指標要求越來越高, 電路的功能越來越多, 電路的尺寸要求越做越小, 而設計周期卻越來越短。
  • 談談射頻電路設計及經驗
    如果不採用地線層,大多數地線將會較長,電路將無法具有設計的特性。  4、天線對其他模擬電路部分的輻射幹擾  在PCB電路設計中,板上通常還有其他模擬電路。例如,許多電路上都有模,數轉換(ADC)或數/模轉換器(DAC)。射頻發送器的天線發出的高頻信號可能會到達ADC的模擬淙攵恕R蛭 魏蔚緶廢唄範伎贍莧縑煜咭謊⒊齷蚪郵誖F信號。
  • 基於Virtuoso 平臺的單片射頻收發系統電路仿真與版圖設計
    對於工作在射頻環境的電路系統,如2.4G 或5G 的WLAN 應用,系統中要包含射頻前端的小信號噪聲敏感電路、對基帶低頻大信號有高線性度要求的模塊、發射端大電流的PA 模塊、鎖相環頻率綜合器中的數字塊,以及非線性特性的VCO等各具特點的電路。眾多的電路單元及其豐富的特點必然要求在這種系統的設計過程中有一個功能豐富且強大的設計平臺。
  • 從EMC角度考慮常用電路設計及PCB設計
    電源電路設計中,電磁兼容設計是關鍵設計。主要涉及的電磁兼容設計有:傳導發射和浪湧。 傳導發射設計一般採用輸入濾波器方式。外部採購的濾波器內部電路一般採用下列電路: 二.常用電路PCB設計的EMC考慮 A.器件的布局 在PCB設計的過程中,從EMC角度,首先要考慮三個主要因素:輸入/輸出引腳的個數,器件密度和功耗。一個實用的規則是片狀元件所佔面積為基片的20%,每平方英寸耗散功率不大於2W。
  • 光電脈搏檢測電路圖大全(四款模擬電路設計原理圖詳解)
    光電脈搏檢測電路圖大全(四款模擬電路設計原理圖詳解) 光電脈搏檢測電路圖(一) 光電檢測電路 單片機P2.0、P2.1和P2.2三個埠分別通過開關三極體9014驅動三種不同波長的發光二極體周期性點亮