數字電路中抑制EMI的方法介紹

2020-12-12 電子發燒友

隨著IC器件集成度的提高、設備的逐步小型化和器件的速度愈來愈高,電子產品中的EMI問題也更加嚴重。從系統設備EMC/EMI設計的觀點來看,在設備的PCB設計階段處理好EMC/EMI問題,是使系統設備達到電磁兼容標準最有效、成本最低的手段。

一、EMI的產生及抑制原理

EMI的產生是由於電磁幹擾源通過耦合路徑將能量傳遞給敏感系統造成的。它包括經由導線或公共地線的傳導、通過空間輻射或通過近場耦合三種基本形式。EMI的危害表現為降低傳輸信號質量,對電路或設備造成幹擾甚至破壞,使設備不能滿足電磁兼容標準所規定的技術指標要求。

為抑制EMI,數字電路的EMI設計應按下列原則進行:

●根據相關EMC/EMI技術規範,將指標分解到單板電路,分級控制。

●從EMI的三要素即幹擾源、能量耦合途徑和敏感系統這三個方面來控制,使電路有平坦的頻響,保證電路正常、穩定工作。

●從設備前端設計入手,關注EMC/EMI設計,降低設計成本。

二、數字電路PCB的 EMI控制技術

在處理各種形式的EMI時,必須具體問題具體分析。在數字電路的PCB設計中,可以從下列幾個方面進行EMI控制。

1.器件選型

在進行EMI設計時,首先要考慮選用器件的速率。任何電路,如果把上升時間為5ns的器件換成上升時間為2.5ns的器件,EMI會提高約4倍。EMI的輻射強度與頻率的平方成正比,最高EMI頻率(fknee)也稱為EMI發射帶寬,它是信號上升時間而不是信號頻率的函數:fknee =0.35/Tr (其中Tr為器件的信號上升時間)

這種輻射型EMI的頻率範圍為30MHz到幾個GHz,在這個頻段上,波長很短,電路板上即使非常短的布線也可能成為發射天線。當EMI較高時,電路容易喪失正常的功能。因此,在器件選型上,在保證電路性能要求的前提下,應儘量使用低速晶片,採用合適的驅動/接收電路。另外,由於器件的引線管腳都具有寄生電感和寄生電容,因此在高速設計中,器件封裝形式對信號的影響也是不可忽視的,因為它也是產生EMI輻射的重要因素。一般地,貼片器件的寄生參數小於插裝器件,BGA封裝的寄生參數小於QFP封裝。

2.連接器的選擇與信號端子定義

連接器是高速信號傳輸的關鍵環節,也是易產生EMI的薄弱環節。在連接器的端子設計上可多安排地針,減小信號與地的間距,減小連接器中產生輻射的有效信號環路面積,提供低阻抗回流通路。必要時,要考慮將一些關鍵信號用地針隔離。

3.疊層設計

在成本許可的前提下,增加地線層數量,將信號層緊鄰地平面層可以減少EMI輻射。對於高速PCB,電源層和地線層緊鄰耦合,可降低電源阻抗,從而降低EMI。

4.布局

根據信號電流流向,進行合理的布局,可減小信號間的幹擾。合理布局是控制EMI的關鍵。布局的基本原則是:

●模擬信號易受數位訊號的幹擾,模擬電路應與數字電路隔開;

●時鐘線是主要的幹擾和輻射源,要遠離敏感電路,並使時鐘走線最短;

●大電流、大功耗電路儘量避免布置在板中心區域,同時應考慮散熱和輻射的影響;

●連接器儘量安排在板的一邊,並遠離高頻電路;

●輸入/輸出電路靠近相應連接器,去耦電容靠近相應電源管腳;

●充分考慮布局對電源分割的可行性,多電源器件要跨在電源分割區域邊界布放,以有效降低平面分割對EMI的影響;

●回流平面(路徑)不分割。

5.布線

●阻抗控制:高速信號線會呈現傳輸線的特性,需要進行阻抗控制,以避免信號的反射、過衝和振鈴,降低EMI輻射。

●將信號進行分類,按照不同信號(模擬信號、時鐘信號、I/O信號、總線、電源等)的EMI輻射強度及敏感程度,使幹擾源與敏感系統儘可能分離,減小耦合。

●嚴格控制時鐘信號(特別是高速時鐘信號)的走線長度、過孔數、跨分割區、端接、布線層、回流路徑等。

●信號環路,即信號流出至信號流入形成的迴路,是PCB設計中EMI控制的關鍵,在布線時必須加以控制。要了解每一關鍵信號的流向,對於關鍵信號要靠近回流路徑布線,確保其環路面積最小。

對低頻信號,要使電流流經電阻最小的路徑;對高頻信號,要使高頻電流流經電感最小的路徑,而非電阻最小的路徑(見圖1)。對於差模輻射,EMI輻射強度(E)正比於電流、電流環路的面積以及頻率的平方。(其中I是電流、A是環路面積、f是頻率、r是到環路中心的距離,k為常數。)

因此當最小電感回流路徑恰好在信號導線下面時,可以減小電流環路面積,從而減少EMI輻射能量。

●關鍵信號不得跨越分割區域。

●高速差分信號走線儘可能採用緊耦合方式。

●確保帶狀線、微帶線及其參考平面符合要求。

●去耦電容的引出線應短而寬。

●所有信號走線應儘量遠離板邊緣。

●對於多點連接網絡,選擇合適的拓撲結構,以減小信 號反射,降低EMI輻射。

6.電源平面的分割處理

●電源層的分割

在一個主電源平面上有一個或多個子電源時,要保證各電源區域的連貫性及足夠的銅箔寬度。分割線不必太寬,一般為20~50mil線寬即可,以減少縫隙輻射。

●地線層的分割

地平面層應保持完整性,避免分割。若必須分割,要區分數字地、模擬地和噪聲地,並在出口處通過一個公共接地點與外部地相連。

為了減小電源的邊緣輻射,電源/地平面應遵循20H設計原則,即地平面尺寸比電源平面尺寸大20H(見圖2),這樣邊緣場輻射強度可下降70% 。

三、EMI的其它控制手段

1. 電源系統設計

●設計低阻抗電源系統,確保在低於fknee頻率範圍內的電源分配系統的阻抗低於目標阻抗。

●使用濾波器,控制傳導幹擾。

●電源去耦。在EMI設計中,提供合理的去耦電容,能使晶片可靠工作,並降低電源中的高頻噪聲,減少EMI。由於導線電感及其它寄生參數的影響,電源及其供電導線響應速度慢,從而會使高速電路中驅動器所需要的瞬時電流不足。合理地設計旁路或去耦電容以及電源層的分布電容,能在電源響應之前,利用電容的儲能作用迅速為器件提供電流。正確的電容去耦可以提供一個低阻抗電源路徑,這是降低共模 EMI的關鍵。

2. 接地

接地設計是減少整板EMI的關鍵。

●確定採用單點接地、多點接地或者混合接地方式。

●數字地、模擬地、噪聲地要分開,並確定一個合適的公共接地點。

●雙面板設計若無地線層,則合理設計地線網格很重要,應保證地線寬度>電源線寬度>信號線寬度。也可採用大面積鋪地的方式,但要注意在同一層上的大面積地的連貫性要好。

●對於多層板設計,應確保有地平面層,減小共地阻抗。

3. 串接阻尼電阻

在電路時序要求允許的前提下,抑制幹擾源的基本技術是在關鍵信號輸出端串入小阻值的電阻,通常採用22~33Ω的電阻。這些輸出端串聯小電阻能減慢上升/下降時間並能使過衝及下衝信號變得較平滑,從而減小輸出波形的高頻諧波幅度,達到有效地抑制EMI的目的。

4.屏蔽

●關鍵器件可以使用EMI屏蔽材料或屏蔽網。

●對關鍵信號的屏蔽,可以設計成帶狀線或在關鍵信號的兩側以地線相隔離。

5.擴頻

擴展頻譜(擴頻)的方法是一種新的降低EMI的有效方法。擴展頻譜是將信號進行調製,把信號能量擴展到一個比較寬的頻率範圍上。實際上,該方法是對時鐘信號的一種受控的調製,這種方法不會明顯增加時鐘信號的抖動。實際應用證明擴展頻譜技術是有效的,可以將輻射降低7到20dB。

6.EMI分析與測試

●仿真分析

完成PCB布線後,可以利用EM I仿真軟體及專家系統進行仿真分析,模擬EMC/EMI環境,以評估產品是否滿足相關電磁兼容標準要求。

●掃描測試

利用電磁輻射掃描儀,對裝聯並上電後的機盤掃描,得到PCB中電磁場分布圖(如圖3,圖中紅色、綠色、青白色區域表示電磁輻射能量由低到高),根據測試結果改進PCB設計。

四、結語

隨著新的高速晶片的不斷開發與應用,信號頻率也越來越高,而承載它們的PCB板可能會越來越小。PCB設計將面臨更加嚴峻的EMI挑戰,唯有不斷探索、不斷創新,才能使PCB板的EMC/EMI設計取得成功。

打開APP閱讀更多精彩內容

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容圖片侵權或者其他問題,請聯繫本站作侵刪。 侵權投訴

相關焦點

  • 數字邏輯電路C語言描述方法介紹
    摘要:為了改進數字邏輯電路教學方法以適應電子技術迅猛發展的需要,我們探索和實踐了數字邏輯電路教學的新方法,這就是基於計算機高級語言(C語言)的數字邏輯電路課堂教學和實驗教學方法,本文重點介紹了本教學方法的特點以及實現方法。
  • 數字電路幹擾分析及抗幹擾方法
    如:A/D、D/A變換器,單片機,數字IC,弱信號放大器等。  抗幹擾設計的基本原則是:抑制幹擾源,切斷幹擾傳播路徑,提高敏感器件的抗幹擾性能。(類似於傳染病的預防)1抑制幹擾源  抑制幹擾源就是儘可能的減小幹擾源的du/dt,di/dt。這是抗幹擾設計中最優先考慮和最重要的原則,常常會起到事半功倍的效果。減小幹擾源的du/dt主要是通過在幹擾源兩端並聯電容來實現。
  • 磁珠的主要功能及在電路中的作用介紹
    打開APP 磁珠的主要功能及在電路中的作用介紹 發表於 2019-05-07 15:12:02 EMI吸收磁環/磁珠抑制差模幹擾時,通過它的電流值正比於其體積,兩者失調造成飽和,降低了元件性能;抑制共模幹擾時,將電源的 兩根線(正負)同時穿過一個磁環,有效信號為差模信號,EMI吸收磁環/磁珠對其沒有任何影響,而對於共模信號則會表現出較大的電感量。磁環的使用中還有一個較好的方法是讓穿過的磁環的導線反覆繞幾下,以增加電感量。可以根據它對電磁幹擾的抑制原理,合理使用它的抑制作用。
  • EMC乾貨||PWM控制型IGBT的EMI機理與抑制方法分析
    以三相AC380V輸入驅動器的輕載低頻運行為例,其整流母線電壓為DC513V左右,Vce的turn on/off時間達到了ns級,產生dv/dt約為幾KV/us ~幾十KV/us,dv/dt在迴路中產生的共模噪聲電流為幾十A甚至100A以上,嚴重幹擾周圍設備,僅從路徑上去抑制,需要付出巨大的濾波成本,所以IGBT的EMI抑制一直是業界的關注點。1.
  • 電路設計中磁珠的選用方法
    EMI吸收磁環/磁珠抑制差模幹擾時,通過它的電流值正比於其體積,兩者失調造成飽和,降低了元件性能;抑制共模幹擾時,將電源的 兩根線(正負)同時穿過一個磁環,有效信號為差模信號,EMI吸收磁環/磁珠對其沒有任何影響,而對於共模信號則會表現出較大的電感量。磁環的使用中還有 一個較好的方法是讓穿過的磁環的導線反覆繞幾下,以增加電感量。可以根據它對電磁幹擾的抑制原理,合理使用它的抑制作用。
  • 淺談學習《脈衝與數字電路》的方法
    [關鍵詞]數字電路;邏輯電路;真值表;觸發器   脈衝數字電路是電子技術的一個組成部分,是近代電子技術的重要基礎。在現代電子工程中,信號的產生、傳送及處理愈來愈多地以數位訊號的形式出現。例如微型計算機數控系統、數字通信以及數字編碼的視聽設備應運而生。
  • 數字電路基礎
    導讀:數字電路的基本工作信號是以高低電平為特徵的二進位信號,分析和設計數字電路的主要工具是邏輯代數。下面就和小編一起學習一下數字電路的基礎知識吧~~~本文引用地址:http://www.eepw.com.cn/article/271844.htm  數位訊號是在時間上和數值上均是離散(或不連續)的信號,產生和處理這類數位訊號的電路稱為數字電路或邏輯電路。數字電路的任務是對數位訊號進行運算、計數、存貯、傳遞和控制。現代的數字電路由半導體工藝製成的若干數字集成器件構造而成。
  • 數字電路中的門電路-與門電路
    基本門電路基本門電路是組成各種數字電路最基本的單元,基本門電路有3種:與門、或門和非門。數字電路晶片電路結構與原理與門電路結構如圖2-1所示,它是一個由二極體和電阻構成的電路,其中A、B為輸入端,S1、S2為開關,Y為輸出端,單的+5V電壓經R1、R2分壓,在E點得到+3V電壓。
  • 數字溫度計應用電路原理圖
    而如果將熱電偶產生的熱電動勢轉換成數位訊號後由單片機進行數據處理,並通過液晶來顯示其溫度結果,這種方法反應迅速,測量精度高,功耗小,顯示直觀。因此,由熱電偶、A/D轉換電路、單片機和液晶模塊組成的數字式低功耗高精度溫度計可以代替各種機械式溫度計來完成特殊情況下的溫度測控工作,且便於實現小型化設計。
  • 數字電路及其應用(一)
    本報將在「電路與製作」欄裡,刊登系列文章介紹數字電路的基本知識和應用實例。    在介紹基本知識時,我們將以集成數字電路為主,該電路又分TTL和CMOS兩種類型,這裡又以CMOS集成數字電路為主,因它功耗低、工作電壓範圍寬、扇出能力強和售價低等,很適合電子愛好者選用。
  • 數字電路中卡諾圖的應用
    在數字電路中,卡諾圖是用最小項方格表示邏輯函數的方法,其是用圖形表示輸入變量與函數之間的邏輯關係,它用幾何位置上的相鄰,形象地表示了組成邏輯函數的各個最小項之間在邏輯上的相鄰性。初學者往往以為卡諾圖只是數字電路分析和設計中用以化簡邏輯函數的一種工具。
  • 如何抑制時鐘電路產生的電磁輻射?
    針對時鐘電路產生的電磁輻射,可以採取的三個主要措施如圖中所示。首先,通過合理的布線,減小負載電流迴路的面積。很多設計師都知道這個原則。實際上,減小迴路面積不僅有利於降低電磁輻射,還有利於降低電路的敏感性。
  • EMC、EMI、EMS有什麼區別和聯繫?
    emi(electro magnetic interference)直譯是電磁幹擾。這是合成詞,我們應該分別考慮"電磁"和"幹擾"。  所謂"幹擾",指設備受到幹擾後性能降低以及對設備產生幹擾的幹擾源這二層意思。
  • 數字電路中D觸發器和D鎖存器分別有什麼作用?
    打開APP 數字電路中D觸發器和D鎖存器分別有什麼作用? 發表於 2017-11-24 09:20:41   用數位訊號完成對數字量進行算術運算和邏輯運算的電路稱為數字電路,或數字系統。由於它具有邏輯運算和邏輯處理功能,所以又稱數字邏輯電路。
  • 電源電路組成及作用介紹_電源電路原理圖及工作原理
    最典型的模擬電路應用包括:放大電路、振蕩電路、線性運算電路(加法、減法、乘法、除法、微分和積分電路)。運算連續性電信號。   3.數字電路   數字電路又名邏輯電路,是一種將連續性的電信號,轉換為不連續性定量電信號,並運算不連續性定量電信號的電路。數字電路中,信號大小為不連續並定量化的電壓狀態。多數採用布爾代數邏輯電路對定量後信號進行處理。
  • FPGA零基礎學習:數字電路中的組合邏輯
    本系列將帶來FPGA的系統性學習,從最基本的數字電路基礎開始,最詳細操作步驟,最直白的言語描述,手把手的「傻瓜式」講解,讓電子、信息、通信類專業學生、初入職場小白及打算進階提升的職業開發者都可以有系統性學習的機會。系統性的掌握技術開發以及相關要求,對個人就業以及職業發展都有著潛在的幫助,希望對大家有所幫助。
  • 數字電路中的競爭與冒險
    上面這個電路中,整個電路由非門G1和與門G2構成,輸入輸出之間不存在任何形式的反饋,亦不存在存儲電路,所以這個電路是個組合邏輯電路。  輸入信號為A,輸出信號為L,G1門的輸出為 。  OK,回到電路中來,了解數字電路的朋友應該很快會得到輸出的表達式: ,按照這個表達式,L應該輸出一個恆定的低電平或者說邏輯「0」才對。  可是實際情況真的是這樣嗎?  如果考慮上面提到的門電路延遲時間,可以發現,一切都變了,如下圖:
  • 數字電路中顯示解碼器設計的分析與研究
    1 顯示解碼器的功能和種類 實現解碼功能的邏輯電路就是解碼器。解碼是編碼的逆過程,數位化系統中,任何信息或數據,無論是文字、數字,還是符號或圖形,在監測、控制、傳輸時都要轉換為二進位代碼,這就是編碼;而在監測、控制、傳輸過程中或結束時,都要顯示相應的信息處理結果,這就必須將二進位代碼還原為對應的文字、數字、符號或圖形,這個過程就是解碼。
  • 數字電路降噪語音捕獲SoC提升語音辨識度
    在利用這些移動/便攜設備用於電話會議時,周圍環境中同樣可能包括多種噪聲,如辦公室嘈雜人聲、周圍談話聲、電腦噪聲、筆劃噪聲及玻璃器皿碰擊聲等,要提供清晰的通話效果同樣不易。   在這些應用中,要降低或濾除環境噪聲,提升語音通信效果,可以採用不同的方法,如專門降噪麥克風、模擬電路降噪或數字電路降噪等。
  • 數字電路之如雷貫耳的「邏輯電路」
    什麼是"模擬"和"數字" 在自然界中,象聲音、溫度、光等信息是以連續的值進行變化的。這種連續值就稱作"模擬"。而在計算機的世界裡,信息是以一段一段的離散值表示的。這種離散值就稱作"數字"。