計數器74ls161工作原理(分頻電路、真值表、邏輯功能)

2021-01-09 電子發燒友
打開APP
計數器74ls161工作原理(分頻電路、真值表、邏輯功能)

發表於 2018-01-17 19:14:24

74LS161為二進位同步計數器,具有同步預置數、異步清零以及保持等功能。

1、74LS161引腳圖

2、74LS161真值表及功能

註:QCC=CTr·Q0·Q1·Q2·Q3

從功能表的第一行可知,當CR=0(輸入低電平),則不管其他輸入端(包括CP端)狀態如何,四個數據輸出端QA、QB、QC、QD全部清零。由於這一清零操作不需要時鐘脈衝CP配合(即不管CP是什麼狀態都行),所以CR為異步清零端,且低電平有效,也可以說該計數器具有「異步清零」功能。

從功能表的第二行可知,當CR=1且LD=0時,時鐘脈衝CP上升沿到達,四個數據輸出端QA、QB、QC、QD同時分別接收並行數據輸入信號a、b、c、d。由於這個置數操作必須有CP上升沿配合,並與CP上升沿同步,所以稱那麼該晶片具有「同步置數」功能。

從功能表的第三行可知,當LD=CR=1,CTr=CTp=1時,則對計數脈衝CP實現同步十進位加計數;而從功能表的第四行又知道,當CR=LD=1時,只要CTr和ENP中有一個為0,則不管CP狀態如何(包括上升沿),計數器所有數據輸出都保持原狀態不變。因此,CTr和CTp應該為計數控制端,當它們同時為1時,計數器執行正常同步計數功能;而當它們有一個為0時,計數器執行保持功能。

另外,進位輸出QCC=CTr·Q0·Q1·Q2·Q3表明,進位輸出端僅當計數控制端CTr=1且計數器狀態為15時它才為1,否則為0。

3、74LS161邏輯功能

4、74LS161分頻電路

圖是用16×4位ROM和同步十六進位加法計數器74LS161組成的脈衝分頻電路

採用SN74LS161構成2-255可編程分頻器電路

採用置數方法,由4SN74LS161構成的同步可編程分頻電路。電路的輸出頻率與輸入頻率之間的關係為:

打開APP閱讀更多精彩內容

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容圖片侵權或者其他問題,請聯繫本站作侵刪。 侵權投訴

相關焦點

  • 74ls90工作原理_邏輯功能表_電性參數及應用電路
    打開APP 74ls90工作原理_邏輯功能表_電性參數及應用電路 發表於 2017-12-22 11:33:13 7490是二
  • 異步計數器真值表
    當NAND門的輸出連接到CLEAR時所有74LS73 JK觸發器的( CLR )輸入,此信號使所有 Q 輸出重置為二進位 0000 on 10.由於輸出 QA 和 QD 現在都等於邏輯「0」,因為觸發器剛剛復位,的輸出NAND 門返回邏輯電平「1」,計數器再次從 0000 重新啟動。我們現在有十年或Modulo-10向上計數器。
  • 74ls290引腳圖及功能表 主要參數及邏輯電路圖
    打開APP 74ls290引腳圖及功能表 主要參數及邏輯電路圖 發表於 2018-01-25 15:31:26 74LS290為二,五,十進位計數器,共有54/74290和54/74LS290兩種線路結構型式,其主要電器特性的典型值如下(不同廠家具體值有差別):
  • 74LS161集成計數器電路(2、3、4、6、8、10、60進位計數器)
    7腳和10腳分別為計數控制端EP和ET,當其中有一腳為低電平時計數器保持狀態不變,當均為高電平時為計數狀態。9腳為同步並行置數控制端/LD,低電平有效。11~14腳為數據輸出端QQ30~。15腳為進位輸出端RCO,高電平有效。74LS161可編程度數器的真值表如下。 表  74LS161可編程度數器的真值表
  • 基於74LS161的扭環形計數器自啟動設計
    如果進行非常規使用,改變其使用方向,就可進一步發揮其功能和作用,因此,擴展專用集成電路的應用領域是一項有實際意義的研究。 分析了扭環形計數器工作時的狀態轉換過程和MSI可編程計數器74LS161的邏輯功能,提出了採用74LS161構成扭環形計數器一些新的設計方案及幾種邏輯修改方法。
  • 74ls373引腳圖及功能_工作原理_邏輯電路真值表_參數及應用電路
    74LS373是一款常用的地址鎖存器晶片,由八個並行的、帶三態緩衝輸出的D觸發器構成。在單片機系統中為了擴展外部存儲器,通常需要一塊74LS373晶片。本文將介紹74LS373的工作原理,內容涵蓋引腳圖、內部結構、主要參數以及在單片機擴展系統中的典型應用電路。
  • 計數器74LS161的Multisim仿真
    74LS161是具有異步置零、計數、預置數和保持功能的可編程集成中規模同步4位二進位加法計數器。 1、Multisim仿真實驗方法 Muhisim仿真實驗方法如下: (1)創建電路 確定字組產生器產生74LS161計數器所需的時鐘脈衝、控制信號,邏輯分析儀所顯示的時鐘脈衝、控制信號及狀態輸出信號。
  • 74ls14如何使用(74ls14引腳圖及功能_工作原理及應用電路)
    打開APP 74ls14如何使用(74ls14引腳圖及功能_工作原理及應用電路) 發表於 2018-04-09 10:47:11
  • 74ls06中文資料匯總(74ls06引腳圖及功能_真值表及應用電路)
    打開APP 74ls06中文資料匯總(74ls06引腳圖及功能_真值表及應用電路) 發表於 2018-04-08 12:03:00
  • 74ls00中文資料匯總(74ls00引腳圖及功能_工作原理及應用電路)
    打開APP 74ls00中文資料匯總(74ls00引腳圖及功能_工作原理及應用電路) 發表於 2018-04-08 10:02:37
  • 優先編碼器74ls148引腳圖及功能介紹(工作原理,邏輯圖及應用電路)
    打開APP 優先編碼器74ls148引腳圖及功能介紹(工作原理,邏輯圖及應用電路) 發表於 2017-12-05 14:23:49
  • 74hc245引腳圖及功能介(功能真值表及邏輯框圖)
    打開APP 74hc245引腳圖及功能介(功能真值表及邏輯框圖) 發表於 2018-01-27 10:17:49   74hc245簡介   74hc245是兼容TTL器件引腳的高速CMOS總線收發器(bustransceiver),典型的CMOS型三態緩衝門電路,八路信號收發器,。
  • 74ls194引腳圖及功能_74ls194功能表_74ls194應用電路
    打開APP 74ls194引腳圖及功能_74ls194功能表_74ls194應用電路 發表於 2017-12-22 08:57:08
  • 利用74LS161實現複雜狀態機
    它把複雜的控制邏輯分解成有限個穩定狀態,在每個狀態上判斷事件,變連續處理為離散數字處理,符合計算機的工作特點。 有限狀態機的工作原理如圖所示,發生事件(event)後,根據當前狀態(cur_state),決定執行的動作(action),並設置下一個狀態號(nxt_state)。
  • 基於74LS161的60進位計數器設計方案介紹
    ,還可以用於分頻、定時、產生節拍脈衝和脈衝序列以及進行數字運算等。 60進位計數器的工作框圖和狀態轉換圖 根據設計基理可知,計數器初值00,按遞增方式計數,增到59時,再自動返回到00。因此,需要使用兩片74LS161晶片級聯的形式來構成六十進位計數器,一片控制個位,為十進位;另一片控制十位,為六進位。
  • 邏輯AND函數的切換表示和功能真值表
    打開APP 邏輯AND函數的切換表示和功能真值表 發表於 2019-06-23 09:50:04 邏輯與功能輸出僅在其所有輸入均為真時才為真
  • 74ls194實現環形計數器
    74LS194是4位MSI集成移位寄存器,表1為表示邏輯功能的真值表[1,2].其中,Q0、Q1、Q2、Q3為數據並行輸出端,S1、S0為工作方式控制端,D0、D1、D2、D3為數據並行輸入端,DIL為數據左移串行輸入端,DIR為數據右移串行輸入端,CP為時鐘輸入端,RD為異步清零端.
  • 74hc244工作原理詳解_引腳圖及功能_電氣參數及應用電路
    打開APP 74hc244工作原理詳解_引腳圖及功能_電氣參數及應用電路 李建兵 發表於 2017-12-20 09:32:39
  • 74ls10引腳圖及功能_真值表和特性參數
    打開APP 74ls10引腳圖及功能_真值表和特性參數 發表於 2018-04-09 10:28:57 74ls10是三3輸入與非門
  • 數字比較器真值表及電路-電子發燒友網
    打開APP 數字比較器真值表及電路 發表於 2019-06-22 10:36:29 數字比較器是另一個非常有用的組合邏輯電路,