對於設計射頻電路電源的12個要點與經驗分享

2020-11-24 電子發燒友

你注意到電源對你的射頻系統的影響嗎?對於高性能的無線通信系統,電源對射頻的影響可能是「隱性」的,但卻不可忽視。這裡收集整理了業界廣泛關注的幾條設計射頻電路電源的要點與經驗,小夥伴們轉走不謝~ 

(1)電源線是EMI 出入電路的重要途徑。通過電源線,外界的幹擾可以傳入內部電路,影響RF電路指標。為了減少電磁輻射和耦合,要求DC-DC模塊的一次側、二次側、負載側環路面積最小。電源電路不管形式有多複雜,其大電流環路都要儘可能小。電源線和地線總是要很近放置。

(2)如果電路中使用了開關電源,開關電源的外圍器件布局要符合各功率回流路徑最短的原則。濾波電容要靠近開關電源相關引腳。 使用共模電感,靠近開關電源模塊。

(3)單板上長距離的電源線不能同時接近或穿過級聯放大器(增益大於45dB)的輸出和輸入端附近。避免電源線成為RF信號傳輸途徑,可能引起自激或降低扇區隔離度。長距離電源線的兩端都需要加上高頻濾波電容,甚至中間也加高頻濾波電容。

(4)RF PCB的電源入口處組合併聯三個濾波電容,利用這三種電容的各自優點分別濾除電源線上的低、中、高頻。例如:10uf,0.1uf,100pf。並且按照從大到小的順序依次靠近電源的輸入管腳。

(5)用同一組電源給小信號級聯放大器饋電,應當先從末級開始,依次向前級供電,使末級電路產生的EMI 對前級的影響較小。且每一級的電源濾波至少有兩個電容:0.1uf,100pf。 當信號頻率高於1GHz時,要增加10pf濾波電容。

(6)常用到小功率電子濾波器,濾波電容要靠近三極體管腳,高頻濾波電容更靠近管腳。三極體選用截止頻率較低的。如果電子濾波器中的三極體是高頻管,工作在放大區,外圍器件布局又不合理,在電源輸出端很容易產生高頻振蕩。線性穩壓模塊也可能存在同樣的問題,原因是晶片內存在反饋迴路,且內部三極體工作在放大區。在布局時要求高頻濾波電容靠近管腳,減小分布電感,破壞振蕩條件。

(7)PCB的POWER部分的銅箔尺寸符合其流過的最大電流,並考慮餘量(一般參考為1A/mm線寬)。

(8)電源線的輸入輸出不能交叉。

(9)注意電源退耦、濾波,防止不同單元通過電源線產生幹擾,電源布線時電源線之間應相互隔離。電源線與其它強幹擾線(如CLK)用地線隔離。

(10)小信號放大器的電源布線需要地銅皮及接地過孔隔離,避免其它EMI幹擾竄入,進而惡化本級信號質量。

(11)不同電源層在空間上要避免重疊。主要是為了減少不同電源之間的幹擾,特別是一些電壓相差很大的電源之間,電源平面的重疊問題一定要設法避免,難以避免時可考慮中間隔地層。

(12)PCB板層分配便於簡化後續的布線處理,對於一個四層PCB板(WLAN中常用的電路板),在大多數應用中用電路板的頂層放置元器件和RF引線,第二層作為系統地,電源部分放置在第三層,任何信號線都可以分布在第四層。

第二層採用連續的地平面布局對於建立阻抗受控的RF信號通路非常必要,它還便於獲得儘可能短的地環路,為第一層和第三層提供高度的電氣隔離,使得兩層之間的耦合最小。當然,也可以採用其它板層定義的方式(特別是在電路板具有不同的層數時),但上述結構是經過驗證的一個成功範例。

(13)大面積的電源層能夠使Vcc布線變得輕鬆,但是,這種結構常常是引發系統性能惡化的導火索,在一個較大平面上把所有電源引線接在一起將無法避免引腳之間的噪聲傳輸。反之,如果使用星型拓撲則會減輕不同電源引腳之間的耦合。

上圖給出了星型連接的Vcc布線方案,該圖取自MAX2826 IEEE 802.11a/g收發器的評估板。圖中建立了一個主Vcc節點,從該點引出不同分支的電源線,為RF IC的電源引腳供電。每個電源引腳使用獨立的引線在引腳之間提供了空間上的隔離,有利於減小它們之間的耦合。另外,每條引線還具有一定的寄生電感,這恰好是我們所希望的,它有助於濾除電源線上的高頻噪聲。

使用星型拓撲Vcc引線時,還有必要採取適當的電源去耦,而去耦電容存在一定的寄生電感。事實上,電容等效為一個串聯的RLC電路,電容在低頻段起主導作用,但在自激振蕩頻率(SRF):

之後,電容的阻抗將呈現出電感性。由此可見,電容器只是在頻率接近或低於其SRF時才具有去耦作用,在這些頻點電容表現為低阻。

給出了不同容值下的典型S11參數,從這些曲線可以清楚地看到SRF,還可以看出電容越大,在較低頻率處所提供的去耦性能越好(所呈現的阻抗越低)。

在Vcc星型拓撲的主節點處最好放置一個大容量的電容器,如2.2μF。該電容具有較低的SRF,對於消除低頻噪聲、建立穩定的直流電壓很有效。IC的每個電源引腳需要一個低容量的電容器(如10nF),用來濾除可能耦合到電源線上的高頻噪聲。對於那些為噪聲敏感電路供電的電源引腳,可能需要外接兩個旁路電容。例如:用一個10pF電容與一個10nF電容並聯提供旁路,可以提供更寬頻率範圍的去耦,儘量消除噪聲對電源電壓的影響。每個電源引腳都需要認真檢驗,以確定需要多大的去耦電容以及實際電路在哪些頻點容易受到噪聲的幹擾。

良好的電源去耦技術與嚴謹的PCB布局、Vcc引線(星型拓撲)相結合,能夠為任何RF系統設計奠定穩固的基礎。儘管實際設計中還會存在降低系統性能指標的其它因素,但是,擁有一個「無噪聲」的電源是優化系統性能的基本要素。

相關焦點

  • 射頻電路設計要點最全匯總
    很多時候,我們可能在原理上已經設計的很完善,但是在實際的制板,上件過後發現很不理想,實際上這些都是布線(Layout)做的不夠完善的原因。本文將以一個無線網卡的布線實例及本人的一點工作經驗為大家講解一下射頻電路在布線中應該注意的一些問題。
  • 談談射頻電路設計及經驗
    RF電路設計的常見問題  1、數字電路模塊和模擬電路模塊之間的幹擾  如果模擬電路(射頻)和數字電路單獨工作,可能各自工作良好。但是,一旦將二者放在同一塊電路板上,使用同一個電源一起工作,整個系統很可能就不穩定。這主要是因為數位訊號頻繁地在地和正電源(>3 V)之間擺動,而且周期特別短,常常是納秒級的。
  • 射頻電路設計的常見問題及五大經驗總結
    )和數字電路單獨工作,可能各自工作良好。2、供電電源的噪聲幹擾射頻電路對於電源噪聲相當敏感,尤其是對毛刺電壓和其他高頻諧波。微控制器會在每個內部時鐘周期內短時間突然吸人大部分電流,這是由於現代微控制器都採用 CMOS工藝製造。因此。假設一個微控制器以lMHz的內部時鐘頻率運行,它將以此頻率從電源提取電流。如果不採取合適的電源去耦.必將引起電源線上的電壓毛刺。
  • 汽車收音機射頻電路設計指南
    汽車收音機應用環境的特殊性對電路性能具有更高的要求,而射頻電路的設計是實現高性能的關鍵。本文介紹了TDA7513的射頻電路設計方法,根據實際設計經驗提出了提高射頻電路EMC特性和噪聲特性的設計方法和措施,並指出了射頻電路性能測試的注意要點。
  • 汽車收音機射頻電路設計指南 —電路圖天天讀(131)
    汽車收音機應用環境的特殊性對電路性能具有更高的要求,而射頻電路的設計是實現高性能的關鍵。本文介紹了TDA7513的射頻電路設計方法,根據實際設計經驗提出了提高射頻電路EMC特性和噪聲特性的設計方法和措施,並指出了射頻電路性能測試的注意要點。射頻電路是收音機電路設計的重點和難點,如果射頻電路設計不好,收音機的噪限靈敏度和信噪比以及其它技術指標都會大大下降,甚至只能手動收到很少的幾個廣播電臺,自動搜索電臺功能失效。
  • PCB射頻電路電源和接地的設計方法解析
    射頻(RF)電路的電路板布局應在理解電路板結構、電源布線和接地的基本原則的基礎上進行。本文探討了相關的基本原則,並提供了一些實用的、經過驗證的電源布線、電源旁路和接地技術,可有效提高RF設計的性能指標。考慮到實際設計中PLL雜散信號對於電源耦合、接地和濾波器元件的位置非常敏感,本文著重討論了有關PLL雜散信號抑制的方法。
  • 射頻卡中天線卡內電源的設計
    ×8bitEEP—ROM組織,分為16個區,每區4個塊,其中射頻接口模塊主要完成以下幾個功能:由於卡本身無電源,需通過其中的電源產生電路以整流、濾波、穩壓後為芯。射頻卡的設計原理MIFARE 1(M1)型射頻卡的容量為8K位,數據保存期為10年,可改寫10萬次,讀無限次。M1卡不帶電源,自帶天線,內含加密控制邏輯電路和通訊邏輯電路,卡與讀寫器之間的通訊採用國際通用的DES和RES保密交叉算法,具有極高的保密性能。
  • 射頻電路設計中的常見問題,你中過幾個?
    第一種:數字電路模塊和模擬電路模塊之間的幹擾如果模擬電路(射頻)和數字電路單獨工作,可能各自都工作良好。但是,一旦將二者放在同一塊電路板上,使用同一個電源一起工作,整個系統很可能就不穩定。這主要是因為數位訊號頻繁地在地和正電源(>3V)之間擺動,而且周期特別短,常常是納秒級的。
  • 非接觸式IC卡射頻前端電路設計
    本文引用地址:http://www.eepw.com.cn/article/259745.htm設計標準射頻前端部分主要解決卡內無源、免接觸以及調製解調等問題。非接觸式IC 卡射頻前端分別與讀卡器(PCD ) 和卡上數字部分進行通信,相應地,存在二個接口規範。
  • PFC開關電源電路設計分享
    昨天我們為大家分享了一種PFC開關電源的原理和硬體部分的設計思路,這種基於LED路燈的PFC開關電源非常適用於公共場所的路燈照明應用
  • 電源設計經驗:RC吸收電路篇
    打開APP 電源設計經驗:RC吸收電路篇 電子發燒友 發表於 2019-03-04 11:46:26 高頻開關電源在開關管關斷時,電壓和電流的重疊引起的損耗是開關電源損耗的主要部分,同時,由於電路中存在寄生電感和寄生電容,在功率開關管關斷時,電路中也會出現過電壓並且產生振蕩。
  • 射頻電源應該如何接地?數字射頻存儲技術是什麼?
    射頻電源應該如何接地?   在Vcc星型拓撲的主節點處最好放置一個大容量的電容器,如2.2μF。該電容具有較低的SRF,對於消除低頻噪聲、建立穩定的直流電壓很有效。IC的每個電源引腳需要一個低容量的電容器(如10nF),用來濾除可能耦合到電源線上的高頻噪聲。
  • 開關電源鉗位保護電路及散熱器的設計
    摘 要:首先闡述開關電源漏極鉗位保護電路的設計要點及步驟,並給出一種典型鉗位保護電路的設計實例;然後對開關電源散熱器的設計做深入分析,並從中得出了結論。  下面分別闡述漏極鉗位保護電路和散熱器的設計要點、設計方法及注意事項。   1 設計開關電源漏極鉗位保護電路的要點及實例   在「輸入整流濾波器及鉗位保護電路的設計」一文中(詳見<電源技術應用>2009年第12期),介紹了反激式開關電源漏極鉗位保護電路的工作原理。
  • 電源快速充電電路圖集錦 | 設計電路分享
    主電路採用運放LM324和達林頓管組成調節電路,電路設計合理,編程正確。除了完成題目要求外,電路設計了步進設置功能,可設置不同的恆流和穩壓值。恆流、恆壓充電電路:這部分電路是整個電路的核心部分,主要由D/A轉換電路,恆流、恆壓調整電路,檢測電路組成。
  • 電源設計經驗:RC吸收電路
    開關電源設計中,我們常常使用到一個電阻串聯一個電容構成的RC電路, RC電路性能會直接影響到產品性能和穩定性。本文將為大家介紹一種既能降低開關管損耗,且可降低變壓器的漏感和尖峰電壓的RC電路。
  • 開關電源電感器設計要點
    開關電源電感器是開關電源設備的重要元器件,它是利用電磁感應的原理進行工作的。本文引用地址:http://www.eepw.com.cn/article/178160.htm本文將闡明為非隔離式開關電源(SMPS)選用電感器的基本要點。所舉實例適合超薄型表面貼裝設計的應用,像電壓調節模塊(VRM)和負載點(POL)型電源,但不包括基於更大底板的系統。
  • 射頻電子電路設計圖集錦TOP8 —電路圖天天讀(135)
    由(7)式可知(c)電路結構的噪聲係數將略增一點,但是由於電流減小了一半,因此在電源電壓一定的情況下能夠有效降低電路的功耗,有利於低功耗LNA設計。  TOP2 汽車收音機射頻電路設計  汽車收音機應用環境的特殊性對電路性能具有更高的要求,而射頻電路的設計是實現高性能的關鍵。
  • 新型射頻開關轉換電路的設計與應用
    在核磁共振系統中,一般接收系統的通道個數小於天線線圈的個數,所以多路線圈也要應用開關進行切換選擇。 目前一般的設計中用現成的開關晶片實現切換功能。但是大多數的開關晶片可靠性不好,容易損壞,而且供電線路也比較複雜。例如SW-437晶片雖然可以完成簡單的開關功能,但是它對防靜電要求非常高,一般的實驗室和生產車間的條件很難達到廠家的要求,所以實際應用起來很不方便,容易損壞。
  • RC吸收電路的設計經驗分享
    開關電源設計中,我們常常使用到一個電阻串聯一個電容構成的RC電路, RC電路性能會直接影響到產品性能和穩定性。本文將為大家介紹一種既能降低開關管損耗,且可降低變壓器的漏感和尖峰電壓的RC電路。
  • 電巢直播EDTEST·2020 電子設計與測試技術大會
    電巢作為聯合主辦單位將攜手EDTEST技客聯盟將針對12月12-13日的大會報告以及二十四場平行分會,進行現場直播。大會以「技術賦能 智創未來」為主題,設定1個大主會場,分論壇以」同步前沿技術,共享實戰經驗「開設24個技術專場。邀請來自國內外行業百餘位技術專家,共同探討電磁兼容、電路保護、高速電路與信號完整性、電源設計、硬體電路設計與測試等領域的前瞻性熱點話題與技術案例分享。