基於ADF4106的鎖相環頻率器研究與設計

2020-12-05 電子發燒友

基於ADF4106的鎖相環頻率器研究與設計

佚名 發表於 2015-10-17 11:24:00

  引言

  頻率合成器[1-2]的功能就是給收發機中的變頻電路提供頻率可編程的本地載波信號,是無線收發機的核心模塊之一,其性能對通信系統的通信質量具有重大影響。目前頻率合成器主要有直接模擬頻率合成技術 (DS)、鎖相環頻率合成技術(PLL)、直接數字頻率合成技術(DDS)、混合頻率合成技術四種實現方式,其中鎖相環頻率合成器是射頻電路中最常使用的一種結構,相比於其他幾種結構,PLL結構能夠在有限的功耗限制下合成高性能的載波信號。本文基於鎖相環晶片ADF4106設計了一種數字鎖相環頻率合成器,具有超寬的帶寬、較好的噪聲特性、快速鎖定時間,以及功耗低和體積小等特點,從而被廣泛應用於無線通信系統中。

  1 鎖相環頻率合成器的基本工作原理

  鎖相環(PLL)是一個相位誤差控制系統,通過將輸入信號與壓控振蕩器(VCO)輸出信號之間的相位進行比較,產生相位誤差電壓經處理後去調整壓控振蕩器的相位。當環路鎖定時,輸入信號與壓控振蕩器輸出信號頻差為零,相位差不再隨時間變化,此時誤差控制電壓為一固定值,壓控振蕩器輸出頻率與輸入信號頻率相等,即fout=(N/R)*fin。鎖相環基本原理框圖如圖1所示。

  

  鎖相環主要結構由VCO、鑑相器(PFD)、分頻器和環路濾波器(LPF)組成。其中,PFD主要功能是進行相位比較的,它把VCO輸出信號N分頻後與輸入頻率R分頻後進行比較,產生誤差控制電壓。LPF的作用是濾除誤差電壓中的高頻成分和噪聲,以保證環路所要求的性能,提高系統的穩定性。VCO受控制電壓的控制,使其輸出頻率向參考信號的頻率靠近,兩者頻率之差越來越小,直至消除頻差而相位同步實現鎖定。在實際設計中,可以通過程序改變分頻比R、 N,從而獲得需要的穩定輸出頻率。

  2 方案設計與實現

  2.1 鎖相環晶片ADF4106結構功能介紹

  ADF4106是ADI公司生產的集成鎖相環頻率合成器晶片,利用該晶片可以實現無線收發機上變頻和下變頻部分的本地振蕩。ADF4106由一個低噪聲數字PFD、一個精確的電荷泵、一個可編程基準分頻器R(14位)、可編程A(6位)、B(13位)計數器和一個雙模前置分頻器P/P+1組成。A、B 計數器和雙模前置分頻器相連接實現一個分頻器N,且N=PB+A。該晶片具有6GHz的頻率帶寬,2.7V~3.3V的供電電壓,獨立的電荷泵供電電壓,可編程的雙模前置分頻器P/P+1,其值可取8/9、16/17、32/33和64/65,同時還具有三線串行接口、模擬數字鎖定檢測、硬體軟體低功耗模式等特性。ADF4106同外部LPF和VCO可以組成一個完整的PLL電路。由於ADF4106的寬帶特性消除了許多高頻系統中倍頻器的使用,從而簡化了系統結構和降低了成本。

  

  在本文設計中,設計實現2GHz的頻率合成器,且要求2GHz頻率信號分兩路輸出,並保證其中一路輸出信號功率達到13dBm。該電路主要由ADF4106、LPF、VCO和射頻信號輸出部分組成。根據圖1,選取輸入信號頻率fin=10MHz,該信號在進入ADF4106的Refin引腳前通過一個T型匹配網絡來實現阻抗匹配。為了保證PFD輸入信號頻率為1MHz,需要通過編程設定基準分頻器R的值為10,分頻器N的值為2000。

  ADF4106具有一個簡單的SPI兼容串行接口向器件引腳CLK、DATA、LE寫數據,當LE為上升沿時,將CLK每個時鐘上升沿存儲到寄存器中的24位數據送入合適的鎖存器中。串行輸入時序圖如圖2所示。

  

  2.2 LPF設計

  LPF在頻率合成器設計過程中直接影響到頻率合成器的相位噪聲和轉換頻率,由於PFD的輸出不但包含直流控制信號,還有一些高頻諧波成分, LPF通過對電阻電容進行適當的參數設置,可以濾除高頻成分,避免這些諧波對下一級VCO電路產生影響。LPF可以分為有源濾波器和無源濾波器,本文設計的無源LPF將電荷泵輸出電流轉換成控制電壓,同時抑制鑑相頻率的輸出紋波。在電路設計過程中,由於二階LPF很難抑制環路帶寬頻率十倍以上的紋波,所以採用三階LPF[3],提高對雜散頻率的抑制程度。三階LPF的電路圖如圖3所示,對於LPF中電容和電阻的數值,可以通過Analog器件公司(ADI)提供的LPF仿真軟體ADIsimPLL和安捷倫公司(註:現更名為是德科技公司)的ADS仿真軟體進行仿真得到,通過設定相關參數,並經過不斷的優化和調試得出LPF各器件參數值為:C1=100pF,C2=1.5nF,C3=20pF,R1=4.3kΩ,R2=6.2kΩ。

  

  2.3 VCO功能介紹

  VCO作為一個電壓頻率轉換器,由於其能夠產生最終輸出信號頻率,所以在PLL中佔有重要地位。VCO是一種具有線性控制特性的調頻振蕩器,其輸出頻率隨控制電壓的改變而改變,使輸出信號頻率向參考信號的頻率接近,直至消除頻差實現鎖定。

  VCO [4]具有相位噪聲、頻率穩定度、頻率範圍、諧波抑制等器件特性。本文從設計指標要求考慮,選取Z-Communications公司的CRO2000作為壓控振蕩器,由於該器件具有較低的相位噪聲、很好的諧波抑制、較好的線性度以及容易焊接的器件封裝,故選取該器件作為PLL的VCO,並在實際應用中取得良好的性能。

  

  2.4 射頻通路設計

  由於VCO輸出負載阻抗為50Ω,故要求2GHz輸出信號射頻走線阻抗[5]同樣為50Ω,本文印製板使用疊層的方式,其中第一層介質材料為 Rogers4350B,板厚為20mil,介電常數為3.48,通過仿真軟體Polar Si9000計算得到射頻走線寬度為40mil。射頻通路設計框圖如圖4所示。

  本文要求2GHz頻率信號通過Y型電阻式功分器分兩路輸出,並保證其中一路輸出信號功率達到13dBm。由於VCO輸出信號功率較小,需要在通路中加入放大器ERA-5SM,保證輸出功率值,同時為了抑制2GHz信號之外的諧波和非諧波等幹擾,需要在兩個通路輸出端加上低通濾波器LFCN-2000。

  2.5 鎖相環頻率器電路原理圖及測試結果

  基於上述鎖相環頻率器各模塊的介紹和設計,最終電路設計如圖5所示。根據圖5所示原理圖,畫出相應的PCB外協加工,將加工的印製板安裝到提前設計好的屏蔽盒中進行測試,安捷倫N9020A測試結果如圖6、圖7所示。其中圖6為輸出信號功率測試結果,圖7為相位噪聲測試結果。

  

  由圖6可知,在輸出信號2GHz處功率為14.22dBm,滿足信號功率達到13dBm的要求。同時由圖7可知,輸出信號單邊帶相噪為-103.136dBc/Hz@10kHz處,同樣滿足設計指標。

  

  3 總結

  頻率合成器在現代通信系統中具有舉足輕重的地位,其性能的好壞決定了通信系統的性能指標。本文基於鎖相環晶片ADF4106設計的頻率器具有低噪聲、低功耗、低成本及電路結構簡單等特點,從而被廣泛應用於無線通信系統領域。

打開APP閱讀更多精彩內容

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容圖片侵權或者其他問題,請聯繫本站作侵刪。 侵權投訴

相關焦點

  • 基於TMS320F28335的微網鎖相環的設計方案探討
    文獻[3]對基於Park變換的鎖相環進行分析,其可以通過調節鎖相環的帶寬,來獲得較強的諧波抑制能力;但當三相電壓不平衡時,鎖相角輸出存在不可消除的2次諧波,從而降低併網電能質量和系統穩定性。此外,上述鎖相方法主要用於微網的併網階段,無法實現微網不同模式的平滑切換。
  • 微電網逆變器鎖相環的設計及實現
    最終,基於TMS320F28335搭建一臺原理樣機,實驗結果表明文中給出的鎖相環模型的有效性和可行性。鎖相環需要給微網系統提供相位信息,從而產生電流基準,所以其對微網模式的切換起到關鍵的作用。目前用於微網的鎖相環存在很多不足,文獻[2]將三相電壓經過Clark變換得到其α,β分量,進而得到其相角值,這種方法對輸入電壓諧波的抑制作用弱。
  • 提高環路的穩定性的CMOS電荷泵鎖相環電路設計
    提高環路的穩定性的CMOS電荷泵鎖相環電路設計 電子設計 發表於 2018-12-25 09:37:00 鎖相環(phase-locked loop,PLL
  • 改進型CMOS電荷泵鎖相環電路的應用設計
    本文設計了一種寬頻率範圍的CMOS鎖相環(PLL)電路,通過提高電荷泵電路的電流鏡鏡像精度和增加開關噪聲抵消電路,有效地改善了傳統電路中由於電流失配、電荷共享、時鐘饋通等導致的相位偏差問題。本文引用地址:http://www.eepw.com.cn/article/201612/327774.htm設計了一種倍頻控制單元,通過編程鎖頻倍數和壓控振蕩器延遲單元的跨導,有效擴展了鎖相環的鎖頻範圍。
  • 鎖相環頻率合成器ADF4150HV的功能、優勢及應用範圍
    打開APP 鎖相環頻率合成器ADF4150HV的功能、優勢及應用範圍 佚名 發表於 2020-11-25 12:28:05 Analog Devices, Inc推出的鎖相環(PLL)頻率合成器ADF4150HV,該器件適用於多種應用,包括微波點對點系統、專有移動無線電(PMR)、甚小孔徑 終端(VSAT)、測試和儀器儀表設備、航空航天系統等。
  • LMDS射頻單元鎖相環式本振源設計詳細講解
    LMDS射頻單元鎖相環式本振源設計詳細講解 工程師2 發表於 2018-05-15 10:53:00 中心論題: 分頻式鎖相環倍頻原理
  • 基於CD4046高速鎖相環的控制電路
    為了解決傳統感應加熱電源開關損耗較高及功率因數較低的不良效果,本文設計出了一種以集成高速鎖相環CD4046為核心的控制電路,該控制電路可以對逆變器進行實時頻率跟蹤,根據反饋信號做出合理的相位補償,確保逆變器工作於弱感性狀態,並在獲得較高輸入功率因數的同時實現開關零電壓功能,實驗結果表明該控制電路結構簡單
  • 基於MB1504的鎖相頻率源電路設計
    0 引言  由鎖相環構成的間接式頻率合成器在無線通信領域發揮著非常重要的作用。通常採用鎖相頻率合成器的輸出信號來作為無線接收機中的本振信號,以使直接頻率調製器、頻率解調器能夠從輸入信號中再生載波。而鎖相頻率合成主要是通過晶體振蕩器提供的標準頻率,在給定的頻率範圍內產生與該晶體振蕩器穩定度相同的大量離散頻率信號。 本文介紹用集成電路MAX2620和集總LC元件構成窄帶VCO電路模塊,然後同集成鎖相頻率合成器晶片MB1504一起構成鎖相環式低噪聲、高穩定性的鎖相頻率源電路的設計方法。
  • 基於壓控振蕩器(VCO)的高性能鎖相環(PLL)設
    簡介「鎖相環」(PLL)是現代通信系統的基本構建模塊。PLL通常用在無線電接收機或發射機中,主要提供「本振」(LO)功能;也可用於時鐘信號分配和降噪,而且越來越多地用作高採樣速率模數(A/D)轉換的時鐘源。隨著集成電路加工中功能器件的尺寸縮小,器件電源電壓也呈下降趨勢,包括PLL和其它混合信號功能所用的電源。
  • 基於CPLD的光伏逆變器鎖相及保護電路設計
    0 引言   在光伏併網系統的逆變器電路中,對電網電壓的鎖相是一項關鍵技術。由於電力系統在工作時會產生較大的電磁幹擾,因此,其簡單的鎖相方法很容易受到幹擾而失鎖,從而導致系統無法正常運行。在這種情況下,設計採用對電網電壓進行過零檢測後再將信號送人CPLD,然後由CPLD實現對電網電壓進行數字鎖相的方法,可以有效地防止相位因幹擾而發生抖動或者失鎖的現象,保證系統的正常運行。
  • 鎖相環應用的例子
    打開APP 鎖相環應用的例子 發表於 2019-06-12 14:57:06  1、鎖相環在調製和解調中的應用
  • 驅動高壓鎖相環頻率合成器電路的 VCO
    鎖相環(PLL)電路是由壓控振蕩器(VCO)和鑑相器組成的反饋系統,振蕩器信號跟蹤施加的頻率或相位調製信號是否具有正確的頻率和相位。需要從固定低頻率信號生成穩定的高輸出頻率時,或者需要頻率快速變化時,都可以使用PLL。典型應用包括採用高頻率、電信和測量技術實現濾波、調製和解調,以及實現頻率合成。
  • PLL鎖相環的基本結構及工作原理
    捕捉過程與跟蹤過程是鎖相環路的兩種不同的自動調節過程。  由此可見,自動頻率控制(AFC)電路,在鎖定狀態下,存在著固定頻差。而鎖相環路控制(PLL)電路,在鎖定狀態下,則存在著固定相位差。雖然鎖相環存在著相位差,但它和基準信號之間不存在頻差,即輸出頻率等於輸入頻率.這也表明,通過鎖相環來進行頻率控制,可以實現無誤差的頻率跟蹤.其效果遠遠優於自動頻率控制電路。
  • 基於DSP的高階COSTAS鎖相環的設計
    但是,MPSK調製信號是抑制載波的信號,不能用常規的鎖相環或窄帶濾波器直接提取參考載波。而且不同於一些相位連續的調製信號,其載波相位變化只能取有限的幾個離散值,說明調製信號中包含了參考載波的相位信息。可以通過非線性處理,消除信號中的調製信息,恢復調製信號中的隱含的載波信號,從而完成信號的相干解調。目前,常用的MPSK載波恢復的方法包括:平方環法,鎖相環法等。
  • 國產新鎖相的原理研究與技術開發取得重要進展
    相位鎖定技術是1932年「相干通訊」的發明基礎上演變而來,後來成為時間維度維持同步的重要「鎖相環」方法。從時間維度同步拓展到信號強度維度,基於相敏檢波將較高頻率的交變幅度信號下變頻到較低頻率抑制了噪聲的信號,形成在微弱信號測量中通常必不可少的鎖相放大器。
  • 一種雙相位鎖相放大電路設計
    摘要 為更好地提取被噪聲淹沒的微弱信號,在分析了鎖相放大器原理的基礎上,採用CD4046和AD630設計了一個雙相位鎖相放大器,並進行了實驗驗證,實驗驗證結果表明
  • 鎖相環在調製和解調中的應用及概念解析
    1.鎖相環的基本組成 許多電子設備要正常工作,通常需要外部的輸入信號與內部的振蕩信號同步,利用鎖相環路就可以實現這個目的。 鎖相環路是一種反饋控制電路,簡稱鎖相環(PLL)。鎖相環的特點是:利用外部輸入的參考信號控制環路內部振蕩信號的頻率和相位。
  • 一種全數字UPS逆變器鎖相控制技術的研究
    本文主要討論在基於TMS320LF2407數位化控制平臺的UPS中的關鍵技術之一-鎖相控制技術。因此,UPS系統引入了鎖相控制技術,軟體鎖相技術是數位化UPS的重要環節之一。快速可靠的軟體鎖相跟蹤技術可以準確地為逆變器數位化控制提供與電網電壓同頻同相的標準電壓參考正弦波。  3.鎖相環基本原理  鎖相環是一個閉環的相位控制系統,能夠自動跟蹤輸入信號的頻率和相位。
  • GPS現代化與全球衛星導航系統——L2C優點與鎖相環
    81.鎖相環L2C信號傳輸功率比L1載波的C/A碼弱2.3 dB,電離層延遲卻比L1信號要大,但L2C對用戶更友善。CL導頻信號數據通道沒有數據比C/A相關保護好250倍(24 dB)。在很大程度上,基於這一事實,即接收機可用鎖相環跟蹤CL的異頻通道,而不是平方科思塔斯環(squaring Costas loop),其可保持CM、C/A和P(Y)鎖定,見圖1所示。事實上,從較弱信號和後續抵抗連續波幹擾中使得跟蹤技術改進成為可能。為了說明實際其是如何工作的,接收機鎖定L2C後獲得一個普通序列。
  • 基於高頻感應加熱技術電源鎖相控制的應用與分析
    由於熱處理現場作業條件複雜,幹擾因素較多,在設計時要儘量減少幹擾源和減弱或消除外界幹擾對系統的影響,因此,根據實際情況控制方案不停地在改進中。感應加熱電源逆變器按其負載補償電容所處的位置不同,可分為電流型逆變器和電壓型逆變器。電流型逆變器具有電路結構簡單,電源運行可靠,對負載適應能力強及過流保護容易等優點,圖1即是電流型逆變電路的拓撲。