容性負載運算放大器的影響

2020-11-26 電子產品世界

問:為什麼我要考慮驅動容性負載問題?

本文引用地址:http://www.eepw.com.cn/article/187131.htm

答:通常這是無法選擇的。在大多數情況下,負載電容並非人為地所加電容。它常常
是人們不希望的一種客觀存在,例如一段同軸電纜所表現出的電容效應。但是在有些情況下
,要求對運算放大器的輸出端的直流電壓進行去耦。例如,當運放被用作基準電壓的倒相或
驅動一個動態負載時。在這種情況下,你也許在運放的輸出端直接連接旁路電容。不論哪種
情況,容性負載都要對運放的性能有影響。

問:容性負載如何影響運放的性能?
答:為簡單起見,可將放大器看成一個振蕩器。每個運放都有一個內部輸出
電阻RO,當它與容性負載相接時,在運放傳遞函數上產生一個附加的極點。正如圖1(b)波
特圖幅頻特性曲線表示,附加極點的幅頻特性斜率比主極點20dB/十倍頻程更徒。從相頻特
性曲線圖1(c)中可以看出,每個附加極點的相移都增加-90°。我

圖1 容性負載電路及其波特圖

們可用圖1(b)或圖1(c)來
判斷電路的穩定性。從圖1(b)中可以看出,當開環增益和反饋衰減之和大於1時,電路會
不穩定。同樣,在圖1(c)中,如果某一工作頻率低於閉環帶寬,在這個頻率下環路相移超過
-180°時,運放會出現振蕩。電壓反饋型運算放大器(VFA)的閉環帶寬等於運放增益帶寬積(
GBP,或單位增益頻率)除以電路閉環增益(A CL )。運算放大器電路的相位裕度定義為使電路不穩定所要求的閉環帶寬處對應的附加相移(即環路相移十相位裕度=-180°)。當相位裕度為0時,環路相移為-180°,此運放電路不穩定。通常,當相位裕度小於45°時,會出現問題,例如頻響「尖峰」,階躍響應中的過衝或「振鈴」。為了使相位裕度留有餘地,容性負載產生的附加極點至少應比電路的閉環帶寬高10倍,如果不是這樣電路可能不穩定。

問:那麼我應該如何處理容性負載?
答:首先我們應該確定運放是否能穩定地驅動自身負載。許多運放數據手冊都給出「
容性負載驅動能力」這項指標。還有一些運放提供「小信號過衝與容性負載關係曲線」,從
中你可以看到過衝與附加負載電容呈指數關係增加,當達到100%時,運放不穩定。如果有
可能,應該使運放過衝遠離100%。還應注意這條曲線對應指定增益。對於VFA,容性負載驅
動能力隨增益成比例增加。所以,如果在增益為1時,VFA可穩定驅動100pF容性負載,那麼
在增益為10時,便能驅動1000pF容性負載。也有少數運放的產品說明中給出開環輸出電阻R
O,從而可以計算出上述附加極點的頻率fP= 1/2πROCL 。如果附加極點fP大於上述電路帶寬10倍,則電路穩定。如果運放的產品說明沒有提供容性負載驅動能力或開環輸出電阻的指標,也沒有給出過衝與容性負載關係曲線,那麼要保證電路穩定,你必須對容性負載採取必要的補償措施。要使標準運放驅動容負載工作穩定有許多處理方法,下面介紹幾種。

(1)提高噪聲增益法
使低頻電路穩定的有效方法,也是設計者常常忽略的方法,就是增加電路的閉環增益(即噪
聲增益),而不改變信號增益,這樣可在開環增益與反饋衰減到0dB帶寬之積恆定條件下降低
噪聲帶寬。具體電路如圖2所示。在圖2(a)中,在運放的兩個輸入端之間接電阻RD。此時
電路的增益可由給定公式計算。因為是噪聲增益而不是信號增益支配穩定性,所以

圖2 提高效大器噪聲增益電路
電路穩定性的提高不影響信號增益。為保證電路穩定,最簡單的方法是使噪聲帶寬至少應比
容性負載極點頻率低10倍頻程。

圖3 環路增益波特圖
這種方法的缺點是輸入端電壓噪聲和輸入失調電壓被放大產生附加的輸出電壓噪聲和輸出失
調電壓增加。用一個電容CD與電阻RD串聯可以消除附加的直流失調電壓,但增加的電壓噪聲是器件固有的,不能消除。當選用CD時,其電容值應儘可能大。為保證噪聲極點至少低於「噪聲帶寬」10倍,CD最小應取10A NOISE /2πRDGBP。

(2)環路外補償法
這種方法是在運放的輸出端和負載電容之間串入一個電阻RX,如圖4所示。雖然RX加在反饋環路的外部,但它可將負載電容產生的附加零點頻率fZ作用到反饋網絡的傳遞函數,從而可以減小高頻環路相移。為了保證電路穩定,RX的取值應該使附加零點頻率至少比運放電路閉環帶寬低10倍。電路加入RX使電路性能不會像方法1那樣增加輸出噪聲,但是從負載端看進去的輸出阻抗要增加。由於RX和RL構成分壓器,從而會使信號增益降低。如果RL已知並且適當地恆定,那麼增益降低值可通提高運放電路的增益來補償。這種方法用於驅動傳輸線路非常有用。RL和RX值必須等於電纜的特徵阻抗(通常為50Ω和75Ω),以免產生駐波。因此,先確定RX值,其餘其它電阻值要使放大器的增益加倍,用來補償由電阻分壓作用降低的信號增益,從而解決問題。

電容相關文章:電容原理 電容傳感器相關文章:電容傳感器原理 電子負載相關文章:電子負載原理

相關焦點

  • 容性負載如何將放大器變為振蕩器?如何處理容性負載?
    容性負載如何將放大器變為振蕩器?如何處理容性負載? 亞德諾半導體 發表於 2021-01-07 15:40:12 容性負載一定會影響運算放大器的性能。簡單地說,容性負載可以將放大器變為振蕩器。
  • 運算放大器驅動容性負載要考慮的穩定因素
    運算放大器驅動容性負載的能力受到以下幾個因素的影響: 放大器的內部架構(例如,輸出阻抗,增益和相位裕度,內部補償電路) 負載阻抗的性質 反饋電路的衰減和相移,包括輸出的影響負載,輸入阻抗和雜散電容。
  • 運算放大器容性負載驅動分析
    在大多數情況下,負載電容並非人為地所加電容。它常常是人們不希望的一種客觀存在,例如一段同軸電纜所表現出的電容效應。但是在有些情況下,要求對運算放大器的輸出端的直流電壓進行去耦。例如,當運放被用作基準電壓的倒相或驅動一個動態負載時。在這種情況下,你也許在運放的輸出端直接連接旁路電容。不論哪種情況,容性負載都要對運放的性能有影響。
  • 容性負載雙極性高壓功率放大器研究測試
    高壓線性放大器主要應用在壓電材料驅動、光電管、光譜儀、微機電、納米科技工程等方面。此類應用一般要求放大器輸出電壓較高、穩定性好、線性度高等,讓負載為容性時,為得到較好的動態性能,還要求高壓功率放大器具有很高的電流驅動能力。
  • 如何輕鬆穩定帶感性開環輸出阻抗的運算放大器?
    對於帶感性開環輸出阻抗的運算放大器,閉環輸出阻抗將具有雙感性。圖1顯示了運算放大器閉環輸出阻抗的兩個示例。左邊是阻性開環輸出阻抗;右邊是開環輸出阻抗中的感性區域。對於左側的阻性開環輸出阻抗,注意到在大約10 Hz上, Zout隨頻率增加,並表現為一個16.4µH的電感。右邊的感性開環輸出阻抗示例有三個區域:容性、阻性和感性。這使得閉環輸出阻抗分別為阻性、雙感性和感性。
  • 電流反饋運算放大器及RF有什麼作用
    非反相輸入的阻抗很高,而緩衝器的輸出(作為放大器的反相輸入)則是低阻抗。相比之下,電壓反饋放大器的兩個輸入端都為高阻抗。   電流反饋運算放大器的輸出是電壓,並且它與流出或流入運算放大器反相輸入端的電流有關,兩者的關係滿足一個複雜的函數,名為互阻抗Z(s)。直流下的互阻抗值很大,並且與電壓反饋運算放大器相似,會隨頻率的增加而單極滾降。
  • 運算放大器設計中需要注重的細節問題
    作為電子工程師,運算放大器算是很常見的一種IC了。如果今天還說加法電路,減法電路、乘法電路、指數電路什麼的,未免對不起大家。那麼,今天就說說一些設計的細節內容。
  • 使用合適的高電壓運算放大器安全、高效地控制和放大高電壓
    更多的問題則出現在通過運算放大器放大電壓方面,設計人員面臨的一些普遍問題包括: 運算放大器的選擇和應用 優化高壓器件的性能 為運算放大器提供 DC 高壓軌,可能與負載電源是同一條 確保高電壓安全性,滿足布局和結構的法規要求 運算放大器的選擇和應用 高電壓運算放大器與傳統放大器有所不同。
  • 運算放大器會發生振蕩的原因是什麼
    打開APP 運算放大器會發生振蕩的原因是什麼 衡麗電子 發表於 2020-11-19 16:19:35 反饋為電路的穩定性帶來了諸多好處,如減小非線性失真的影響,降低對外界幹擾的增益靈敏度,然而反饋的引入也帶來了相應的問題:可能出現振蕩。
  • 如何高效選擇和使用精密運算放大器
    本文將介紹各種精密運算放大器的作用和細微差別及其設計考慮因素,然後,以 Analog Devices 的解決方案為例,運用這些設計考慮因素來說明如何選擇並有效應用精密運算放大器。 精密運算放大器的作用 設計人員之所以傾向於使用具有較低精度運算放大器的大規模 IC,主要是因為只需「校準」運算放大器的缺陷,即可確保傳感器通道的性能。
  • 運算放大器的分類與運算放大器在使用中的注意事項
    運算放大器(常簡稱為「運放」)是具有很高放大倍數的電路單元。在實際電路中,通常結合反饋網絡共同組成某種功能模塊。由於早期應用於模擬計算機中,用以實現數學運算,故得名「運算放大器」,此名稱一直延續至今。運放是一個從功能的角度命名的電路單元,可以由分立的器件實現,也可以實現在半導體晶片當中。隨著半導體技術的發展,如今絕大部分的運放是以單片的形式存在。
  • 深度分析同相放大器的使用
    而反相放大器就受到信號內阻的影響。但是同相放大器也有一定的不便:如果在同相運放的反相端進行零點調節或者添加加法電路,會引起信號源阻抗變化導致增益的改變,這需要特別注意。一般在使用同相放大器時,反相端除了連接反饋電路外,不引入其他的電路。
  • 運算放大器的作用(運算放大器的實際應用)
    運算放大器(簡稱「運放」)是具有很高放大倍數的電路單元。在實際電路中,通常結合反饋網絡共同組成某種功能模塊。它是一種帶有特殊耦合電路及反饋的放大器。其輸出信號可以是輸入信號加、減或微分、積分等數學運算的結果。由於早期應用於模擬計算機中,用以實現數學運算,故得名「運算放大器」。
  • 運算放大器自激震蕩電路設計大總結
    這也是對於電壓反饋來說,容性負載驅動能力隨閉環增益成比例增加。所以,如果閉環增益為1時,VFA可穩定驅動100pF容性負載,那麼閉環增益為10時,便能驅動1000pF容性負載但由於設計原因,閉環增益的大小通常不是能夠隨便改變的,故該方法適用性不強。  (二 )增大相位裕度  要求在穿越頻率點上,開環傳遞函數G(S)*H(S)的相移應該與180°保持足夠的裕量。
  • 運算放大器工作原理
    運算放大器是一種集成電路,它是將電阻器、電容器、二極體、晶體三極體以及它們的連接線等全部集成在一小塊半導體基片上的完整電路。集成運算放大器是模似集成電路中應用最多的一種。   集成運算放大器,簡稱集成運放或運放。它的電路圖型符號如下圖1一1所示。
  • 應該如何才能處理振蕩運算放大器
    鑑於反饋通路中相移(或者稱作延遲)引起的諸多問題,我們一直在追求運算放大器的穩定性。通過上周的討論我們知道,電容性負載穩定性是一個棘手的問題。 如果受反饋網絡電阻影響的運算放大器輸入電容(加上一些雜散電容)形成的相移或者延遲過大,則簡易非反相放大器便會不穩定,或者出現大量過衝和振鈴。您可以通過減少該節點的雜散電容來獲得一定的改善,其可以最小化這種連接的電路板線路面積。使用某個特定的運算放大器時,輸入電容(差分電容+共模電容)為固定值—您會受到它的束縛。
  • NMOS集成運算放大器
    NMOS集成運算放大器中的器件全由NMOS FET構成,它分成E/E型(全由增強型NMOS FET構成)和E/D型(由增強型和耗盡型NMOS FET構成)兩類。
  • 運算放大器裡面是什麼
    1.通用型運算放大器:就是以通用為目的而設計的。這類器件的主要特點是價格低廉、產品量大面廣,其性能指標能適合於一般性使用。   2.低溫漂型運算放大器:在精密儀器、弱信號檢測等自動控制儀表中,總是希望運算放大器的失調電壓要小且不隨溫度的變化而變化。低溫漂型運算放大器就是為此而設計的。
  • 運算放大器的噪聲分析與設計
    1 音頻功放中前置運算放大器的功能  如圖1所示,D類音頻功率放大器主要由以下幾個模塊組成:前置運算放大器、調製級、偏置、控制級、驅動級及輸出功率管級(BTL);前置運算放大器位於整個結構的最初端,本設計中,要求前置運放有正常工作模式(play)及噪聲抑制工作模式(mute)兩種工作模式,在正常工作模式下,運放接收信號源,正常工作,後面各級完成相應調製及信號的再生
  • 運算放大器之單端模式和差分放大器知識講解
    運算放大器簡稱為運放,它是一种放大設備,通常在其輸入輸出端子之間與電容器和電阻器之類的組件一起使用,本質上是模擬設備的核心部分。在本文將對單端模式和差分放大器做一個簡單介紹。   在電路圖的繪製過程中,為了便於繪製複雜的電路圖,電子運算放大器通常以簡單的三角形來表示,其中內部組件未單獨表示。