運算放大器驅動容性負載要考慮的穩定因素

2020-11-24 電子發燒友

問:ADI已經發布了大量有關處理電容負載和書籍中其他穩定性問題的信息,例如放大器研討會系列,早期的Analog Dialogue期刊以及一些設計工具。但是,我現在需要複習。

A:好的。這就好了!

電容負載經常會產生問題,部分原因是它們會降低輸出帶寬和壓擺率,但主要是因為運算放大器反饋環路中產生的相位滯後會導致不穩定。雖然一些電容負載是不可避免的,但放大器經常受到足夠的電容負載以引起過衝,振鈴甚至振蕩。當必須驅動大容性負載(例如LCD面板或端接不良的同軸電纜)時,問題尤其嚴重 - 但精密低頻和直流應用中也會出現令人不快的意外情況。

將會如此可以看出,運算放大器在配置為單位增益跟隨器時最容易出現不穩定性,或者是因為(a)環路中沒有衰減,或(b)大的共模擺動,儘管不會顯著影響精度信號增益可以將環路增益調製到不穩定的區域。

運算放大器驅動容性負載的能力受到以下幾個因素的影響:

  1. 放大器的內部架構(例如,輸出阻抗,增益和相位裕度,內部補償電路)
  2. 負載阻抗的性質
  3. 反饋電路的衰減和相移,包括輸出的影響負載,輸入阻抗和雜散電容。

在上面引用的參數中,放大器輸出阻抗,由輸出電阻 R O 表示,是影響容性負載性能的最重要因素之一。理想情況下, R O = 0的其他穩定運算放大器將驅動任何容性負載而不會出現相位下降。

為了避免因輕負載而犧牲性能,大多數放大器在內部都沒有經過大量的容性負載補償,因此必須使用外部補償技術來優化那些必須處理運算放大器輸出端的大容性負載的應用。典型應用包括採樣保持放大器,峰值檢波器和驅動未端接同軸電纜。

如圖1和圖2所示,電容負載會影響開環增益同樣,無論有源輸入是在同相還是在反相端:負載電容 C L ,與開環輸出形成一個極點阻力, R O 。加載的增益可表示如下:

A 是放大器的空載開環增益。

-20由極點貢獻的dB /十倍斜率和90°滯後,加到-20 dB斜率和放大器貢獻的90°(加上任何其他現有滯後),導致閉合率(ROC)增加到一個值每十年至少40 dB,這反過來會導致不穩定。

本說明討論了容性負載對某些放大器電路性能影響的典型問題,並提出了解決不穩定性問題的技巧他們提高了。

問:那麼,不同的電路需要不同的技術?

A:是的,絕對!您將選擇最適合您設計的補償技術。下面詳細說明了一些例子。例如,這是一種補償技術,它具有通過RC反饋電路濾除運算放大器噪聲的額外好處。

圖3顯示了一種常用的補償技術,通常被稱為 in - 循環補償。一個小串聯電阻 R x 用於將放大器輸出與 C L 分離;插入反饋環路的一個小電容 C f ,在 C L 周圍提供高頻旁路。

為了更好地理解這種技術,請考慮圖4所示電路的重繪反饋部分.VB連接到放大器的負輸入。

想一想電容, C f C L ,作為直流開路和高頻短路。考慮到這一點,並參考圖4中的電路,讓我們一次將這個原理應用於一個電容器。

案例1(圖5a):

C f 短路時, R x << R f R o << R in ,極點和零點是函數 C L R o R x

因此,

案例2.(圖5b):

C L 打開時,極點和零點是 C f 的函數。

因此,

通過將情況1中的極點等於情況2中的零,並將情況2中的極點等於情況1中的零,我們推導出以下兩個方程式:

C f 的公式包括術語 A cl (放大器關閉 - 循環增益,1 + R f / R in )。通過實驗,發現1 / A cl 項需要包含在 C f 的公式中>。對於上述電路,僅使用這兩個方程就可以補償任何帶有任何電容負載的運算放大器。

雖然這種方法有助於防止在使用大容性負載時振蕩,但它會降低閉環電路帶寬急劇下降。帶寬不再由運算放大器確定,而是由外部組件確定, C f R f ,產生閉環帶寬: f -3 dB = 1 /(2π C f R f )。

這種補償技術的一個很好的實際例子可以用AD8510看到,這款放大器可以安全地驅動高達200 pF,同時仍能保持45°相位單位增益交叉的餘量。 AD8510採用圖3電路,增益為10,輸出端負載電容為1 nF,典型輸出阻抗為15歐姆, R x 和 C f 為2歐姆和2 pF。圖6和圖7的方波響應顯示了無補償振鈴的快速響應,以及較慢但單調的校正響應。

在圖7中,請注意,因為< em> R x 位於反饋迴路內部,其存在不會降低直流精度。但是, R x 應始終保持適當的小,以避免輸出擺幅過大和轉換速率降低。

注意:這裡討論的行為通常用於常用的電壓反饋放大器。使用電流反饋的放大器需要不同的處理 - 超出了本討論的範圍。如果這些技術與電流反饋放大器一起使用, C f 中固有的積分將導致不穩定。

環路外補償

問:是否有更簡單的補償方案使用更少的組件?

A:是的,最簡單的方法是使用與輸出串聯的單個外部電阻。這種方法有效但性能昂貴(圖8)。

這裡有一個電阻R 系列,位於輸出和負載之間。該電阻的主要功能是將運算放大器輸出和反饋網絡與容性負載隔離。在功能上,它在反饋網絡的傳遞函數中引入了零,這減少了在較高頻率下的環路相移。為了確保良好的穩定性,R 系列的值應使得零增加至少比放大器電路的單位增益交叉帶寬低十倍。所需的串聯電阻量主要取決於所用放大器的輸出阻抗;從5歐姆到50歐姆的值通常足以防止不穩定。圖9顯示了OP1177的輸出響應,其負載為2 nF,正輸入端為200 mV峰峰值信號。圖10顯示了相同條件下的輸出響應,但信號路徑中的電阻為50歐姆。

輸出信號將通過系列的比率衰減抵抗總阻力。這將需要更寬的放大器輸出擺幅以獲得滿量程負載電壓。非線性或可變負載會影響輸出信號的形狀和幅度。

緩衝網絡

問:如果我使用的是軌到軌放大器,你能建議一種能夠保持輸出擺幅並保持增益精度的穩定方法嗎?

A:是的,RC系列電路從輸出到接地,緩衝器方法適用於需要全輸出擺幅的低壓應用(圖11)。

取決於容性負載,應用工程師通常採用經驗方法來確定 R s C s 的正確值。這裡的原理是對發生峰值的附近的頻率進行電阻性地降低放大器的輸出 - 從而緩衝放大器的增益,然後使用串聯電容來降低較低頻率的負載。因此,程序是:檢查放大器的頻率響應以確定峰值頻率;然後,通過實驗應用電阻負載值( R s )將峰值降低到令人滿意的值;然後,計算 C s 的值,使斷點頻率約為峰值頻率的1/3。因此, C s = 3 /(2π f p R s ),其中 f p 是峰值出現的頻率。

在觀察示波器上的瞬態響應(帶電容負載)時,也可以通過反覆試驗確定這些值。 R s C s 的理想值將產生最小的過衝和下衝。圖12顯示了AD8698的輸出響應,響應其正輸入端的400 mV信號,具有68 nF負載。在沒有任何外部補償的情況下,此處的過衝小於25%。如圖13所示,一個簡單的緩衝網絡可將過衝減少到10%以下。在這種情況下, R s C s 分別為30歐姆和5 nF。

問:好的。我理解這些關於處理放大器輸出上的電容負載的例子。現在,輸入端的電容是否也值得關注?

A:是的,運算放大器輸入端的容性負載會導致穩定問題。我們將通過幾個例子來說明。

當運算放大器用作電流輸出DAC的緩衝器/放大器時,一種非常常見且典型的應用是電流 - 電壓轉換。輸入端的總電容包括DAC輸出電容,運算放大器輸入電容和雜散布線電容。

運算放大器輸入端可能出現大電容的另一種常見應用是過濾器設計。一些工程師可能在輸入端放置一個大電容(通常與電阻串聯),以防止RF噪聲通過放大器傳播 - 忽略了這種方法可能導致嚴重振鈴或甚至振蕩的事實。

為了更好地理解代表性案例中的情況,我們分析圖14的電路,展開其反饋電路的等效電路(輸入, V in < / sub>,onrounded)導出反饋傳遞函數:

給出位於

的極點此函數表示噪聲增益(1 /β)曲線在高於中斷頻率 20 dB /十進位, f p 。如果 f p 遠低於開環單位增益頻率,則系統變得不穩定。這對應於約40dB /十倍的閉合速率。閉合速率定義為開環增益(dB)曲線(在大多數感興趣的頻率下為-20 dB /十倍)和1 /β的斜率之間的差異幅度,在頻率附近它們交叉(環路增益= 0 dB)。

為了解決由 C 1 引起的不穩定性,一個電容器, C f ,可與 R 2 並聯,提供零點,可與極點匹配, f < sub> p ,降低閉合率,從而增加相位裕度。對於相位裕度為90°,選擇 C f =( R 1 / R 2 C 1

圖15顯示了AD8605在圖14配置中的頻率響應。

問:我可以預測相位餘量是多少,或者我應該期待多少峰值?

答:是的,方法如下:

您可以使用以下公式確定未補償峰值的數量:

其中 f u 是單位增益帶寬, f z 是1 /β曲線的斷點, C 1 是總電容 - 內部和外部 - 包括任何寄生電容。

相位裕度(Φ m )可通過以下公式確定:

AD8605的總輸入電容約為7 pF。假設寄生電容約為5 pF,則閉環增益將具有5.5 dB的嚴重峰值,使用上述等式。以相同的方式,相位裕度約為29°,運算放大器的自然相位響應為64°,嚴重降低。

問:如何確保運算放大器如果我想在輸入端直接使用RC濾波器,電路是否穩定?

A:您可以使用與上述相似的技術。這是一個例子:

通常希望從放大器的有源輸入端子接地電容,以減少高頻幹擾,RFI和EMI。該濾波電容對運算放大器動態的影響與增加的雜散電容相似。由於並非所有運算放大器都以相同的方式運行,因此有些運算放大器的輸出電容會比其他運放放大。因此,在任何情況下,引入反饋電容 C f 作為補償是有用的。為了進一步降低RFI,放大器端子上的一個小串聯電阻將與放大器的輸入電容相結合,以便在無線電頻率下進行濾波。圖16顯示了一種方法(左圖),與顯著改進的電路(右圖)相比,該方法難以保持穩定性。圖17顯示了它們疊加的方波響應。

問:您之前提到將雜散電容添加到總輸入電容中。雜散電容有多重要?

A:不合理的雜散電容會對運算放大器的穩定性產生不利影響。預測並最小化它是非常重要的。

電路板布局可能是雜散輸入電容的主要來源。該電容發生在運算放大器求和點的輸入走線上。例如,一平方釐米的PC板,其周圍有一個接地層,將產生約2.8 pF的電容(取決於電路板的厚度)。

要減小這個電容:始終保持輸入走線儘可能短。將反饋電阻和輸入源儘可能靠近運算放大器輸入。保持接地平面遠離運算放大器,尤其是輸入端,除非電路需要,並且同相引腳接地。當真正需要接地時,使用寬走線以確保接地的低阻抗路徑。

問:可以將單位增益穩定的運算放大器用於單位 - 獲得? OP37是一款出色的放大器,但必須以至少5的增益使用才能保持穩定。

A:您可以通過欺騙它們來使用此類運算放大器獲得較低的增益。圖18顯示了一種有用的方法。

在圖18中, R B R A 在高頻下提供足夠的閉環增益以穩定放大器, C 1 使其在低頻和直流時恢復為單位。根據放大器的最小穩定增益,計算 R B R A 的值非常簡單。對於OP37,放大器需要至少為5的閉環增益才能保持穩定,因此 R B = 4 R A ,β= 1/5。對於高頻,其中 C 1 的行為類似於直接連接,運算放大器認為它的閉環增益為5,因此是穩定的。在直流和低頻時, C 1 的行為類似於開路,負反饋沒有衰減,電路的行為類似於單位增益跟隨器。

下一步是計算電容值 C 1 。應選擇 C 1 的良好值,使其提供至少比電路轉角頻率低十十倍的中斷頻率( f < sub> -3 dB )。

圖19顯示了響應2 V pp輸入步驟的OP37輸出。使用上面的等式選擇補償分量的值, f c = 16 MHz

問:這種方法是否也可用於反相配置?我仍然可以使用相同的方程式嗎?

A:對於反相配置,分析類似,但是閉環方程式收益略有不同。請記住,運算放大器反相端的輸入電阻現在與高頻 R A 並聯。該並聯組合用於計算 R A 的值,以獲得最小穩定增益。電容值 C 1 的計算方法與同相情況相同。

問:使用這種技術有缺點嗎?

答:確實有。增加噪聲增益會增加較高頻率的輸出噪聲電平,這在某些應用中可能是不可容忍的。在從動配置中應小心使用布線,尤其是高源阻抗。原因是在增益大於1的頻率上通過電容向放大器的同相輸入提供正反饋會引起不穩定性,並增加噪聲。

打開APP閱讀更多精彩內容

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容圖片侵權或者其他問題,請聯繫本站作侵刪。 侵權投訴

相關焦點

  • 容性負載運算放大器的影響
    問:為什麼我要考慮驅動容性負載問題?本文引用地址:http://www.eepw.com.cn/article/187131.htm答:通常這是無法選擇的。
  • 容性負載如何將放大器變為振蕩器?如何處理容性負載?
    容性負載如何將放大器變為振蕩器?如何處理容性負載? 亞德諾半導體 發表於 2021-01-07 15:40:12 容性負載一定會影響運算放大器的性能。簡單地說,容性負載可以將放大器變為振蕩器。
  • 運算放大器容性負載驅動分析
    問:為什麼我要考慮驅動容性負載問題?在大多數情況下,負載電容並非人為地所加電容。它常常是人們不希望的一種客觀存在,例如一段同軸電纜所表現出的電容效應。但是在有些情況下,要求對運算放大器的輸出端的直流電壓進行去耦。例如,當運放被用作基準電壓的倒相或驅動一個動態負載時。在這種情況下,你也許在運放的輸出端直接連接旁路電容。不論哪種情況,容性負載都要對運放的性能有影響。
  • 如何輕鬆穩定帶感性開環輸出阻抗的運算放大器?
    圖1: 阻性Zo,阻性和感性Zout(左);帶感性區域的Zo,帶雙感性的Zout(右);帶電阻性開環輸出阻抗的運算放大器圖2顯示了一個具有阻性開環輸出阻抗的運算放大器驅動容性負載可以看到,等效阻抗在大約40 kHz時(此時Zout的感性區域與容負載相交)具有諧振頻率。此共振頻率會引起運算放大器輸出振蕩,從而導致不穩定。
  • 容性負載雙極性高壓功率放大器研究測試
    高壓線性放大器主要應用在壓電材料驅動、光電管、光譜儀、微機電、納米科技工程等方面。此類應用一般要求放大器輸出電壓較高、穩定性好、線性度高等,讓負載為容性時,為得到較好的動態性能,還要求高壓功率放大器具有很高的電流驅動能力。
  • 使用合適的高電壓運算放大器安全、高效地控制和放大高電壓
    然而,在對這些運算放大器進行選擇、設計導入和布局時,需要有特殊的考慮,以便安全、穩定地滿足系統設計目標。本文將介紹高電壓運算放大器 (>100 V) 獨特卻極為常見的應用,以及如何成功地應用這類運算放大器。發燒友公眾號回復資料可以免費獲取電子資料一份記得留郵箱地址。 為何需要高電壓? 使用高電壓運算放大器的典型應用數量和類型繁多。
  • 電流反饋運算放大器及RF有什麼作用
    這樣會降低運算放大器的閉環互阻,並且在增益增大時開始限制帶寬。在增益為7時,我們仍使用300Ω反饋電阻。在這個增益下,我們不指望能得到電流反饋部件提供的帶寬,並且,當增益高至7以上時,帶寬隨之下降,這非常像一個電壓反饋的特點。另外還應注意,虛線部分表示的是:根據反相輸入電阻或者放大器的穩定度,應該用於某款運算放大器的最低反饋電阻值。兩種因素之一限制了可用反饋電阻的數量。
  • 如何高效選擇和使用精密運算放大器
    本文將介紹各種精密運算放大器的作用和細微差別及其設計考慮因素,然後,以 Analog Devices 的解決方案為例,運用這些設計考慮因素來說明如何選擇並有效應用精密運算放大器。 精密運算放大器的作用 設計人員之所以傾向於使用具有較低精度運算放大器的大規模 IC,主要是因為只需「校準」運算放大器的缺陷,即可確保傳感器通道的性能。
  • 運算放大器自激震蕩電路設計大總結
    這就是電壓跟隨運放易震蕩原因(這也是我們常常會看到運放手冊標有單位增益穩定說明的原因,但電壓跟隨的增益誤差較小)。這也是對於電壓反饋來說,容性負載驅動能力隨閉環增益成比例增加。所以,如果閉環增益為1時,VFA可穩定驅動100pF容性負載,那麼閉環增益為10時,便能驅動1000pF容性負載但由於設計原因,閉環增益的大小通常不是能夠隨便改變的,故該方法適用性不強。
  • 跨阻放大器中的噪聲參數及因素考慮
    跨阻放大器中的噪聲參數及因素考慮 電子設計 發表於 2019-04-15 07:36:00 LTC6268和LTC6269是單/雙500MHz FET輸入運算放大器
  • 運算放大器設計中需要注重的細節問題
    作為電子工程師,運算放大器算是很常見的一種IC了。如果今天還說加法電路,減法電路、乘法電路、指數電路什麼的,未免對不起大家。那麼,今天就說說一些設計的細節內容。
  • 在4–20mA電流環中如何使用高壓、大電流驅動運算放大器
    在4–20mA電流環中如何使用高壓、大電流驅動運算放大器本文討論在過程控制工業應用中如何利用高壓、大電流驅動運算放大器將電壓信號轉換為±20mA或4–20mA電流信號。以MAX9943運算放大器為例,給出了試驗說明和測試結果。
  • 高速電流反饋運算放大器
    如前所述,電路概念雖然出現在數十年之前,但要充分發揮這種架構的優勢,需要採用現代高速互補雙極性工藝。眾所周知,在雙極型電晶體電路中,在所有其他條件相同的情況下,電流的切換速度快於電壓。這構成了非飽和發射極耦合邏輯(ECL)和電流輸出DAC等器件的基礎。在電流開關節點維持低阻抗有助於降低雜散電容的影響,這是高速運行狀態下最大的危害因素之一。電流鏡很好地展示了如何在最少量的延遲下實現電流開關。
  • 運算放大器會發生振蕩的原因是什麼
    打開APP 運算放大器會發生振蕩的原因是什麼 衡麗電子 發表於 2020-11-19 16:19:35 一般而言,放大器檢測到一個輸入誤差,試圖降低它的值,將其響應通過反饋網絡送回輸入端,然後對輸入誤差進行矯正,理想情況下,反饋迴路表現為無延遲的阻尼響應。然而實際情況下,放大器做出響應並將其響應通過反饋網絡到輸入端需要一定的時間,當有反饋延遲時,情況就會變得比較糟糕,由於在環路中有延遲,放大器無法立即檢測到其達到最終閾值的進程,進而傾向於對輸入誤差進行過矯正。
  • 【E課堂】電路測試主要運算放大器參數
    圖1是可用來測試 IQ及其它參數的三種實用電路,其必須考慮若干負載電流情況。這包括測試環路中的反饋電流。實際上,反饋電阻器 Rf也能給器件帶來負載,影響 IQ測量。雙放大器環路可通過增加另一個放大器來達到零輸出要求。精心選擇低輸入偏置電流環路放大器,可使輸出電流產生的誤差非常小。  此外,三運算放大器環路也可幫您測量 IQ,但要注意被測量器件輸出端的 1MΩ 電阻器,這將成為一個問題,因為無論測量哪種參數,它總是一個寄生負載。如果測量輸出負載電流,該電阻器就代表一個附加負載。
  • 一款高性能共源共柵運算放大器設計
    摘要:基於CSMC0.5μm標準CMOS工藝,採用復用型摺疊式共源共柵結構,設計一種摺疊式共源共柵運算放大器。該電路在5V電源電壓下驅動5pF負載電容,採用Cadence公司的模擬仿真工具Spectre對電路進行仿真。
  • 近乎萬能的運算放大器只是神話?
    然後我接著問:「為什麼要用放大器?」大廳裡頓時鴉雀無聲,笑容似乎也在瞬間凝結了。過了幾秒後,有人試著回答:「因為有許多的運算放大器可供選擇。」我承認,的確是這樣。另一個人回答說:「它們很便宜!」這也沒錯,這些運算放大器在解決目前的問題時具有極好的價值。最後,有些人鼓起勇氣說:「它們有很高的增益!」這才是我想要的答案!
  • 運算放大器之單端模式和差分放大器知識講解
    在本文將對單端模式和差分放大器做一個簡單介紹。   在電路圖的繪製過程中,為了便於繪製複雜的電路圖,電子運算放大器通常以簡單的三角形來表示,其中內部組件未單獨表示。實際的運算放大器電路(顯示輸入電壓源,負載電阻和電源)可能如下所示:   一、運放放大器電路的功能   無需分析運放的實際電晶體設計,您就可以輕鬆辨別整個電路的功能
  • 運算放大自激震蕩電路設計大總結
    這就是電壓跟隨運放易震蕩原因(這也是我們常常會看到運放手冊標有單位增益穩定說明的原因,但電壓跟隨的增益誤差較小)。這也是對於電壓反饋來說,容性負載驅動能力隨閉環增益成比例增加。所以,如果閉環增益為1時,VFA可穩定驅動100pF容性負載,那麼閉環增益為10時,便能驅動1000pF容性負載但由於設計原因,閉環增益的大小通常不是能夠隨便改變的,故該方法適用性不強。
  • 確定運算放大器輸出驅動能力的方法分析
    在電路中選擇運算放大器(運放)來實現某一特定功能時,最具挑戰性的選擇標準之一是輸出電流或負載驅動能力。運放的大多數性能參數通常都會在數據手冊、性能圖或應用指南中明確地給出。設計者須根據輸出電流並同時參考運放的其他各類參數,以滿足數據手冊中所規定的產品性能。