採用LM43603降低輻射EMI的PCB布局

2021-01-08 電子發燒友
打開APP
採用LM43603降低輻射EMI的PCB布局

工程師郭婷 發表於 2018-08-22 00:05:00

LM43603 穩壓器是一款易於使用的同步降壓直流/直流轉換器,能夠驅動高達 3A 的負載電流,輸入電壓範圍為 3.5V 至 36V(最大絕對值 42V)。LM43603 以極小的解決方案尺寸提供優異的效率、輸出精度和壓降。擴展系列產品能夠以引腳到引腳兼容封裝提供 0.5A、1A 和 2A 負載電流選項。採用峰值電流模式控制來實現簡單控制環路補償和逐周期電流限制。可選 功能 包括可編程開關頻率、同步、電源正常標誌、精確使能、內部軟啟動、可擴展軟啟動和跟蹤,可為各種 應用提供靈活且易於使用的平臺。輕載時的斷續傳導和自動頻率調製可提升輕載效率。此系列只需要很少的外部組件,並且引腳排列可實現簡單、最優的印刷電路板 (PCB) 布局布線。保護 功能 包括熱關斷、VCC 欠壓鎖定、逐周期電流限制和輸出短路保護。LM43603 器件採用 HTSSOP/PWP 16 引線式封裝 (5.1mm × 6.6mm × 1.2mm) 和可溼側面的 VSON-16 封裝。HTSSOP 封裝與 LM43600、LM43601、LM43602、LM46000、LM46001、LM46002 實現了引腳對引腳的兼容。VSON-16 封裝僅與 LM43602 實現了引腳對引腳的兼容。

打開APP閱讀更多精彩內容

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容圖片侵權或者其他問題,請聯繫本站作侵刪。 侵權投訴

相關焦點

  • 如何畫雙層pcb板_雙層pcb板布線規則(操作技巧與案例分析)
    但更典型的做法是在電路板的上層鋪上接地面,以降低電磁幹(emi)。 畫雙層pcb板的步驟:         1、準備電路原理圖   2、新建一個pcb文件並載入元器件封裝庫   3、規劃電路板   4、裝入網絡表和元件   5、元器件自動布局   6、布局調整   7、網絡密度分析   8、布線規則設定   9、自動布線
  • 如何降低開關電源中產生的EMI輻射
    左圖:優化的引腳排列;右圖:非優化布局,幾乎無法形成良好的布局。 輻射的電磁能與其流過的電流量(I)和環路面積(A)成正比。減小交流電流和電壓環路的面積有助於降低EMI(見圖2和圖3)。 著眼於引腳排列(見圖4)可以幫助您通過減小高dI/dt環路面積來更好地設計良好布局。例如,開關節點能夠引發高電流變化(dI)和高電壓轉換(dV)。
  • PCB的U型布局與I型布局的EMI性能對比分析
    這兩種布局是汽車和工業應用系統中最常見的布局。那麼,哪一種布局更好呢?同時,該電路採用移相控制,減小輸入電流紋波,從而優化輸入濾波器。從測試結果可以看出,U型布局的EMI性能優於I型布局的EMI性能,尤其是在高頻的部分。
  • 數字電路PCB設計中的EMI控制技術分析
    在連接器的端子設計上可多安排地針,減小信號與地的間距,減小連接器中產生輻射的有效信號環路面積,提供低阻抗回流通路。必要時,要考慮將一些關鍵信號用地針隔離。 疊層設計 在成本許可的前提下,增加地線層數量,將信號層緊鄰地平面層可以減少EMI輻射。對於高速PCB,電源層和地線層緊鄰耦合,可降低電源阻抗,從而降低EMI。
  • 通過輻射發射測試:如何避免採用複雜的EMI抑制技術以實現緊湊、高...
    隔離柵形成一個偶極,將能量以CM電流的形式輻射,並讓其返回到初級端。這就引發了另一個重要考慮因素:合規性。電磁兼容性(EMC)要求產品上市前,必須符合EMC規定。將變壓器和所需的電路集成到更小的封裝中會產生EMI,因此需要採用複雜且成本高昂的RE抑制技術,以滿足電磁兼容性(EMC)法規的要求。
  • EMC EMI測試經驗談
    第一次:環形地線 為了是電路板的地網絡和供電系統的地網絡隔離開來,在PCB設計鋪銅時畫了一個和外圍電路相接的地迴路,而對內部的地採用了共模電感和差模電感來連接。一直以為是挺簡單的電路,根本沒有做EMC摸底測試。等順利焊接調試完後就信心百倍的去做正式試驗了。誰知道出問題了,在實驗過程中整改也沒有解決。想來想去發現可能是地環迴路這個現象引起的。
  • pcb走線交叉怎麼辦
    打開APP pcb走線交叉怎麼辦 陳翠 發表於 2019-05-10 16:20:38   pcb走線交叉怎麼辦   1、最快最簡單的方法是採用雙面布線的雙面板。
  • PCB設計中的EMC/EMI問題分析
    PCB設計中EMC/EMI分析的對象 在PCB設計中,EMC/EMI主要分析布線網絡本身的信號完整性,實際布線網絡可能產生的電磁輻射和電磁幹擾以及電路板本身抵抗外部電磁幹擾的能力,並且依據設計者的要求提出布局和布線時抑制電磁輻射和幹擾的規則,作為整個PCB設計過程的指導原則。
  • 開關穩壓器LT8645S的超低EMI/EMC輻射設計
    其獨特的 Silent Switcher 2 架構採用兩個內部輸入電容器以及內部 BST 和 INTVCC 電容器,以最大限度減小熱環路面積。結合非常良好受控的開關邊沿和一種具有整體接地平面的內部構造,並採用銅柱代替了接合線,LT8645S 的設計大幅度地降低了 EMI / EMC 輻射。
  • PCB布局布線的相關基本原理和設計技巧
    [答] 模擬電路如果匹配合理輻射很小,一般是被幹擾。幹擾源來自器件、電源、空間和PCB;數字電路由於頻率分量很多,所以肯定是幹擾源。 解決方法一般是,合理器件的布局、電源退偶、PCB分層,如果幹擾特點大或者模擬部分非常敏感,可以考慮用屏蔽罩 。
  • 怎樣降低MOSFET損耗並提升EMI性能
    金昇陽DC/DC R3產品,採用跳頻控制方法,在輕負載情況下,通過降低模塊電源的開關頻率來降低驅動損耗,從而進一步提高輕負載條件下的效率,使得系統在待機工作下,更節能,進一步提高蓄電池供電系統的工作時間,並且還能夠降低EMI的輻射問題;
  • PCB布局布線的相關基本原理和設計技巧100問
    [答] 模擬電路如果匹配合理輻射很小,一般是被幹擾。幹擾源來自器件、電源、空間和PCB;數字電路由於頻率分量很多,所以肯定是幹擾源。解決方法一般是,合理器件的布局、電源退偶、PCB分層,如果幹擾特點大或者模擬部分非常敏感,可以考慮用屏蔽罩 。 35 對於高速線路板,到處都可能存在寄生參數,面對這些寄生參數,我們是精確各種參數然後再來消除,還是採用經驗方法來解決?
  • 開關電源PCB布線設計技巧——降低EMI
    為了降低電感的Cp,電感的二個引腳應儘量遠離。而Vin正極至RL和Vin負極至RL的走線應儘量靠近。 二、電源排版基本要點2:電感的寄生並聯電容應儘量小,電感引腳焊盤之間的距離越遠越好。一旦地層上的走線破壞了整個高頻環路,該電路會產牛很強的電磁波輻射而破壞周邊電子器件的正常工作。 三、電源排版基本要點3:避免在地層上放置任何功率或信號走線。保證地層的完整性。
  • 你知道EMI是怎樣產生的,但知道如何降低它嗎?
    WlPEETC-電子工程專輯控制EMIE電場和B磁場會造成器件EMI輻射,需要極力遏制。除採用含有接地層的多層PCB,PCB設計和布局中還採用許多技巧幫助減輕EMI輻射。儘管做出這種的努力,但遏制EMI的唯一解決辦法通常是給PCB電子器件加金屬罩,如圖2所示。這些金屬罩一般接地,俘獲E和B場並對其進行衰減或短路到地,避免器件EMI外漏。
  • 電巢學堂:104條 PCB 布局布線技巧問答,助你畫板無憂!
    [答] 布局合理、功率線功率冗餘度足夠、高頻阻抗阻抗、低頻走線簡潔。 5、[問] 通孔和盲孔對信號的差異影響有多大?應用的原則是什麼? [答] 採用盲孔或埋孔是提高多層板密度、減少層數和板面尺寸的有效方法,並大大減少了鍍覆通孔的數量。
  • pcb原理圖設計步驟
    pcb原理圖設計步驟 陳翠 發表於 2019-04-28 16:06:39   pcb原理圖設計步驟
  • 如何設計一個可生產製造,作用安全可靠的pcb線路板
    打開APP 如何設計一個可生產製造,作用安全可靠的pcb線路板 YeLongCu 發表於 2020-11-27 11:52:55
  • 終端匹配電阻是否可以降低電磁輻射的幹擾?
    由於電磁相互作用的本質相當複雜,因而確定EMI輻射究竟是從什麼地方洩漏出去的非常困難,所以降低EMI輻射常常被認為是「魔術」,因此我們常盲目地使用一些單憑經驗的解決辦法。然而那些單憑經驗的解決辦法是根據以前的技術發展起來的,不一定適用於當今的設計實踐。不添加任何元器件往往不可能降低系統的輻射幹擾,但如果仔細分析系統內部某些值得注意的信號,就可以減少需要添加的元器件,從而降低系統的製造成本。
  • 電巢學堂:104條 PCB 布局布線技巧問答,助你畫板無憂!_騰訊新聞
    [答] 布局合理、功率線功率冗餘度足夠、高頻阻抗阻抗、低頻走線簡潔。 5、[問] 通孔和盲孔對信號的差異影響有多大?應用的原則是什麼? [答] 採用盲孔或埋孔是提高多層板密度、減少層數和板面尺寸的有效方法,並大大減少了鍍覆通孔的數量。
  • PCB的產生與布局
    PCB的製作工藝非常複雜,以四層印製板為例,其製作過程主要包括了PCB布局、芯板的製作、內層PCB布局轉移、芯板打孔與檢查、層壓、鑽孔、孔壁的銅化學沉澱、外層PCB布局轉移、外層PCB蝕刻等步驟。 1 PCB布局