PCB小白 發表於 2020-11-13 16:38:30
一、PCB減成法工藝簡介
減成法工藝是在覆銅箔層壓板表面上,有選擇性除去部分銅箔來獲得導電圖形的方法。減成法是當今印製電路製造的主要方法,它的最大優點是工藝成熟、穩定和可靠。
減成法工藝製造的印製電路可分為如下兩類。
1.非孔化印製板(Non—plating—through—hole Board)
此類印製板採用絲網印刷,然後蝕刻出印製板的方法生產,也可採用光化學法生產。非穿孔鍍印製板主要是單面板,也有少量雙面板,主要用於電視機、收音機。下面是單面板生產工藝流程:
單面覆銅箔板一下料一光化學法/絲網印刷圖像轉移一去除抗蝕印料一清洗、乾燥一孔加工一外形加工一清洗乾燥一印製阻焊塗料一固化一印製標記符號一固化一清洗乾燥一預塗覆助焊劑一乾燥一成品。
2.孔化印製板(Plating—through—hole Board)
在已經鑽孔的覆銅箔層壓板上,採用化學鍍和電鍍等方法,使兩層或兩層以上導電圖形之間的孔由電絕緣成為電氣連接,此類印製板稱為穿孔鍍印製板。穿孔鍍印製板主要用於計算機、程控交換機、手機等。根據電鍍方法的不同,分為圖形電鍍和全板電鍍。
(1)圖形電鍍(Pattern Plating) 在雙面覆銅箔層壓板上,用絲網印刷或光化學方法形成導電圖形,在導電圖形上鍍上鉛一錫,錫一鈰,錫一鎳或金等抗蝕金屬,再除去電路圖形以外的抗蝕劑,經蝕刻而成。圖形電鍍法又分為圖形電鍍蝕刻工藝(Pattern Plating And Etching Process)和裸銅覆阻焊膜工藝(Solder Mask On Bare Copper,SMOBC)。用裸銅覆阻焊膜工藝製作雙面印製板工藝流程如下。
雙面覆銅箔板一下料一衝定位孔一數控鑽孔一檢驗一去毛一化學鍍薄銅一電鍍薄銅一檢驗一刷板一貼膜(或網印)一曝光顯影(或固化)一檢驗修版一圖形電鍍銅一圖形電鍍錫鉛合金一去膜(或去除印料)一檢驗修版一蝕刻一退鉛錫一通斷路測試一清洗一阻焊圖形一插頭鍍鎳/金一插頭貼膠帶一熱風整平一清洗一網印標記符號一外形加工一清洗乾燥一檢驗一包裝一成品。
(2)全板電鍍(Panel Plating) 在雙面覆銅箔層壓板上,電鍍銅至規定厚度,然後用絲網印刷或光化學方法進行圖像轉移,得到抗腐蝕的正相電路圖像,經過腐蝕再去除抗蝕劑製成印製板。
全板電鍍法又可細分為堵孔法和掩蔽法。用掩蔽法(Tenting)製作雙面印製板工藝流程如下。
雙面覆銅箔板一下料一鑽孔一孔金屬化一全板電鍍加厚一表面處理一貼光致掩蔽型幹膜一制正相導線圖形一蝕刻一去膜一插頭電鍍一外形加工一檢驗一印製阻焊塗料一焊料塗覆熱風整平一印製標記符號一成品。
上述方法的優點是工藝簡單,鍍層厚度均勻性好。缺點是浪費能源,製造無連接盤通孔印製板困難。
二、PCB加成法工藝介紹
1、全加成法的缺點與優勢
全加成法是指在一塊在沒有覆銅箔的含光敏催化劑的絕緣基板上印製電路後,以化學鍍銅的方法在基板上鍍出銅線路圖形,形成以化學鍍銅層為線路的印製板,由於線路是後來加到印製板上去的,所以叫做加成法。
全加成法工藝比較適合製作精細線路,但是由於其對基材、化學沉銅均有特殊要求,對鍍銅與基體的結合力要求也很嚴格,因此與傳統的PCB製造流程相差較大,成本較高且工藝並不成熟,目前的產量不大。
全加成法可用於生產WB或FC覆晶載板,其製程可達10μm以下。
2、半加成法的興起,適應時代需求
半加成法是指在預先鍍上薄銅的基板上,覆蓋光阻劑(D/F),經紫外光曝光再顯影,把需要的地方露出,然後利用電鍍把線路板上正式線路銅厚增厚到所需要的規格,然後除去光阻劑,再經過閃蝕將光阻劑下的多餘銅層去除,保留下來的銅層形成所需線路。
半加成法的特點是線路的形成主要靠電鍍和閃蝕。在閃蝕過程中,由於蝕刻的化學銅層非常薄,因此蝕刻時間非常短,對線路側向的蝕刻比較小。與減成法相比,線路的寬度不會受到電鍍銅厚的影響,比較容易控制,具有更高的解析度,製作精細線路的線寬和線距幾乎一致,可以大幅度提高精細線路的成品率。
半加成法是目前生產精細線路的主要方法,量產能力可達最小線寬/線距14μm/14μm,最小孔徑55μm,被大量應用於CSP、WB和FC覆晶載板等精細線路載板的製造。
在絕緣基材表面上,有選擇性地沉積導電金屬而形成導電圖形的方法,稱為加成法。
1.加成法的優點
印製板採用加成法工藝製造,其優點如下:
(1)由於加成法避免大量蝕刻銅,以及由此帶來的大量蝕刻溶液處理費用,大大降低了印製板生產成本。
(2)加成法工藝比減成法工藝的工序減少了約1/3,簡化了生產工序,提高了生產效率。尤其避免了產品檔次越高,工序越複雜的惡性循環。
(3)加成法工藝能達到齊平導線和齊平表面,從而能製造SMT、等高精密度印製板。
(4)在加成法工藝中,由於孔壁和導線同時化學鍍銅,孔壁和板面上導電圖形的鍍銅層厚度均勻一致,提高了金屬化孔的可靠性,也能滿足高厚徑比印製板,小孔內鍍銅的要求。
2.加成法的分類
印製板的加成法製造工藝可以分為如下三類:
(1)全加成法(Full Additive Process) 是僅用化學沉銅方法形成導電圖形的加成法工藝。以其中的CC一4法為例:鑽孔一成像一增黏處理(負相)一化學鍍銅一去除抗蝕劑。該工藝採用催化性層壓板作基材。
(2)半加成法(Semi—additive Process) 在絕緣基材表面上,用化學沉積金屬,結合電鍍蝕刻或者三者並用形成導電圖形的加成法工藝。其工藝流程是:鑽孔一催化處理和增黏處理一化學鍍銅一成像(電鍍抗蝕劑)一圖形電鍍銅(負相)一去除抗蝕劑一差分蝕刻。製造所用基材是普通層壓板。
(3)部分加成法(Partial Additive Process) 是在催化性覆銅層壓板上,採用加成法製造印製板。工藝流程:成像(抗蝕刻)一蝕刻銅(正相)一去除抗蝕層一全板塗覆電鍍抗蝕劑一鑽孔一孔內化學鍍銅一去除電鍍抗蝕劑。
關於PCB加法與減法所對應的優勢、劣勢,及其應用的產品,我們下一篇介紹。
加法還是減法?PCB的三種生產工藝對比及類載板技術初探如下:
PCB產品(包括IC載板)的工藝製程主要有減成法(Subtractive)、全加成法(Full Additive Process,FAP)和半加成法(Modified Semi Additive Process,mSAP)三種。
1、減成法的優勢與缺點
減成法是最早出現的也是應用較為成熟的PCB製造工藝。一般是指在覆銅板上通過光化學法、網印圖形轉移或電鍍圖形抗蝕層,然後使用化學藥水蝕刻掉非圖形部分的銅箔,或採用機械方式去除不需要部分而製成印刷線路板。
但是,化學藥水刻蝕環節中,刻蝕過程並不是由表面垂直向下進行,而是同時會向通道兩側進行刻蝕,即存在側蝕的現象,造成刻蝕通道的底部寬度大於頂部。由於側蝕的存在,減成法在精細線路製作中的應用受到很大限制,當線寬/線距要求小於2mil時,減成法就會由於良率過低而無法適用。
目前減成法主要用於生產普通PCB、FPC、HDI等印製電路板產品。
4、市場趨勢:從HDI到類載板,由減成法換用mSAP半加成法工藝
目前手機主板中主流的高級HDI板均採用減成法工藝製造,升級為類載板之後,由於製程要求達到了30/30微米,因此減成法將不再使用,需要採用mSAP半加成法工藝,與IC載板類似。
從HDI的減成法到類載板SLP的mSAP半加成法,工藝製程中設計到更多的鍍銅工序,所需鍍銅產能大幅增加,並且對於曝光設備(製程更加複雜)以及貼合設備(產品層數增加)的需求也有所增加。
目前,參與到類載板產能準備中的主要包括高級HDI廠商和IC載板廠商。
對於HDI廠商而言,由於製程從減成法升級為mSAP半加成法,因此需要新增設備投資,並且需要經歷良率爬坡的學習曲線。
對於IC載板廠商而言,由於載板的生產本身就採用mSAP工藝,因此其生產類載板在技術和良率上不存在障礙,但是由於類載板的線路精細程度要求並不如IC載板那麼高,對設備的要求也較為寬鬆,因此IC載板廠商切入類載板生產可能會面臨利潤率下滑的風險。
綜合來看,在類載板的競爭格局中,HDI廠商技術和良率上暫時處於劣勢,但成本上可能具備優勢,而IC載板廠商在技術和良率上不存在問題,但卻在成本控制上處於劣勢。
責任編輯人:CC
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容圖片侵權或者其他問題,請聯繫本站作侵刪。 侵權投訴