HTC宣布全球範圍內裁員15%
傳蘋果將採用Inetl基帶晶片,Intel可望賺得12.5億美元
是德推出全球最小的針對 DDR4 x16 設計的邏輯分析儀 BGA 內插器探測解決方案
量子門疊加態首次在實驗室實現
據臺灣「經濟日報」報導,HTC今日宣布將在全球範圍內裁員15%。HTC今日宣布新的運營規劃,包括設立全新事業單位,以更明確的目標帶動包括高端智慧型手機、虛擬實境與智能生活連結裝置等關鍵領域的獲利成長。HTC稱要通過整體運營規劃減少35%運營費用,其中包括預計在全球範圍內裁員15%。
HTC董事長兼CEO王雪紅表示,HTC目前正積極發展智慧型手機以外的多元領域,因此需要富有彈性與活力的團隊。新的運營規劃將更明確各部門的目標,以期扭轉頹勢。
HTC 7月6日公布的第二季度財報顯示,第二季營收330.1億元(新臺幣,下同),環比下降兩成,第二季度稅後虧損80.3億元。8月6日公布的第三季度財務預測顯示仍將虧損,當日,HTC董事長王雪紅宣布,因事務繁忙辭去威盛董事長一職,由威盛總經理陳文琦接任。
在公布糟糕的第三季度財務預測之後,外媒報導稱HTC將進行裁員,並停產部分機型,以更好地與蘋果和三星等對手展開競爭。而HTC隨後予以否認,稱是外媒臆測,將採取措施提升運營效率。
2傳蘋果將採用Inetl基帶晶片,Intel可望賺得12.5億美元美國券商北國資本市場(Northland Capital Markets)公布最新報告顯示,英特爾的手機業務去年損失超過40億美元,但是蘋果向其伸出援助之手。據說英特爾可能獲得即將上市的iPhone所有基帶晶片的半數訂單,這可為其帶來12.5億美元額外收入。
北國資本市場在報告中稱:「蘋果一直在評估英特爾晶片,我們現在認為英特爾將獲得蘋果新iPhone基帶晶片50%的訂單,這款新手機有望於9月9日發布。我們估計,50%的調基帶晶片訂單將為英特爾2016財年帶來7.5億美元到12.5億美元的額外收入。對於英特爾來說,這是一場品牌勝利。但是要想減少移動業務損失,英特爾還有很長的路要走。」
對於英特爾來說,全年超過10億美元的額外營收還不足以驅動其做出改變。僅上個季度,這個價值1400億美元的晶片製造商銷售額就達130億美元。
但是多年來,英特爾的移動業務始終處於垂死掙扎狀態,獲得蘋果大單對英特爾意義非凡。英特爾一直在尋找重返移動領域的方式,正如英特爾董事長安迪·布萊恩特(Andy Bryant)在2014年年度投資者大會上指出的那樣:「我們不會接受數十億美元損失的業務,但是這是你回歸需要付出的代價,我們將重返移動領域。」
或許為了隱藏其移動業務損失,英特爾將其PC和移動晶片部門剝離出來,組成了客戶端計算事業部(Client Computing Group)。上個季度,這個部門營收16億美元,大約比去年同期下降38%。
多年來,蘋果一直使用高通晶片。VentureBeat 3月份曾報導稱,蘋果與高通目前陷入「關係不穩定狀態」。高通營收同比下降了14%,已經宣布裁員15%的計劃。
英特爾與蘋果還沒有立即就此發表置評。
3聯發科2710萬美元收購芯成旗下常憶科技聯發科昨(13)日宣布,以2,710萬美元、折合新臺幣約8.77億元,收購美商矽成(ISSI)旗下利基型記憶體廠常憶科技100%股權,強化記憶體相關矽智財(IP)與人才布局。
常憶科技原為裕隆與聯電集團共同轉投資利基型記憶體廠,矽成於2012年斥資約新臺幣1億元收購常憶。聯發科昨日則公告將透過旗下翔發投資,以2,710萬美元向矽成收購常憶100%股權,預定第3季完成收購。
聯發科表示,收購常憶主要是為強化記憶體相關IP,並擴大相關人才規模,目前常憶員工人數100多人,但未來與記憶體相關合作夥伴的合作關係將維持不變。
去年10月份接任AMD CEO之後,有著女強人之稱的蘇姿豐(Lisa Su)依然要帶領AMD繼續轉型——甚至轉型的需求更迫切了,今年Q1、Q2季度AMD連續兩次虧損1.8億美元,業務情況堪憂。在PC大環境持續收縮的情況下,AMD要想改善業務情況,只能清理那些不賺錢的業務,比如SeaMicro微伺服器業務。但是,這些改組最終也影響到了AMD的R&D研發投資,AMD的研發費用比以前減少了近40%,但高管表示這不會影響AMD公司的業務創新。
AMD公司CTO(首席技術官)Mark Papermaster日前在參加太平洋皇冠證券公司的全球技術領導論壇會議時與分析師有過交流,雙方就探討了摩爾定律放緩以及它對AMD的影響。Intel公司之前都承認了他們的製程工藝升級從之前的2年一代放緩到了2.5年一代。不過Papermaster表示他並不關心這個問題,他認為AMD通過設計創新可以彌補更長的(工藝升級)周期帶來的影響。
分析師關心的另一個關鍵問題就是AMD最近大幅砍了研發預算,這幾年AMD掙扎在裁員以及研發費用不斷降低的路上,與本世紀前幾年相比,AMD現在的研發預算已經下降了接近40%,這不免讓人擔心AMD的創新能力。
不過Papermaster同樣不會認為這個問題有很大影響,由於PC市場收縮,AMD可以減少一些原本支撐PC市場的研發費用,當然,Papermaster表示AMD已經做好了防護措施以便在未來保護好AMD必要的創新投資,包括用於新一代Zen架構以及未來的GCN架構的投資。
與桌面顯卡業務大漲51%的NVIDIA相比,AMD今年的財務狀況確實堪憂,前兩個季度都是淨虧損1.8億,AMD要想改善財務,就不得不縮減各項開支,研發投資顯然也遭受了嚴重影響,現在的研發投資比前兩年已經下降了40%,這對維持半導體公司正常研發來說肯定有影響。
不過這事也得分怎麼看,正常情況下40%降幅肯定不正常,但AMD之前的研發也不是說沒有浪費的情況,蘇姿豐上任之後AMD就砍掉了一些20nm工藝處理器的研發,上個季度還因此導致了3300萬美元的減記損失。所以現在減少研發費用,往好的方面看,AMD可以把鋼用在刀刃上,集中精力投資關鍵產品,比如前面提到的Zen架構及新一代GCN架構。
5是德推出全球最小的針對 DDR4 x16 設計的邏輯分析儀 BGA 內插器探測解決方案是德科技公司(NYSE:KEYS)日前宣布推出配合邏輯分析儀執行 DDR4 x16 DRAM(動態隨機存取存儲器)設計測試的全新 BGA(球形柵格陣列)內插器解決方案。藉助Keysight W4636ADDR4 x16 BGA 內插器解決方案,工程師能夠快速且精確地捕獲地址、命令信號和數據信號子集,以完成高達 2400Mb/s 的設計調試和功能驗證測量。
Keysight W4636A BGA 內插器適用於邏輯分析儀,是全球最小巧的 DDR4 x16 BGA 內插器解決方案,非常適合測試空間緊湊的設計。
隨著存儲器產業界全面轉向 DDR4 設計,工程師在開發和測試用於伺服器與嵌入式設備等應用的下一代存儲器系統時將面臨嚴峻挑戰,而精確探測和捕獲信號對全新設計調試與驗證的重要性正在日益凸顯。W4636A DDR4 x16 雙邊、低 KOV(排除容量)BGA 內插器是 W4630A 系列 DDR4 BGA 內插器系列的新成員,可以幫助工程師觀察 DDR4 x16 DRAM 流量,並能適應 KOV 有限的被測系統。該解決方案允許工程師使用 ADD/CMD 信號對 DDR4 器件執行功能一致性測試。
W4636A內插器解決方案可以直連符合JEDEC 標準的 DDR4 x16 96 球 DRAM 球,具有最小的負載效應,能夠最大限度地降低對嵌入式系統設計信號完整性的影響。此內插器解決方案與Keysight U4154B 邏輯分析系統、E5847A ZIF(零插拔力)探頭和 U4201A 電纜搭配使用,以便對ADC/CMD 和 DQ(數據)子集執行功能一致性測試、性能驗證和分析。
是德科技副總裁兼示波器和協議事業部總經理 David Cipriani 表示:「客戶需要全新的 DDR4 BGA 內插器覆蓋各種各樣的系統設計。W4636A 內插器結合 U4154B 邏輯分析儀系統,可以滿足設計空間有限的工程師對他們系統中的 DDR4 x16 DRAM 的測試需求。」
W4633A x4/x8 DDR4 BGA 內插器和 W4631A x16 DDR4 BGA 內插器支持高達 3.2 Gb/s 的數據速率,能夠捕獲所有的 ADD/CMD/DQ/DQS 信號,可以滿足工程師遠高於當前 2,400 Mb/s 的DDR4 x16 數據速率測試需求。
U4154B邏輯分析模塊提供 4 Gb/s 狀態速度,可以支持工程師可靠地觸發特定的事件並捕獲 DDR4 信號。結合全新 DDR4 內插器解決方案、B4621B DDR 解碼器、B4622B 一致性測試軟體工具套件,U4154B 模塊可以提供功能測試功能,滿足存儲器系統集成測試需求,支持高達 2,400 Mb/s 的數據速率。
6量子門疊加態首次在實驗室實現 有望為全新量子計算建立理論基礎量子門疊加態首次在實驗室實現
有望為全新量子計算建立理論基礎
科技日報北京8月12日電 (記者聶翠蓉)奧地利物理學家成功在實驗室將兩個邏輯門疊加構建出全新量子計算機模型,能比標準量子計算機更高效地完成量子計算任務。新研究有望為全新量子計算建立理論基礎,並設計出計算速度更快的量子計算機。
雖然量子力學理論中還有諸多未解之謎,但許多量子現象已經得到驗證並運用於多個領域:從超安全通訊到尋找現有通訊的安全漏洞,從模擬複雜量子系統到為大型方程組尋找答案,等等。而這些運用中,最激動人心的技術當屬量子計算機。
量子邏輯門是量子計算機的基本單元,而構建足夠多的量子門來實現量子計算又很困難。常用量子計算中,量子邏輯門按照一種特定順序排列,即一個邏輯門只能在另一個邏輯門的前面。而新研究卻實現了量子邏輯門的疊加,它們可以同時按多種序列相互作用,這將大大減少某些量子計算中量子邏輯門的數量。
據物理學家組織網11日報導,菲利普·瓦特領導的奧地利科學院和維也納大學物理學家團隊設計了一個實驗,將兩個邏輯門運用到單光子電路中,結果發現,兩個邏輯門並不是按照你先我後的單一順序進行量子運算,而是同時以兩個順序,即邏輯門A在邏輯門B之前和邏輯門B在邏輯門A之前兩個邏輯序列發揮作用。如果加入更多的邏輯門,則會同時形成更多的邏輯序列疊加態,比以前的量子計算更快更高效。
這是科學家首次在實驗室實現量子門的疊加態,實驗還同時證明了一種全新的更加高效的量子計算方式。即將在《自然·通訊》雜誌上發表的這一最新研究為未來創建全新的量子計算機開啟了一扇大門。
研究發現,不僅量子態可以疊加,量子門也能疊加。維也納大學的瓦特成功實現兩個量子門A和B的疊加,這樣形成的無序性量子計算機比單序列量子計算機效率更高。