發表於 2018-01-17 15:51:48
本文為大家帶來三種5進位計數器設計方案。
5進位計數器設計方案一:觸發器組成的5進位計數器 狀態圖狀態表
表達式
採用 JK 觸發器,由狀態表和觸發器激勵表可作出激勵函數的卡諾圖,根據卡圖,得 J2、J1、J0,K2、K1.K0、Z 的表達式為
邏輯電路圖
5進位計數器設計方案二:基於74ls160的5進位計數器設計
555 電路產生脈衝通過計數器74160進行計數,再經過解碼器解碼並由數碼顯示管顯示具體的數字。在計數器和解碼器之間用一個與非門7400 來控制數字顯示的規律。
5進位計數器設計方案三:5進位加減法計數器設計
電路有三個無效狀態:101,110,111。當電路進入任何一個無效狀態後,當來一個脈衝,即有:Q3n+1=0,Q2n+1=1,Q1n+1=1,電路進入到狀態S3=011,輸出Z=0,由此可知該電路具有自啟動能力。
打開APP閱讀更多精彩內容
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容圖片侵權或者其他問題,請聯繫本站作侵刪。 侵權投訴