74ls160構成24進位計數器

2021-01-08 電子發燒友
打開APP
74ls160構成24進位計數器

發表於 2018-01-18 15:43:05

24進位計數器電路(一) 1、計數器設計框圖

通過單刀雙擲開關選擇計數脈衝選擇計數脈衝,其中,按鈕式計數脈衝輸入端,每按下一次,計數加一。

2、秒計數脈衝

555定時器是一種模擬電路和數字電路相結合的中規模集成器件,它性能優良,適用範圍很廣,外部加接少量的阻容元件可以很方便地組成單穩態觸發器和多諧振蕩器,以及不需外接元件就可組成施密特觸發器。該電路有一個秒脈衝控制端,用於開啟及停止脈衝輸入。

由多諧振蕩器原理,結合上圖可知其振蕩周期T=T1+T2。T1為電容充電時間,T2為電容放電時間。

3、二十四進位計數器

利用74ls160把高位和低位端的脈衝通過一個與非門同時送入高位和低位的MR非端,同時清為二十四進位。

解碼顯示

顯示器引腳從右到左,1,2,3,4。為了準確的顯示出時間,需要用顯示器顯示出來。右圖顯示器包含了解碼功能,所以無需專門的解碼器。正確的引腳連接方式為:Q0接1,Q1接2,Q2接3,Q3接4。

清零復位端

按下清零按鈕後計數器清零,數碼管顯示為1。


4、24進位計數器電路圖

24進位計數器電路(二)

本設計採用異步清零。由兩片十進位同步加法計數器74LS160和一片與非門74LS00以及相應的電阻開關組成。

由外加送來的計數脈衝(由555電路產生)送入兩個計數器的CLK端,電路在計數脈衝的作用下按二進位自然序依次遞增1,當個位計數到9時,輸出進位信號給十位充當使能信號進位。當計數到24,這顯示器個位輸出0010(也就是4),顯示器十位輸出0010也就是2),顯示器十位計數器只有QC端有輸出,顯示器個位計數器只有QB端有輸出,將十位的QC、個位的QB端接一個二輸入與非門,與非門輸出一路送入十位計數器的清零端,一路送入個位計數器的清零端,將整個電路清零,完成周期為24的計數。

圖    24進位計數器電路圖

打開APP閱讀更多精彩內容

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容圖片侵權或者其他問題,請聯繫本站作侵刪。 侵權投訴

相關焦點

  • 同步計數器74ls162設計24進位計數器
    利用MSI晶片進行適當的連接就可以構成任意進位計數,所使用的方法主要有反饋置零法、反饋預置法和級聯法。   74LS160並行置零法設計24進位計數器電路   用 74LS160並行置零法設計 24進位計數器的電路圖如圖 1所示。
  • 5進位計數器設計方案匯總(三款計數器的電路原理圖)
    打開APP 5進位計數器設計方案匯總(三款計數器的電路原理圖) 發表於 2018-01-17 15:51:48 本文為大家帶來三種
  • 基於74LS161的60進位計數器設計方案介紹
    打開APP 基於74LS161的60進位計數器設計方案介紹 發表於 2018-01-17 13:58:47 計數器不僅能用於對時鐘脈衝計數
  • 74LS161集成計數器電路(2、3、4、6、8、10、60進位計數器)
    74LS161功能介紹 74LS161是4位二進位同步計數器,該計數器能同步並行預置數據,具有清零置數,計數和保持功能,具有進位輸出端,可以串接計數器使用。 三、74LS161集成計數器電路(16進位計數器) 線路圖如圖3(注意:以下電路連接的圖3為此圖3.16進位加法計算器)
  • 256進位計數器
    我們可以採用具有保持功能的同步集成計數器(如74LS160)組成同步計數器,電路如圖3-4所示。在160計數器中當S1=S2=0時計數器保持Q、C=0;當S1=S2=1時計數器計數。A.
  • 怎麼用二進位計數器實現任意進位計數器
    任意進位計數器在實際中,除了有二進位計數和十進位計數外,還有其他進位的計數方法,如時鐘的小 時是十二進位,分、秒是六十進位。任意進位計數器又稱N進位計數器,除了二進位計數器 外,其他的計數器都可以稱為任意計數器,即十進位計數器也是任意計數器中的一種。
  • 基於MSI的N進位計數器設計方法研究
    而市場上現成的中規模集成電路晶片常見的只有十進位計數器和十六進位計數器,而在實際應用中,如數字鐘電路中,卻需要二十四進位和六十進位計數器,因此要將現有計數器改造成任意進位計數器。利用MSI晶片進行適當的連接就可以構成任意進位計數,所使用的方法主要有反饋置零法、反饋預置法和級聯法。
  • 12進位計數器
    在同步復位功能中,當復位端有效時並不能立即復位,還必須經過CP有效邊沿的觸發,才能復位,這就使得用具有同步復位功能的集成計數器組成的N進位計數器沒有過渡狀態。因此,採用同步復位法組成N進位計數器時,是用最後一個有效狀態來控制計數器復位,不象異步復位法那樣,用最後一個有效狀態之後的過渡狀態來控制復位。也就是說,在同步復位法中,控制復位的狀態可以作為有效計數狀態,沒有過渡狀態。
  • 計數器74LS161的Multisim仿真
    打開APP 計數器74LS161的Multisim仿真 發表於 2018-01-17 18:19:48 74LS161是具有異步置零
  • 2位十進位可加減計數器電路-74LS190應用電路
    2位十進位可加減計數器電路-74LS190應用電路
  • 基於MSI的N進位計數器設計方法
    計數器不僅能用於對時鐘脈衝的計數,還可使用於定時、分頻、產生節拍脈衝以及進行數字運算等。只要是稍微複雜一些.  採用中規模集成計數器來設計任意進位計數器,使設計和調試工作更趨於簡單,並且具有體積小,功耗低,可靠性高等優點。本文主要闡述了用中規模集成計數器設計任意進位同步加法計數器的設計思想,並對設計方法和步驟作了討論。
  • 基於74LS161的扭環形計數器自啟動設計
    打開APP 基於74LS161的扭環形計數器自啟動設計 發表於 2018-01-17 18:05:43 MSI可編程計數器74LS161
  • 計數器74ls161工作原理(分頻電路、真值表、邏輯功能)
    打開APP 計數器74ls161工作原理(分頻電路、真值表、邏輯功能) 發表於 2018-01-17 19:14:24 74LS161
  • 74ls47應用電路圖大全(五款74ls47顯示解碼器電路/十進位計數器電路)
    打開APP 74ls47應用電路圖大全(五款74ls47顯示解碼器電路/十進位計數器電路) 發表於 2018-04-27 11:42:39
  • 想實現任意進位計數器其實也很簡單
    在實際中,除了有二進位計數和十進位計數外,還有其他進位的計數方法,如時鐘的小 時是十二進位,分、秒是六十進位。任意進位計數器又稱N進位計數器,除了二進位計數器 外,其他的計數器都可以稱為任意計數器,即十進位計數器也是任意計數器中的一種。
  • 異步計數器
    [例7.3.1] 試用CT74LS290構成六進位計數器。將CT74LS290構成九進位計數器。當利用異步置0端獲得十二進位計數器時,SN=S12=1100;當利用同步置0端獲得十二進位計數器時,SN-1=S12-1=S11=1011。② 寫出反饋歸零函數。根據SN或SN-1寫置0端的邏輯表達式。若用CT74LS290(異步置0)構成十二進位計數器,用SN ,
  • 6進位計數器設計方案匯總(三款模擬電路原理圖分享)
    6進位計數器設計方案。 6進位計數器設計方案一:基於74LS161的6進位計數器設計 ,但以在74LS161晶片的12、13 腳(輸出信號) 1腳(Rd 非) 之間加了一個與非門,當輸Rd (非) 就會自動由出的信號到0110 時,變為『0『,這時74LS161就完成了清零「1』功能進入下一個循環狀態,這樣就完成了從0-5 的六進位計數功能。
  • 四位二進位計數器這樣組成8421BCD碼十進位計數器,原理簡單
    十進位計數器與4位二進位計數器有些相似,但4位二進位計數器需要計數到1111然後 才能返回到0000,而十進位計數器要求計數到1001 (相當於9)就返回0000。8421BCD碼 十進位計數器是一種最常用的十進位計數器。
  • 12進位計數器設計方案匯總(五款模擬電路設計原理及程序分享)
    12進位計數器設計方案。 12進位計數器設計方案一:用74161設計十二進位計數器 1.74161為十六進位計數器,設計十二進位計數器時1片就可以滿足要求。 2.新建BDF文件及保存工程同前篇。 3.將所需要的元器件和引腳拖入區域內並完成連接,如圖1所示
  • 異步二進位加法計數器時序分析
    計數器是一種常用的數字部件,是觸發器的重要應用之一。顧名思義,計數器就是能夠累計輸入脈衝數目的數字電路。它是一種記憶系統,除用作計數外,還可用作分頻、定時等。計數器按脈衝的作用方式可分為異步計數器和同步計數器;按計數過程中數字的增減可分為加法計數器、減法計數器和可逆計數器;按計數體制的不同,又可分為二進位計數器,十進位計數器和其他進位計數器。