為精密模擬電路設計超低噪聲正負電源的技巧

2020-11-21 OFweek維科網

  當今的一些高精密模擬系統需要低噪聲正負電壓軌來為精密模擬電路供電,這些電路包括模數轉換器 (ADC)、數模轉換器 (DAC)、雙極放大器等等。如何產生清潔、穩定的正負電壓軌為噪聲敏感型模擬組件供電是擺在我們面前的一個設計挑戰。

  通常的解決方案是使用一個產生正軌的正降壓或者升壓開關電源,然後使用線性穩壓器進行後期穩壓,以減少開關電源形成的電壓紋波。使用一個反向開關電源產生負軌。由於高壓負低壓降穩壓器 (LDO) 的產品系列較少,因此我們一般使用一個離散式 LC 濾波器來減弱開關噪聲。儘管這種方法有效,但它要求設計人員花費時間來計算 LC 濾波器的精度和長期穩定性。

  例如,圖 1 所示參考設計便使用了 TPS54x60,其顯示了一種更為簡單的清潔電壓軌生成方法。利用這種電路,通過一個開關轉換器來構建正負電壓軌。使用兩個高電源抑制比 (PSRR)/低噪聲 LDO 進行後期穩壓,以消除開關噪聲。LDO 的噪聲性能去除了對於 LC 輸出濾波器的需求。

  要創建這種參考設計,需使用一個降-升壓結構的 +60V 開關轉換器來產生一個平衡的+/-輸出電壓。利用低噪聲、高 PSRR LDO(例如:TPS7A30 和 TPS7A49 等),對開關的正負電壓輸出進行後期穩壓。圖 2 中,–18V 軌的開關穩壓器電壓紋波為約 40mV,而 +18V 軌則為 20mV。通過使用 LDO 對 300 kHz 開關穩壓器的輸出進行後期穩壓,電壓紋波得到極大減弱。這裡,我們使用 60V 開關轉換器,因為接地引腳參考至 –18V 軌,並且最大 VIN為 30V。在這種配置中,開關轉換器必須承受的最大電壓為 48V。請為其寬輸入電壓、低輸出噪聲和高 PSRR 選擇 LDO。

 

  

  圖 1 參考示意圖

 

  

  圖 2 表明 LDO PSRR 性能的示波器屏幕截圖。

 

  在今天的醫療、測試測量以及工業控制市場上,隨著數據轉換器解析度的提高,或者說隨著信號滿量程範圍的減小,對於更高噪聲性能的需求變得越來越重要。表 1 顯示了隨著數據轉換器解析度的提高,1LSB 電壓階躍減小。或者,隨著滿量程電壓擺動量級的減小,1 LSB 電壓階躍減小。隨著 1 LSB 電壓值減小,電源產生的噪聲影響增加。電源產生的噪聲增加了信噪比 (SNR),從而降低了數據轉換器的有效解析度。例如,由於電源產生的過度噪聲,一個 16 位數據轉換器會表現得像一個 14 位數據轉換器。具體應由設計工程師來決定如何進行噪聲和精確度之間的折中。

 

相關焦點

  • 經驗竅門:教你設計低功耗、低噪聲電源電路
    設計一個需要超低功耗的無線產品,一個3AH的電池要能工作5-6年,需要整個通信機制需要有省電的功能,也需要產品本身有超低功耗的能力。
  • 模擬電路和數字電路在PCB設計中的區別詳解
    儘管對數字設計的重視帶來了電子產品的重大發展,但仍然存在,而且還會一直存在一部分與模擬或現實環境接口的電路設計。模擬和數字領域的布線策略有一些類似之處,但要獲得更好的結果時,由於其布線策略不同,簡單電路布線設計就不再是最優方案了。 本文就旁路電容、電源、地線設計、電壓誤差和由PCB布線引起的電磁幹擾(EMI)等幾個方面,討論模擬和數字布線的基本相似之處及差別。
  • 降低汽車音響系統噪聲與功耗應用電路設計
    由於功率較大,噪聲層很容易被放大,使得人耳在安靜的環境下就能感受到。例如,假設揚聲器靈敏度約為90dB/W,則4Ω揚聲器中的1mV rms噪聲可以產生大約24dB的聲壓級(SPL),這一水平噪聲人耳在安靜環境下就能夠感受到。可能的噪聲源非常多,如圖1所示,主要噪聲源包括電源噪聲(VG)、濾波器/緩衝器噪聲(VF)以及電源接地布局不當引起的噪聲VE。
  • 還在為電路的莫名噪聲頭疼?運放噪聲100問幫你解困
    [答:] 單點接地:指的是只在晶片電源腳處將地接一塊,這是為了防止數字電源的地回流影響模擬電路的地,也會用在模擬數字晶片在一塊板子上的情況下,因為兩塊地必須最終連在一起,所以一般選在模擬和數字地的交界處。多點接地指的是:晶片的接地腳應採用就近接地,不要引很長的線再接到地上。
  • 正負電源變換電路
    本電路可把正電源變成負電源輸出,負載電流可達數十毫安以上,電路原理圖見圖所示。正負電源變換電路原理簡介555集成電路和電阻R1、R2、電容C1組成約50kHz的多諧振蕩器,三極體VD1、 VD2與電容C2、C3構成極性變換電路
  • 模擬電路設計經驗總結
    模擬電路的設計是工程師們最頭疼、但也是最致命的設計部分,儘管目前數字電路、大規模集 成電路的發展非常迅猛,但是模擬電路的設計仍是不可避免的,有時也是數字電路無法取代的
  • 一看就懂,超詳細非隔離式開關電源PCB布局設計技巧
    因此,開關電源設計初期的正確PCB布局就非常關鍵。 電源設計者要很好地理解技術細節,以及最終產品的功能需求。因此,從電路板設計項目一開始,電源設計者應就關鍵性電源布局,與PCB布局設計人員展開密切合作。
  • 模擬電源設計的LDO低噪聲電源解決方案
    、測量和無線電應用的噪聲敏感型系統設計電源時,經常遇到的一個問題是如何更大限度地降低噪聲。鑑於不同的人對「噪聲」這個術語有不同的理解,我在此聲明,本篇文章講述的噪聲是指電路中電阻器和電晶體所產生的低頻熱噪聲。您通常可將噪聲頻譜密度曲線(以微伏/平方根赫茲為單位)中100Hz至100kHz帶寬內的噪聲視為集成輸出噪聲(以均方根毫伏為單位)。電源噪聲會降低模數轉換器的性能並引起時鐘抖動。
  • PCB電路設計中磁珠的選用技巧
    為解決這一弊病,可在濾波器的進線上使用鐵氧體磁環或磁珠套,利用滋環或磁珠對高頻信號的渦流損耗,把高頻成分轉化為熱損耗。因此磁環和磁珠實際上對高頻成分起吸收作用,所以有時也稱之為吸收濾波器。 不同的鐵氧體抑制元件,有不同的最佳抑制頻率範圍。通常磁導率越高,抑制的頻率就越低。此外,鐵氧體的體積越大,抑制效果越好。
  • 精密運算放大器設計方案分析
    傳統的低噪聲精密運放用雙極(Bipolar)技術來設計,隨著現有的很多產品採用電池供電,低功耗設計越來越重要,傳統的精密運放在功耗和軌對軌(rail to rail)輸出特性已不能滿足市場的需要,而且傳統的精密運放還有一個致命的缺點就是需要負電源供電,這在很多產品的系統設計中是不能容忍的。
  • 模擬電路設計的一些經驗分享
    模擬電路的設計是工程師們最頭疼,但也是最致命的設計部分。
  • 模擬電路設計經驗12條
  • 模擬工程—電路設計指導手冊:運算放大器②
    微分器電路⑤電流感應跨阻放大器電路輸出擺幅可至 GND 電路的單電源低側單向電流檢測解決方案單電源、低側、單向電流檢測電路低側雙向電流檢測電路具有瞬態保護功能的高側、雙向電流檢測電路高側電流檢測電路設計
  • 模擬工程師電路設計指導手冊:運算放大器①
    >具有瞬態保護功能的高側、雙向電流檢測電路高側電流檢測電路設計三十倍頻負載電流感應電路採用電流輸出電流檢測放大器的高電壓、高側浮動電流檢測電路具有集成精密增益電阻器的低漂移低側雙向電流檢測電路過流事件檢測電路信號源PWM 發生器電路可調節基準電壓電路
  • 基於Multisim 8的弱信號放大電路的設計與仿真
    它是一個高電壓增益、高輸入電阻和低輸出電阻的直接耦合多級放大電路,也是最基本、最具代表性、應用最廣泛的一種模擬集成電路。隨著集成電路技術的迅速發展,電路性能設計的完善,集成運放正以無可比擬的優異性深入到各個領域。普通的集成運放一般具有mV 級的失調電壓和每度數微伏的溫度漂移, 因而將集成運放直接用於微弱信號的放大是十分困難的。
  • 負線性穩壓器在1MHz下具有0.8μV RMS噪聲和74dB電源抑制比
    然而,隨著最新的精密傳感器、高速和高解析度數據轉換器 (ADC 和 DAC) 以及頻率合成器 (PLL/VCO) 不斷向傳統的 LDO 穩壓器提出挑戰,以產生超低輸出噪聲和超高電源紋波抑制 (PSRR),噪聲要求變得越來越難以滿足。例如,在為傳感器供電時,電源噪聲會直接影響測量結果的準確性。開關穩壓器通常用於配電系統,以實現更高的整體系統效率。
  • 負線性穩壓器在 1 MHz 下具有 0.8 μV RMS 噪聲和 74 dB 電源抑制比
    低壓差 (LDO) 線性穩壓器廣泛應用於噪聲敏感型應用已有數十年了。然而,隨著最新的精密傳感器、高速和高解析度數據轉換器 (ADC 和 DAC) 以及頻率合成器 (PLL/VCO) 不斷向傳統的 LDO 穩壓器提出挑戰,以產生超低輸出噪聲和超高電源紋波抑制 (PSRR),噪聲要求變得越來越難以滿足。
  • 24位4.7Hz、4通道模擬數據採集系統電路圖
    穩壓器和基準電壓源的選擇  該電路選擇ADP1720-5作為5 V穩壓器。它是一款高壓、微功耗、低壓差線性穩壓器,適合工業應用。  該電路選擇4.096VADR444作為基準電壓源。它是一款超低噪聲、高精度、低壓差器件,特別適合高解析度、∑-△型ADC和精密數據採集系統。
  • 單電源設計,這32個電路圖你掌握了嗎?
    在設計單電源電路時需要比雙電源電路更加小心,設計者必須要完全理解這篇文章中所述的內容。 絕大多數的模擬電路設計者都知道怎麼在雙電源電壓的條件下使用運算放大器,比如圖一左邊的那個電路,一個雙電源是由一個正電源和一個相等電壓的負電源組成。一般是正負 15V,正負 12V 和正負 5V 也是經常使用的。輸入電壓和輸出電壓都是參考地給出的,還包括正負電壓的擺動幅度極限 Vom 以及最大輸出擺幅。
  • EDA365:非隔離式開關電源PCB布局設計技巧
    一個良好的布局設計可優化效率,減緩熱應力,並儘量減小走線與元件之間的噪聲與作用。這一切都源於設計人員對電源中電流傳導路徑以及信號流的理解。 當一塊原型電源板首次加電時,最好的情況是它不僅能工作,而且還安靜、發熱低。然而,這種情況並不多見。