經驗竅門:教你設計低功耗、低噪聲電源電路

2021-01-04 電子產品世界

設計一個需要超低功耗的無線產品,一個3AH的電池要能工作5-6年,需要整個通信機制需要有省電的功能,也需要產品本身有超低功耗的能力。那麼在設計低功耗、低噪聲的電源的時候,如何一步一步的規劃、選擇器件、以及調試才能設計出一款給力的低功耗、低噪聲的電源電路,其中有又哪些需要注意的呢?請看下文工程師的設計經驗和技巧分享!

在做硬體系統設計時,需要選擇正確的電源供電晶片,無論是設計消費數碼電子還是無線傳感設備,需要權衡好產品的各個功能需求。在對噪聲抑制、耗電量、壓降、和電源電壓電流等指標做出評估和劃定優先級後,才可以進行電源IC的選擇。

本文引用地址:http://www.eepw.com.cn/article/226577.htm

每個信號路徑需要「乾淨」的電源。電源管理是系統設計的最後部分。圖1顯示了如何為信號路徑供電的實例系統。

設計一個需要超低功耗的無線產品,一個3AH的電池要能工作5-6年,這個需要整個通信機制需要有省電的功能,也需要產品本身需要有超低功耗的能力,一個無線產品需要具有超低功耗需要從產品的幾個構成部分來分析:

1)電源部分

2)RF部分

3)CPU部分

4)其他部分 這裡結合我的工作做對電源部分的分析:

選擇電源晶片原則:

1)選擇工藝成熟,產品質量好,性價比好的廠家產品。

2)選擇工作頻率高的產品,降低周圍器件,降低成本。

3)用封裝小的,但要考慮輸出電流的大小,一般都是小封裝小電流,大封裝大電流

4)選擇技術支持好的廠家,特別是小公司選擇電源器件時要注意,小公司別人不理睬你

5)選擇資料齊全的,最好有中文的,樣品可以申請的,最好有免費的,供貨周期短的,最好不 要老停產

以上是從大的層面來做分析,包括設計和採購等方面來考慮。

從技術要求的層面來分析:

LDO 器件選擇

LDO選擇4個要素:壓差、噪聲、靜態電流、共模抑制比。

僅僅從省電來說,主要看靜態電流,有的LDO靜態電流很小,1UA左右,就是LDO工作時,自身的耗電,這個參數在省電中很關鍵,越小肯定越好,但不可能為0,LDO的耗電有兩個指標:一個為靜態電流,一個為SET_OFF電流,要區分哦!!還有壓差,這個好理解,壓差為0就是很理想的LDO。

我現在用的是S-1206系列,日本的,用日貨,沒有辦法,SOT23,路過的朋友介紹一個國貨給我,質量要好的,還有R1180X系列,好像也是日本的。以上都是5ua以下的IQ值。

但是做RF的LDO,就需要考慮:噪聲抑制了,因為RF這玩意對噪聲的敏感度太高了。

電源抑制比PSRR (Power supply ripple rejection ratio))是反映輸出和輸入頻率相同的條件下,LDO輸出對輸入紋波抑制能力的交流參數。和噪聲(Noise)不同,噪聲通常是指在10Hz至 100kHz頻率範圍內,LDO在一定輸入電壓下其輸出電壓噪聲的均方值(RMS),PSRR的單位是dB,公式如下:PSRR=20 log(△vin/△vout)

電源影響信號路徑性能

並不意外的是,電源影響模擬信號完整性,這最終會影響整體的系統性能。提高信號路徑性能的一種簡單方法是選擇正確的電源。在選擇電源時,影響模擬信號路徑性能的一個關鍵參數是電源線上的噪聲或紋波。電源線上的噪聲或紋波可以耦合到運算放大器的輸出中,增加鎖相環 (PLL)或壓控振蕩器(VCO)的抖動,或者降低ADC的SNR。低噪聲和低紋波的電源還能改善信號路徑性能。

相關焦點

  • 射頻低噪聲放大器電路設計詳解
    射頻LNA設計要求:低噪聲放大器(LNA)作為射頻信號傳輸鏈路的第一級,它的噪聲係數特性決定了整個射頻電路前端的噪聲性能,因此作為高性能射頻接收電路的第一級
  • 模擬電源設計的LDO低噪聲電源解決方案
    、測量和無線電應用的噪聲敏感型系統設計電源時,經常遇到的一個問題是如何更大限度地降低噪聲。鑑於不同的人對「噪聲」這個術語有不同的理解,我在此聲明,本篇文章講述的噪聲是指電路中電阻器和電晶體所產生的低頻熱噪聲。您通常可將噪聲頻譜密度曲線(以微伏/平方根赫茲為單位)中100Hz至100kHz帶寬內的噪聲視為集成輸出噪聲(以均方根毫伏為單位)。電源噪聲會降低模數轉換器的性能並引起時鐘抖動。
  • 射頻低噪聲放大器電路的結構設計
    LNA設計要求低噪聲放大器(LNA)作為射頻電路前端的噪聲性能,因此作為高性能射頻接收電路的第一級LNA的設計必須滿足:(1)較高的線性度以抑制幹擾和防止靈敏度下降;(2)足夠高的增益,使其可以抑制後續級模塊的噪聲;(3)與輸入輸出阻抗的匹配,通常為50Ω;(4)
  • 一種頻率穩定的低功耗振蕩器電路設計
    當晶片空閒時,為了節省功耗,可以讓晶片進入休眠模式。在休眠模式下,晶片主時鐘會被關閉。為了使晶片能從休眠模式中被喚醒,晶片仍然需要一個低頻的時鐘信號[2-3]。此時,低頻時鐘電路的功耗是最受關注的指標,在低功耗的基礎上,提高頻率穩定性是設計中需要解決的問題。 本文設計的振蕩器除了作為MCU晶片的低功耗模式時鐘以及睡眠模式喚醒源,還可用作上下電復位電路中濾波以及延時的時鐘源[4]。
  • 為精密模擬電路設計超低噪聲正負電源的技巧
    當今的一些高精密模擬系統需要低噪聲正負電壓軌來為精密模擬電路供電,這些電路包括模數轉換器 (ADC)、數模轉換器 (DAC)、雙極放大器等等。如何產生清潔、穩定的正負電壓軌為噪聲敏感型模擬組件供電是擺在我們面前的一個設計挑戰。
  • 淺談如何實現鋰離子電池保護電路的低功耗設計
    一方面,以鋰電池為供電電源的電路設計中,要求將越來越複雜的混合信號系統集成到一個小面積晶片上, 這必然給數字、模擬電路提出了低壓、低功耗問題。在功耗和功能的制約中, 如何取得最佳的設計方案也是當前功耗管理技術( PowerManagement, PM ) 的一個研究熱點。
  • 解讀低功耗移動電源系統硬體電路 —電路圖天天讀(204)
    打開APP 解讀低功耗移動電源系統硬體電路 —電路圖天天讀(204) Dick 發表於 2015-07-16 10:52:18
  • 嵌入式系統低功耗設計研究
    隨著手機、PDA,GPS、機頂盒等新興產品的大量應用,嵌入式系統的市場正在以每年30%的速度遞增(IDC預測),嵌入式系統的設計也成為軟硬體工程師越來越關心的話題。  在嵌入式系統設計中,低功耗設計(Low Power Design)是許多設計人員必須面對的問題。
  • 寬頻帶低噪聲放大器的設計方案
    因此在寬頻帶接收系統領域,寬頻帶低噪聲放大器的設計將具有非常廣闊的市場前景。各種低噪聲器件的功率增益都是隨著頻率的升高而降低,以每倍頻程大約3~5 dB規律下降。為獲得較寬又較平坦的頻響特性,就必須對增益滾降進行補償。可是有意降低低頻段的增益必然使輸入、輸出駐波比變壞,同時噪聲係數也將變大。但是對於寬頻帶低噪聲放大器來說,一般不可能使用隔離器來改善駐波比。
  • 技術篇-連載第三篇:泰克MSO6的低噪聲設計
    因此,要對低電壓信號進行準確測量,不僅要保證示波器本身的低噪聲,而且還需要簡單精確的測量手段。本文引用地址:http://www.eepw.com.cn/article/201809/391812.htm  而示波器的低噪聲設計也一直被追捧,不僅因為低噪聲的重要性,同時還包含其技術挑戰的難度。示波器設計中要考慮到許多因素,只有方方面面都做到精益求精,才能把產品做得像一件精美的藝術品。
  • 一種低功耗 MCU 晶片的設計方法
    分析幾個關鍵的低功耗技術,對比通用的設計方法,未來會有更多低功耗架構的電路及方法出現。低功耗的需求一定是和應用相關,沒有最低,只有最合適的。 關鍵詞:集成電路設計;單片微處理器;低功耗。MCU 中涉及的關鍵技術和問題非常多,從系統設計開始,如何定義系統架構,如何構建平臺和MCU生態系統到數字電路設計;從工藝的選擇到模擬電路的設計,從可靠性設計到低功耗設計;從應用創新到滿足客戶各種需求 。每個方面都對設計公司提出很高的挑戰。本文僅從低功耗設計的角度研究 MCU 在低功耗設計方面的一些技術挑戰和方向。
  • 低功耗設計技術--門控電源(Power/Ground Gating)-- Power Switching Cell
    《低功耗設計技術--門控電源(Power/Ground Gating)-- Power Switching Cell》概念:Power/Ground Gating是集成電路中通過關掉那些不使用的模塊的電源或者地來降低電路漏電功耗的低功耗設計方法
  • 無線物聯網和可穿戴設備的低功耗電源測量挑戰
    大多數電池供電的IoT設備具有低功耗睡眠模式,該模式消耗的電源電流最小,通常小於1μA。但是,當設備處於活動模式時,可能需要10 mA以上的電流。用單次測量來測量如此寬的動態範圍的電流是一項挑戰。是的,隨著時間的流逝,電壓(相對於電池)會有一些變化,但是由於電路的電源負載很小,因此您看到明顯的電壓降的可能性要小得多。因此,重要的是,無論您使用哪種儀表,都能夠測量低電流並提供適當的量程縮放比例。
  • 河南省低噪聲放大器_同祿德鑫
    所以為了保證電路的穩定性,主要採取以下措施:1)可以在源極引入負反饋,使電路處於穩定狀態;2)採用鐵氧體隔離器能穩定電路;型阻性衰減器,通常接在低噪聲放大器末級或末前級輸出口。而目前提高電路穩定性常用的是引入負反饋。放大電路的增益是放大電路最重要性能指標,也是設計放大電路的一個基本參數。
  • 433MHz頻段低噪聲放大器電路的設計任務書
    畢業設計應完成的主要內容,設計任務達到的目標)433MHz頻段是LoRa技術常用的一個頻段,實現433MHz頻段低噪聲放大器電路的設計,可基於HFSS設計、仿真、製作實現一款低噪聲放大器。畢業設計完成具體工作量;成果形式;驗收方式1.工作量:學習放大器的基本知識、HFSS軟體、AutoCAD軟體、矢量網絡分析儀的原理及測試。2.成果形式:實物,論文。3.驗收方式:實物演示。
  • 低噪聲放大器設計的理論基礎
    低噪聲放大器位於射頻接收系統的前端,其主要功能是將來自天線的低電壓信號進行小信號放大。前級放大器的噪聲係數對整個微波系統的噪聲影響最大,它的增益將決定對後級電路的噪聲抑制程度,它的線性度將對整個系統的線性度和共模噪聲抑制比產生重要影響。對低噪聲放大器的基本要求是:噪聲係數低、足夠的功率增益、工作穩定性好、足夠的帶寬和大的動態範圍。
  • 對於嵌入式系統該如何實現低功耗設計
    嵌入式系統對於使用時間以及待機時間的要求也越來越高,這就需要在設計產品的時候充分考慮到整個系統的低功耗設計。功耗控制是一個系統的工程,需要從低功耗的器件選型、硬體的低功耗設計與製造技術、軟體的低功耗優化等多個方面來統籌考慮。作者就在潤欣科技工作期間服務過的項目,總結從以上多個角度來闡述嵌入式系統中低功耗設計要點。
  • 中科藍訊推出「訊龍」系列晶片:低功耗、立體聲、主動降噪,主打...
    近日,中科藍訊與阿里平頭哥的一則合作信息讓中科藍訊這家新晉的晶片設計公司浮現出大眾視野。成立於 2016 年的中科藍訊在此之前一直深耕藍牙晶片設計,旗下系列晶片已應用於不少藍牙耳機、藍牙音箱等產品。:使用自主研發的 RISC-V 處理器,支持 DSP 指令集,可保證低功耗以及超強運算能力。
  • 電源工程師設計全攻略:電源電路圖錦集
    本文搜羅了穩壓電源、DCDC轉換電源、開關電源、充電電路、恆流源相關的經典電路資料,為工程師提供最新鮮的電路圖參考資料。驅動能力為±1A ;⑦腳是直流電源供電端,具有欠、過壓鎖定功能,晶片功耗為15mW;⑧腳為5V 基準電壓輸出端,有50mA 的負載能力。
  • 如何在擁擠的電路板上實現低EMI的高效電源設計?
    布局優化:精心的電源布局與選擇合適的電源組件同樣重要。成功的布局很大程度上取決於電源設計人員的經驗水平。布局優化本質上是個迭代過程,經驗豐富的電源設計人員有助於最大限度地減少迭代次數,從而避免耽誤時間和產生額外的設計成本。問題是:內部人員往往不具備這些經驗。