聯詠採用Calibre xACT提取工具實現高準確度的布局後仿真

2021-01-11 電子產品世界

  明導國際(Mentor Graphics)日前宣布,聯詠科技(Novatek Microelectronics)採用Calibre® xACT™ 3D提取工具來精準確認電路之寄生參數,以提升布局後(post-layout)晶片仿真的結果。Calibre xACT 3D產品具備完整的場解算器(field-solver),與傳統準確度有限的規則式(rule-based) 提取工具相比,能以相同的速度和性能實現參考級(reference-level)的準確度。藉由採用Calibre xACT 3D產品,聯詠科技對其仿真準確預測矽晶的結果深具信心,且減少重新設計次數和加速上市時程。

本文引用地址:http://www.eepw.com.cn/article/221491.htm

  「寄生參數提取是複雜IC設計中日益嚴重的問題,我們需要更高的軟體性能來處理設計中的巨量邏輯門同時維持一致的高精確度」,聯詠科技IP部門主管Allen Lu表示。「在評估時,我們發現Calibre xACT 3D可提供相較於真實矽晶的最高準確度,且無需犧牲提取性能。它的另一個優點是,Calibre xACT3D可利用現有的Calibre xRC和Calibre nmLVS 規則文件(rule deck),因此能大幅縮短導入時間,並在不同的生產製程間維持設計支持環境的一致性。」

  Calibre xACT 3D產品擁有以先進方法開發的場解算器(field-solver)建模引擎,能準確計算互連電路間的寄生電容。不同於其他採用統計方法的場解算器(field-solver),Calibre xACT 3D引擎採用確定性技術(deterministic techniques),能取得整體與耦合電容的可靠結果,且性能上同時兼具快速及擴充性。

  明導國際晶圓專案協理張淑雯(Shu-Wen Chang)表示:「Calibre xACT 3D可協助使用者克服在執行寄生參數提取作業時,常常無法兼顧準確度與性能的傳統難題。Calibre xACT 3D準確且快速的場解算器(field-solver)滿足了聯詠科技設計周期需求,因此其設計人員現在從電晶體一直到全晶片關鍵網表,都能享有更準確的電路建模效能。」


相關焦點

  • 全新Calibre xACT 產品可滿足先進工藝廣泛的寄生電路參數提取需求
    Calibre xACT 平臺可藉由自動優化電路參數提取技術,針對客戶特定的工藝節點、產品應用、設計尺寸大小及電路參數提取目標,實現精準度和周轉時間 (TAT) 的最佳組合。 採用 Calibre xACT 平臺進行電路寄生參數提取在滿足最嚴格的精準度要求的同時,還讓客戶體驗到了減少高達 10 倍的周轉時間。
  • 聯詠車用布局報喜,旗下時序控制器(T-Con)將獲得特斯拉採用
    聯詠 拿下特斯拉大單。聯詠(3034)車用布局報喜,旗下時序控制器(T-Con)將獲得特斯拉採用,現正認證中。聯詠近期面板驅動IC等業務出貨強強滾,營運已連續兩季超標,法人看好,隨著特斯拉近期銷售屢創新高,聯詠產品搭上特斯拉熱潮,營運將旺上加旺。
  • Mentor 的 Calibre 和 Analog FastSPICE 平臺獲得臺積電最新製程...
    「Mentor 與 TSMC 的合作由來已久且富有成效,我們將繼續攜手幫助我們的共同客戶實現高度創新和差異化的 IC。」Mentor IC 部門執行副總裁 Joe Sawicki 表示,「我們十分高興Mentor 設計平臺能夠獲得 TSMC 最新的半導體製程技術的認證,這一舉措使雙方合作得到了進一步的擴展和延伸。」
  • 前端-純前端實現人臉識別-提取-合成
    來源:雅X共賞 http://refined-x.com/2017/09/06/純前端實現人臉識別-提取-合成/最近火爆朋友圈的軍裝照H5大家一定還記憶猶新,其原理是先提取出照片中的面部,然後與模板進行合成,官方的合成處理據說由天天P圖提供技術支持,後端合成後返回給前端展示,形式很新穎效果也非常好,整個流程涉及的人臉識別和圖像合成兩項核心技術在前端都有對應的解決方案
  • 電子電路設計與仿真工具
    Cadence PCB Layout工具絕對一流,稍微熟悉一點後就不再想用其他工具了,布線超爽。仿真方面也是非常的牛,有自己的仿真工具,信號完整性仿真,電源完整性仿真都能做。在做pcb高速板方面牢牢佔據著霸主地位。要知道這個世界上60%的電腦主板40%的手機主板可都是拿Allegro畫的。」
  • IIR數字濾波器的FPGA仿真與實現
    第8個時鐘後,將累加器所得數據輸出即得到y(n),對累加器清零,接著再進行下一次運算。比較3種方案,方案三實現較為方便簡潔,在節省了FPGA硬體資源的同時,使得設計靈活,設計周期大為縮短,本設計即採用方案三來實現IIR數字濾波器。
  • Calibre 5.8.1 發布,功能強大的開源電子書工具
    Windows:將書本添加到 calibre 時,自動解析快捷方式(.lnk 文件)。Content server viewer:在類似臺式機的設備上閱讀時,請勿自動進入全屏模式(可以通過「頁面布局」下查看器首選項中的設置來控制) E-book Viewer tool bar:添加一個全選操作和一個朗讀操作(可以通過右鍵單擊工具欄並對其進行配置來添加) Template/formatter enhancements:添加「for」語句,並為開發人員添加將額外信息傳遞給模板的功能。
  • FPGA系統設計的仿真驗證之: FPGA設計仿真驗證的原理和方法
    本文引用地址:http://www.eepw.com.cn/article/201706/348822.htm功能仿真是指僅對邏輯功能進行測試模擬,以了解其實現的功能是否滿足原設計的要求。仿真過程沒有加入時序信息,不涉及具體器件的硬體特性,如延時特性等,因此也叫前仿真。它是對HDL硬體設計語言的功能實現能力進行仿真,以確保HDL語言描述能夠滿足設計者的最初意圖。
  • EDA技術設計的常用軟體以及仿真工具介紹
    這些工具都有較強的功能,一般可用於幾個方面,例如很多軟體都可以進行電路設計與仿真,同進還可以進行PCB自動布局布線,可輸出多種網表文件與第三方軟體接口。下面按主要功能或主要應用場合,分為電路設計與仿真工具、PCB設計軟體、IC設計軟體、PLD設計工具及其它EDA軟體,進行簡單介紹。
  • 如何屏蔽掉spice model中已經提取的寄生電容?
    我們首先用calibre xrc提取一下其寄生參數,結果如下:cc_1 S G3.32511fcc_2 S D6.73464e-19cc_3 S B12.7622fcc_4 G D3.32511fcalibre命令文件中原來有如下語句:PEX MAP diff NTAP PTAP nsd psd它把nsd, psd映射到了diff層,但是沒有告訴工具映射到nsd_ psd_層。
  • 解析晶片反向設計流程以及用到的主要工具和輔助性的軟體
    逆向工程能將整顆IC從封裝,製成到線路布局,使用將內部結構,尺寸,材料,製成與步驟一一還原,並能通過電路提取將電路布局還原成電路設計。 目前,國外集成電路設計已經非常成熟,國外最新工藝已經達到10nm,而國內才正處於發展期,最新工藝達到了28nm。有關於集成電路的發展就不說了,網絡上有的是資料。對於IC設計師而言,理清楚IC設計的整個流程對於IC設計是非常有幫助的。
  • PCB布局工具如何選擇
    成功的關鍵是根據設計技術和工作流程的需求評估您正在考慮的工具。以下是有關PCB布局工具中要尋找的功能的一些想法。 選擇要使用哪些PCB布局工具的最重要方面之一是系統內的不同工具如何協同工作以實現平穩的工作流程。儘管僅考慮諸如自動布線技術之類的特定功能可能很誘人,但最終您將與整個系統一起設計電路板。
  • 功能強大的開源電子書工具 Calibre 5.6 發布
    >Content server viewer:允許通過右鍵單擊在新窗口中查看圖像,使其與 Calibre 內置的查看器行為相匹配Book details window:允許使用鍵盤快捷鍵或上下文菜單打開編輯元數據窗口通過右鍵單擊搜索框,允許將當前搜索複製為 calibre
  • 天線布局:利用FEKO仿真的解決方案
    因此,進行精確仿真的挑戰是,天線與大型電子環境的交互。多年來,FEKO 在天線布局方面已經贏得良好聲譽,成為車輛、飛機、衛星、輪船、蜂窩基站、塔、建築及其他地點的天線布局的標準 EM 仿真工具。MLFMM 和 FEKO 中的漸進求解器(PO、RL-GO 和 UTD)以及模型分解共同作用,使 FEKO 成為解決大型或超大型電子平臺上天線布局和共址幹擾問題的理想工具。
  • Mentor系列IC設計工具獲得臺積電最新製程技術認證
    「Mentor 與 TSMC 的合作由來已久且富有成效,我們將繼續攜手幫助我們的共同客戶實現高度創新和差異化的 IC。」Mentor IC 部門執行副總裁 Joe Sawicki 表示,「我們十分高興Mentor 設計平臺能夠獲得 TSMC 最新的半導體製程技術的認證,這一舉措使雙方合作得到了進一步的擴展和延伸。」
  • Calibre LVS -hier與-flat的區別
    calibre -lvs 是flatcalibre -lvs -hier 是hierDRC同上hier的檢查方式不同於flat的,可以幫助檢查子單元的問題,有助於debug沒有誰比誰更嚴格的比較,只是對比的方式不同。都可以作為signoff標準。
  • EDA的設計仿真工具——EasyEDA
    EDA的設計仿真工具——EasyEDA 嗶哩嗶哩 發表於 2020-07-09 15:47:36   行業在進步,離不開消費者的需求,網際網路時代,大眾消費者對於終端電子產品的功能要求也越來越豐富
  • 《ANSYS ACT寶典》帶你快速上手仿真嚮導開發全流程
    仿真流程定製(3)流程壓縮(Process Compression)實現ANSYS產品間的仿真流程的封裝和自動化,其結果就是形成一個仿真嚮導(Simulation Wizard),用於仿真流程及經驗的固化。仿真嚮導界面2、ACT支持的軟體ANSYS產品支持ACT開發的軟體模塊如下表所示,囊括電磁、結構、流體和多物理場仿真。
  • 高階電路動態特性的仿真分析
    2 用Matlab拉普拉斯變換法求解  時域分析法用於高階電路的分析計算時,確定初始條件和積分常數非常繁瑣。可採用拉普拉斯變換法來求解。  本文選用採用了四階、五階龍格-庫塔法的ode45函數,它採用自適應變步長的求解方法,即當解的變化較慢時,採用較大的步長,從而提高了計算速度;當解的變化較快時,步長會自動地變小,可以提高計算的精確度。
  • 利用QuartusⅡ開發工具實現6路PWM輸出接口的設計
    用戶可以進行設計輸人(電路圖輸入、狀態機輸入或者HDL輸入);然後進行仿真和驗證;接著用一些專用軟體(如Synopsys FPGA-Compiler、Synplici-ty Synplify、Examplar Leonardo等)進行邏輯綜合;最後使用各個FPGA廠商自身的後端實現的軟體(如Al-tera Quartus、Xilinx ISE等)進行布局布線,生成一個配置所需設計的電路連線關係的二進位流文件