Mentor Graphics與TSMC攜手推出IC設計和籤核基礎架構

2020-12-25 美通社

俄勒岡州威爾遜維爾2014927日電 /美通社/ -- Mentor Graphics公司(NASDAQMENT)今天宣布已經與TSMC開展 10 nm設計實現方面的合作。物理設計、分析、驗證和優化工具都得到了改進,來滿足早期客戶的測試晶片和 IP設計啟動的10 nm FinFET 工藝要求。基礎架構包括 Olympus-SoC™ 數字設計系統、Analog FastSPICE (AFS™) 平臺(含 AFS Mega)以及 Calibre® 籤核解決方案

Logo - http://photos.prnewswire.com/prnh/20140317/AQ83812LOGO

「TSMCMentor正在進行廣泛的工程工作,使雙方客戶都能充分利用先進的工藝技術,」TSMC設計基礎架構營銷部高級總監Suk Lee說,每個新工藝節點都需要大量創新才能應對新的物理挑戰、提高客戶設計實現的準確度,同時提升性能並降低設計流程時間。

Calibre提供布局模式的全著色(full-coloring)功能,可幫助設計者透過獨立於現有的設計整合環境之外的方式進行著色指定,以符合 10nm規則要求。針對客制化布局,Calibre RealTime 產品已進行改進,使用晶圓代工廠認證的Calibre signoff decks,和所有市場上領先的客制布局軟體連結實現互動的著色檢查。

Mentor TSMC 還針對 10nm FinFET 設計改進了Calibre填充解決方案。Calibre YieldEnhancerSmartFill ECO功能支持隨時填充流程,以確保IP 和其他設計模塊能夠隨著設計進展準確地呈現。在部分設計被修改時,SmartFill ECO功能會重新填充僅受影響的部分,從而較大限度地降低設計流程時間。同樣,Calibre LVS也得到改進,能夠在諸如TSMC 10nm這樣的先進工藝節點上維持設計層次級別,以實現高效的布線後仿真。

兩家公司也攜手合作 使Mentor® Olympus-SoC布局及繞線系統,完全符合 TSMC 10nm FinFET的規範。而為了符合10nm FinFET設計,在資料庫建立、組件擺放、時鐘樹合成、電阻電容抽取、優化和繞線引擎方面都進行了顯著的進化升級。

為確保10nm FinFET 組件精確的電路仿真結果,MentorTSMC合作在Analog FastSPICE平臺(包含 Analog FastSPICE Mega)上驗證了 BSIM-CMGTMI模型提供高速組件和電路仿真的適用性。Calibre xACT™電阻電容抽取產品和 Calibre nmLVS™ 產品也支持全新的 10nm FinFET 模型。

9 30 日在美國聖荷西會議中心 (San Jose Convention Center) 舉行的 TSMC 開放創新平臺生態系統論壇 (Open Innovation Platform Ecosystem Forum) 將介紹 Mentor TSMC 的設計實現合作帶來的客戶成功案例。有關詳細信息,請訪問 TSMC 網站 www.tsmc.com

###

關於Mentor Graphics

Mentor Graphics公司是電子硬體和軟體設計解決方案(EDA)的全球領導者為世界上較成功的通信、半導體計算機消費電子汽車電子和國防軍工公司提供優質產品、諮詢服務和支持, 可加快客戶電子及機械產品的研發速度提高產品質量增加成本效益。工程師可藉助公司不斷推出的新產品及解決方案,應對日趨複雜的電路板及晶片設計領域面臨的挑戰。Mentor Graphics公司擁有業內最為豐富的頂級產品線,提供完整的SOC/IC/FPGA/PCB/SI設計工具和服務,並且是唯一一家擁有嵌入式軟體解決方案的EDA公司。公司成立於1981年,目前有超過70家分公司分布世界各地。

公司總部地址:8005 S.W. Boeckman Road, Wilsonville, Oregon 97070-7777

Mentor GraphicsMentor Calibre Mentor Graphics公司的註冊商標, Olympus-SoCAnalog FastSPICE AFS Mentor Graphics公司的商標。所有其他公司或產品名稱是其各自所有者的註冊商標或商標。)

免責聲明:本公告之原文版本乃官方授權版本。譯文僅供方便了解之用,煩請參照原文,原文版本乃唯一具法律效力之版本。

如需更多信息,請聯繫:

Gene Forte
Mentor Graphics
+1-503.685.1193
gene_forte@mentor.com 

 

消息來源:Mentor Graphics Corp.

相關焦點

  • Mentor Graphics推出最廣泛的工業自動化嵌入式系統解決方案
    佛羅裡達州奧蘭多ARC 世界工業論壇2015年2月10日電 /美通社/ -- Mentor Graphics 公司(納斯達克代碼:MENT)今天宣布推出嵌入式系統行業最廣泛的工業自動化產品系列。通過與關鍵的工業供應商攜手合作,Mentor Graphics 現推出一款全新的解決方案。
  • Mentor Graphics憑業界領先能力推出適用於微控制器和多核應用的...
    新版本增加了一個多核框架,可管理進程間通信(IPC)和複雜異構片上系統(SoC)的處理器生命周期,並增加了利用Imagination和Vivante GPU 的支持的加強型Nucleus RTOS圖形功能。
  • Mentor Graphics推出用於晶片-封裝-電路板設計的Xpedition...
    Mentor Graphics 公司今天宣布推出最新 Xpedition® Package Integrator 流程,這是業內用於集成電路 (IC)、封裝和印刷電路板 (PCB) 協同設計與優化的最廣泛的解決方案
  • Mentor Graphics:高級車內系統的參考設計
    這降低了車輛組件的數量以及電子線束設計的相關成本。所用 XSe AXSB 平臺搭載了德州儀器公司 (Texas Instruments) J6 多核 CPU(中央處理器和瑞薩電子公司 (Renesas) V850 MCU(微程序控制器)。AXSB 還包括許多針對乙太網(ethernet)、串口 /USB、電臺調諧器、倒車攝像頭輸入電路和 CAN 收發器等眾多支持性外圍組件。
  • Mentor Graphics:車載網絡:應用自動化設計與合成工具
    中文版的報告全文可在 Mentor Graphics 的官方網站閱讀和下載:http://automotive.cn.mentor.com/news-publications/mentor-vehicle-networking。
  • Mentor Graphics發布Xpedition System Designer
    「系統設計涉及到不同設計規程的相互配合,對於現代的產品開發來說至關重要。傳統的設計方法將系統概念和其他的處理過程分離開來,降低了團隊生產力,阻礙了創新,也提高了產品成本,」 CIM數據系統工程知識委員會的副總裁John MacKrell稱。
  • Mentor擴展解決方案以支持TSMC 7nm FinFET Plus和12nm FinFET工藝...
    本文引用地址:http://www.eepw.com.cn/article/201709/364676.htm  TSMC 設計基礎架構營銷部高級總監 Suk Lee 說道:「TSMC 很榮幸與 Mentor 展開密切合作,Mentor 為工具流程提供了更多功能,以便支持我們的全新 12nm 和 7nm FinFET Plus 工藝,從而繼續增加其對 TSMC 生態系統的價值
  • Mentor Graphics推出新Xpedition數據管理解決方案
    將PCB設計數據管理和xDM Design整合  xDM Design解決方案是xDM套件的一個組成部分,Mentor Graphics通過xDM Design解決方案來應對日益增加的PCB系統設計的挑戰和複雜性。作為項目有關各方所有工具和數據的設計中央「駕駛艙」,xDM Design工具能讓項目負責人有效管理來自各種渠道的數據。
  • 計算機圖形學遇上深度學習,針對3D圖像的TensorFlowGraphics面世
    今日,TensorFlow 宣布推出 TensorFlow Graphics,該工具結合計算機圖形系統和計算機視覺系統,可利用大量無標註數據,解決複雜 3D 視覺任務的數據標註難題,助力自監督訓練。GitHub 地址:https://github.com/tensorflow/graphics近幾年,一種可以插入神經網絡架構中的新型可微圖形層(differentiable graphics layer)開始興起。從空間變換器(spatial transformer)到可微圖形渲染器,這些新型網絡層利用多年的計算機視覺和圖形學研究知識來構建更高效的新網絡架構。
  • Mentor OSAT 聯盟計劃簡化了IC高密度高級封裝設計和製造
    > (HDAP) 技術,如針對客戶集成電路 (IC) 設計的 2.5D IC、3D IC 和扇出晶圓級封裝 (FOWLP)。由於這些技術要求晶片與封裝具有更緊密的協同設計,推出此項計劃後,Mentor 將與 OSAT 合作為無晶圓廠(fabless)公司提供設計套件、認證工具和最佳實踐方案,幫助新型封裝解決方案更順利的應用於實際晶片。Mentor 還同時宣布Amkor Technology 公司成為首個 OSAT 聯盟成員。
  • Mentor 推出獨特端到端Xpedition高密度先進封裝流程
    Siemens 業務部門 Mentor 今天宣布推出業內最全面和高效的針對先進 IC 封裝設計的解決方案 — Xpedition® 高密度先進封裝
  • 如何使用大小核設計架構實現強效省電的多核處理器
    大小核(big.LITTLE)晶片設計架構正快速崛起。在安謀國際(ARM)全力推廣下,已有不少行動處理器開發商推出採用big.LITTLE架構的新方案,期透過讓大小核心分別處理最適合的運算任務,達到兼顧最佳效能與節能效果的目的,以獲得更多行動裝置製造商青睞。
  • 新思科技攜手三星推出高性能計算設計優化參考方法學
    原標題:新思科技攜手三星推出高性能計算設計優化參考方法學   新思科技與三星基於Fusion Design Platform開展合作,充分釋放三星在最先進節點工藝的優勢
  • Mentor Graphics擴大汽車產品線,收購XSe以縮短投產時間(SOP)
    XSe在汽車電子設計領域擁有超過十年的直接設計經驗,參與過二十個軟硬體技術相結合的汽車項目。XSe引進了首創的加速系統設計和驗證的方法,通過提供汽車級軟硬體來縮短投產時間。目前,將高級駕駛輔助系統(ADAS)、駕駛員信息和信息娛樂領域進行整合是行業發展的趨勢,而Mentor已在多功能整合這方面取得了不少成果。
  • Mentor Tessent Connect 自動化降低 IC 測試執行成本並加快產品...
    · Tessent Connect 幫助 eSilicon 大幅加快下一代 ASIC 的 IC 測試周期西門子旗下業務Mentor今日宣布推出Tessent Connect — 一種創新的可測試性設計 (DFT) 自動化方法,可提供意圖驅動的分層測試實現。
  • Mentor Graphics:汽車電氣/電子設計中的系統設計
    管理設計變更 以前,汽車設計的每個階段都是一個「孤島」,它們有自己的設計工具以及一種用來描述特定階段的組件、輸入和輸出的複雜本地語言。通信通常也比較麻煩,每個步驟都需要轉化和/或手動重新錄入數據,從而導致冗餘和延遲。這些方法難以應對當今的時間、成本和競爭壓力。電氣設計工程師需要能夠與其他工程師及其它「孤島」共享信息,來提升跨團隊及跨部門的通信。
  • Mentor Graphics發布《讓你的工程師自由創新》研究報告
    常規式創新只涉及很小的創造力,工程師可以在設計產品時按照日常的節奏進行。這得益於好的決策,設計變更最小。增量式變更幅度要稍微大一些。今早你在上班路上想到的減重想法就是個增量式創新的例子。 在利潤率緊縮的汽車電氣系統和線束環境中,企業間的競爭將由這些常規和增量式創新決出高下。
  • 異質運算架構前景好 10核手機晶片已在推進
    臺灣digitimes的消息,聯發科在2013年底推出8核手機晶片解決方案MT6592後,不僅成功跨界全球中、高端智慧型手機市場。
  • 12代酷睿將使用big.LITTLE大小核架構
    根據英特爾的路線圖,2022年將會推出代號Alder Lake的第十二代酷睿處理器,製程將升級到10nm。更重要的是這一代酷睿處理器將升級到16核,同時支持PCIe 4.0通道;至於DDR5內存,目前還沒有確切消息證實。
  • Mentor 宣布推出FloTHERM配有全新優化設計模塊 Command Center,可...
    Mentor, a Siemens business 今天宣布推出最新版的 FloTHERM® 產品,該產品一直引領市場,是業內最強大和最精確用於電子產品熱分析的計算流體動力學 (CFD