新思科技攜手三星推出高性能計算設計優化參考方法學

2021-01-11 東方財富網

原標題:新思科技攜手三星推出高性能計算設計優化參考方法學

  新思科技與三星基於Fusion Design Platform開展合作,充分釋放三星在最先進節點工藝的優勢

  經過認證的流程為開發者提供了一整套針對時序和提取的業界領先數字實現和籤核解決方案

  新思科技Fusion Design Platform能夠實現業界最佳結果質量和最短交付時間,加快高性能計算設計周期

  新思科技(Synopsys, Inc。, 納斯達克股票代碼:SNPS)近期宣布與三星開展合作,基於新思科技Fusion Design Platform提供經認證的數字實現、時序和物理籤核參考流程,以加速高性能計算(HPC)設計。通過該全新的經認證參考流程,開發者可以利用新思平臺的自動化功能和集成優勢來提高其工作效率,同時在三星的先進工藝節點上實現其設計目標。

  作為新思科技Fusion Design平臺的一部分,Design Compiler NXT、IC Compiler II以及Fusion Compiler等解決方案新增了創新功能,性能得到進一步提升,能夠賦能共同客戶充分利用三星的先進工藝技術,實現最佳功耗、性能和面積(PPA)指標,同時加快其設計的交付時間。基於StarRC籤核提取與PrimeTime籤核延遲計算引擎在平臺中的融合,HPC參考流程可以提供可預測、已收斂的設計閉合,實現零設計餘量,並通過三星的先進工藝技術最大限度地提高PPA收益。

  三星電子製造設計技術部副總裁Sangyun Kim表示:「我們的共同客戶對採用先進工藝的HPC設計認證參考流程的需求越來越大,我們與新思科技開展廣泛合作,讓HPC數字實現和籤核流程能夠利用Fusion Design Platform的最新技術,為我們的先進工藝節點提供可預測的高質量流程。」

  下一代HPC設計對於時鐘目標頻率、功耗和利用率的要求極具挑戰性,並需要支持最先進的工藝結構。新思科技的Fusion Design Platform為解決這些挑戰提供了創新功能,如時鐘和數據並發優化、時序籤核和基於路徑的時序分析、多源時鐘樹綜合、hash 過孔支持、自由形式宏單元布局、以及面向下一代HPC設計的機器學習技術。HPC參考流程提供了完整全面的方法論,包含一整套經過三星和新思科技聯合驗證的文檔化流程和設計示例。

  新思科技設計集團系統解決方案和生態系統支持高級副總裁Charles Matar表示: 「我們與三星的早期合作有助於我們的共同客戶基於三星的最先進工藝節點,充分利用新思的先進技術和解決方案」。。新思科技Fusion Design Platform的先進功能提供了卓越的結果質量和交付時間優勢,助力我們的共同客戶實現與眾不同的高性能計算設計。

  在2020年10月28日舉行的三星先進晶圓代工生態系統 (SAFE) 論壇上,新思科技的專家們深入解析了針對三星先進工藝節點而優化的HPC設計參考流程的全新功能。 如要了解有關新思科技Fusion Design Platform的更多信息,請訪問https://www.synopsys.com/implementation-and-signoff/fusion-design-platform.html。

  關於新思科技

  新思科技(Synopsys, Inc。, 納斯達克股票代碼:SNPS)是眾多創新型公司的Silicon to Software(「晶片到軟體」)合作夥伴,這些公司致力於開發我們日常所依賴的電子產品和軟體應用。作為全球第15大軟體公司,新思科技長期以來一直是電子設計自動化(EDA)和半導體IP領域的全球領導者,並且在軟體安全和質量解決方案方面也發揮著越來越大的領導作用。無論您是創建先進半導體的片上系統(SoC)的設計人員,還是編寫需要最高安全性和質量的應用程式的軟體開發人員,新思科技都能夠提供您所需要的解決方案,幫助您推出創新性、高質量、安全的產品。要獲知更多信息,請訪問www.synopsys.com。

  編輯聯繫人:

  Camille Xu

  新思科技 (Synopsys, Inc。)

  wexu@synopsys.com

  Simone Souza

  新思科技 (Synopsys, Inc。)

  simone@synopsys.com

(文章來源:美通社)

(責任編輯:DF398)

相關焦點

  • 新思科技與三星開展合作,為先進定製設計提供優化的 iPDK 和方法學...
    加州山景城2021年1月8日 /美通社/ -- 憑藉豐富的 iPDK 庫,新思科技定製設計平臺可適於各種不同的先進和傳統工藝技術  完整的 iPDK 可讓用戶解鎖高級功能,從而加速和拓寬開發者對新工藝節點的使用,促進設計復用並實現進一步創新  三星認證了新思科技定製設計參考流程能夠帶來高效設計和驗證最佳實踐
  • 新思設計平臺聯手三星晶圓製造,打造最佳晶片
    新思科技(Synopsys)近日宣布與三星晶圓廠合作開發、驗證了30 多款全新的可互操作工藝設計套件 (iPDK) 。這些iPDK支持新思科技定製設計平臺,並廣泛覆蓋了三星晶片生產流程中的先進和傳統工藝節點。 利用新思科技定製設計平臺這一速度和效率更佳卓越的設計和驗證解決方案,版圖速度可提高5倍、設計收斂速度可提高2倍,可為使用各種三星工藝技術的客戶提供最高的生產效率 。
  • 新思與SiMa.ai合作將高性能機器學習推理引入嵌入式設備
    SiMa.ai選擇與新思科技合作,原因在於新思科技在功能安全方面的專業知識、經驗證的整套解決方案和模型、以及通過矽驗證的IP組合能夠協助SiMa.ai以最低功耗提供高性能計算。憑藉新思科技汽車級解決方案,SiMa.ai可以加速其SoC-level ISO 26262功能安全評估和資格鑑定,同時實現其目標ASIL。
  • 新思科技和AMD籤署多年期ZeBu仿真協議
    >AMD在ZeBu Server 4上進行標準化,擴展仿真能力,加速處理器、圖形和遊戲晶片上市 ZeBu支持AMD開發戰略,在高性能仿真系統上儘早實現投產前軟體啟動提供支持 ZeBu支持利用實際客戶應用工作負載,對新的高性能架構的能源效率和性能,進行早期分析 性能優化主要針對使用AMD EPYC(霄龍)處理器的新思科技客戶
  • NEC選用新思科技ZeBu Server 4仿真解決方案進行超級計算機驗證
    讓軟硬體團隊能夠在四周內優化軟體性能加州山景城2020年2月13日 /美通社/ --新思科技(Synopsys, Inc.,納斯達克股票代碼:SNPS)今天宣布,主要高性能計算(HPC)公司NEC選用新思科技的ZeBuServer 4作為其SX-Aurora TSUBASA高性能計算解決方案產品驗證的仿真解決方案。擁有高性能和可擴展性的ZeBu Server 4和新思科技Virtual Host解決方案使NEC能夠創建仿真環境,在四周內分析性能瓶頸(與之前傳統仿真系統的不成功試驗相比)。
  • Astera Labs攜手英特爾和新思科技加速PCI Express 5.0系統部署
    -- 10月28日至29日,在臺北舉行的PCI-SIG開發者大會上,Astera Labs將攜手新思科技和英特爾,演示端到端PCIe 5.0解決方案的系統級互操作性能。 Astera Labs攜手新思科技(Synopsys, Inc.
  • 新思科技推出新一代ZeBu Server-4
    全球第一大晶片自動化設計解決方案提供商及全球第一大晶片接口IP供應商、信息安全和軟體質量的全球領導者新思科技(Synopsys, Inc.)宣布,旗下業界性能最高的硬體仿真系統ZeBu
  • 蘇州辦證天數智芯宣布將打造高性能的AI計算晶片
    天數智芯宣布將打造通用、標準、高性能的AI計算晶片。然而,AI計算正處於爆發增長期,軟體算法快速變化,而晶片的研發周期較長,按照當前算法需求定義晶片需求,無異於賭博。天數智芯的AI計算晶片之所以追求通用、標準、高性能,便是要擺脫對算法的依賴,不僅僅對現有AI計算提供強勁支撐,而且要對各種高性能計算提供全方位的支持。在該計算體系,著眼的是以AI計算為代表的高性能計算最大公約數市場!目前國內領域和我們在同一賽道上的公司,鳳毛麟角。」
  • Groq採用新思科技ZeBu Server 4開發突破性AI晶片
    此外,ZeBu可在流片前對Groq的TSP架構進行優化和驗證,使其在吞吐量和延遲方面達到無與倫比的性能。Groq營運長Adrian Mendes表示:「Groq正在通過獨特的單核架構重新定義計算技術,以此來推動人工智慧和機器學習平臺的開發。這些平臺可在提供兩倍推理性能的同時,大大降低基礎架構成本。
  • 新思科技葛群:科技發展推動全球數位化加速前行|WISE2020 全球化...
    而EDA則是驅動晶片產業發展、撬動全球數字經濟的槓桿,是串聯起整個數字經濟價值鏈的根技術,在推動晶片設計、晶片製造等產業之外,還能夠賦能下遊廣大電子終端應用廠商,是全球經濟和科技創新的源動力。新思科技一直秉持「以科技改善人類未來」的理念,不斷革新EDA技術和方法學,賦能數字經濟,共同創造人們所夢想的智能未來。
  • 新思科技推出全新ARC HS4x/4xD開發套件
    新思科技(Synopsys) 近日宣布推出DesignWare ARC HS4x/4xD開發套件,加速ARC HS4x/4xD系列高性能IP處理器的軟體開發。ARC HS4x/4xD開發套件基於新思科技ARC MetaWare開發工具鏈,支持開發和調試高度優化的高密度代碼。ARC的GNU 工具鏈還支持ARC HS4x/4xD系列處理器。HapsTrak連接器幫助開發者輕鬆將ARC HS4x/4xD開發套件與新思科技基於HAPS FPGA的原型系統相連,將該平臺的功能拓展至適用於新的IP原型和相關驅動程序的開發。
  • 博通擴展與新思科技在7納米及5納米設計方面的合作
    加州山景城2020年4月23日 /美通社/ -- 重點: 新思科技為博通提供了優化的7納米設計流程和方法,使其能基於Fusion Design Platform進行大批量生產設計 一流的數字實現工具,包括Fusion Compiler
  • 新思科技推出基於TSMC 7nm FinFET工藝技術的汽車級IP
    推出此項支持TSMC 7nm工藝技術的汽車級IP進一步擴展了新思科技FinFET工藝的ISO 26262 ASIL Ready IP解決方案的產品組合,並已被十餘家領先的汽車廠商所採用。該IP滿足嚴格的AEC-Q100溫度要求,為汽車晶片提供高可靠性。此外,新思科技還提供包含故障模式和FMEDA報告的汽車安全包,能夠節省設計人員數月的開發時間,並加快晶片安全功能評估。
  • 新思科技、臺積公司和微軟Azure攜手,實現雲上高度可擴展的時序...
    通過在微軟Azure平臺上使用新思科技PrimeTime靜態時序分析和StarRC寄生提取,該流程可顯著提高吞吐量。臺積公司設計基礎設施管理部資深處長Suk Lee表示:「由於先進的製程技術、更大的庫規模和更多的操作條件要分析,設計複雜度的增加使得設計signoff的周轉時間變得至關重要。利用雲平臺可以極大地加快signoff,為晶片設計帶來根本上的影響。
  • 新思科技升級Verification Continuum平臺繼續引領技術
    新思科技近日發布新版Verification Continuum™平臺,將各種驗證工具進行新的原生集成,實現高達五倍的驗證性能。為實現我們的遠大目標,依託新思科技VCS的業界領先性能以及用於乙太網和原始碼測試套件的VC驗證IP來加快我們市場領先的交換機產品的流片計劃。」 ——Avinash Mani Innovium工程設計副總裁 「為了獲得競爭優勢,我們需要全方位解決方案來改善驗證流程,並縮短高性能人工智慧(AI)解決方案的上市時間。
  • AI強攻EDA,無人晶片設計還有多遠?
    AI、ML使晶片設計生產力產生質的飛躍AI、ML與EDA方法學的融合是革命性的一步。 近來,兩大EDA巨頭Cadence(楷登電子)和Synopsys(新思科技)在這方面都有動作,使晶片設計生產力有了質的飛躍。
  • 芯華章與新思科技達成合作,採用ZeBu® Server和HAPS®提供...
    ,納斯達克股票代碼:SNPS)今日宣布,中國領先的驗證解決方案和驗證服務提供商芯華章科技股份有限公司採用了新思科技的ZeBu® Server 仿真和HAPS®原型設計系統來提供基於雲的先進驗證服務。芯華章之所以選擇ZeBu和HAPS,是看中了其性能、可靠性和容量可以助力晶片設計公司更好的設計5G、人工智慧和高性能計算晶片。本文引用地址:http://www.eepw.com.cn/article/202008/417423.htm「我們的行業專家團隊在選擇技術及合作夥伴時都秉持最高要求。」
  • 新思科技推出新一代ZeBu Server-4 提供比原系統快2倍的硬體仿真速度
    2018年6月28日,中國 北京——全球第一大晶片自動化設計解決方案提供商及全球第一大晶片接口IP供應商、信息安全和軟體質量的全球領導者新思科技(Synopsys, Inc.,納斯達克股票市場代碼: SNPS)宣布,旗下業界性能最高的硬體仿真系統ZeBu® Server 4面向用戶開放。
  • Achronix採用新思科技DesignWare IP解決方案
    Achronix採用新思科技DesignWare IP解決方案2020-04-02 10:04出處/作者:美通社整合編輯:佚名責任編輯:leijunhua 新思科技(Synopsys, Inc.)近日宣布,Achronix最新高性能Speedster7t FPGA系列採用經驗證的DesignWare®  PCI Express® (PCIe®)5.0 和DDR4 IP核。
  • 新思科技推出新一代VC SpyGlass RTL靜態Signoff平臺
    ,納斯達克股票代碼:SNPS)今日宣布面向市場推出VC SpyGlass RTL靜態Signoff平臺,該平臺採用了公認的SpyGlass技術,是新思科技Verification Continuum平臺的一部分。支持多核的VC SpyGlass平臺可在內存佔用減少一半的同時將性能提高3倍。