新思科技推出基於TSMC 7nm FinFET工藝技術的汽車級IP

2021-01-09 電子發燒友
打開APP
新思科技推出基於TSMC 7nm FinFET工藝技術的汽車級IP

廠商供稿 發表於 2018-10-18 14:57:21

十餘家ADAS設計和自動駕駛晶片公司已在FinFET工藝中採用DesignWare IP

重點:

基於7nm工藝技術的控制器和PHY IP具有豐富的產品組合,包括LPDDR4X、MIPI CSI-2、D-PHY、PCI Express 4.0以及安全IP。

IP解決方案支持TSMC 7nm工藝技術所需的先進汽車設計規則,滿足可靠性和15年汽車運行要求。

ISO 26262 ASIL Ready IP包含安全包、FMEDA報告及安全手冊,以加速晶片功能安全評估。

2018年10月18日,中國 北京——新思科技(Synopsys, Inc.,納斯達克股票市場代碼: SNPS)宣布,推出支持TSMC 7nm FinFET工藝技術的汽車級DesignWare®Controller和PHY IP。DesignWare LPDDR4x、MIPI CSI-2、D-PHY、PCI Express 4.0以及安全IP在TSMC 7nm工藝技術實現了先進的汽車設計規則,以滿足ADAS和自動駕駛晶片的可靠性及運行要求。推出此項支持TSMC 7nm工藝技術的汽車級IP進一步擴展了新思科技FinFET工藝的ISO 26262 ASIL Ready IP解決方案的產品組合,並已被十餘家領先的汽車廠商所採用。該IP滿足嚴格的AEC-Q100溫度要求,為汽車晶片提供高可靠性。此外,新思科技還提供包含故障模式和FMEDA報告的汽車安全包,能夠節省設計人員數月的開發時間,並加快晶片安全功能評估。

TSMC設計基礎設施市場部高級總監Suk Lee表示:「 TSMC與新思科技多年的成功合作經驗有助於共同用戶實現晶片在性能、功耗及面積方面的目標。新思科技通過推出支持TSMC 7nm FinFET工藝技術的汽車級DesignWareIP,持續致力於為設計人員提供高質量IP,實現其卓越的設計目標,並加快產品上市時間。」

新思科技IP營銷副總裁John Koeter表示:「開發汽車級IP需要大量的專業知識和嚴苛的工藝要求,確保IP符合嚴格的ISO 26262功能安全標準和AEC-Q100可靠性標準。新思科技將繼續大規模投資、開發支持TSMC 7nm等最先進工藝技術的汽車級IP,幫助設計人員提高晶片的功能安全性、可靠性和汽車質量認證。「

關於新思®

新思科技(Synopsys, Inc.,納斯達克股票市場代碼: SNPS)致力於創新改變世界,在晶片到軟體的眾多領域,新思科技始終引領技術趨勢,與全球科技公司緊密合作,共同開發人們所依賴的電子產品和軟體應用。新思科技是全球排名第一的晶片自動化設計解決方案提供商,全球排名第一的晶片接口IP供應商,同時也是信息安全和軟體質量的全球領導者。作為半導體、人工智慧、汽車電子及軟體安全等產業的核心技術驅動者,新思科技的技術一直深刻影響著當前全球五大新興科技創新應用:智能汽車、物聯網、人工智慧、雲計算和信息安全。

新思科技成立於1986年,總部位於美國矽谷,目前擁有13000多名員工,分布在全球100多個分支機構。2018財年預計營業額31億美元,擁有3000多項已批准專利,為美國標普500指數成分股龍頭企業。

自1995年在中國成立新思科技以來,新思科技已在北京、上海、深圳、廈門、武漢、西安、南京、香港、澳門九大城市設立機構,員工人數超過1100人,建立了完善的技術研發和支持服務體系,秉持「加速創新、推動產業、成就客戶」的理念,與產業共同發展,成為中國半導體產業快速發展的優秀夥伴和堅實支撐。新思科技攜手合作夥伴共創未來,讓明天更有新思!

打開APP閱讀更多精彩內容

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容圖片侵權或者其他問題,請聯繫本站作侵刪。 侵權投訴

相關焦點

  • Mentor擴展解決方案以支持TSMC 7nm FinFET Plus和12nm FinFET工藝...
    ™) Platform 獲得 TSMC 12nm FinFET Compact Technology (12FFC) 和最新版本 7nm FinFET Plus 工藝的認證。多年以來,Mentor 一直都是我們的戰略合作夥伴,西門子承諾繼續在 Mentor 的電子設計自動化 (EDA) 技術領域進行投資,我們也期望幫助雙方的共同客戶向市場推出更加令人驚嘆的全新 IC 創新產品。」
  • 新思科技攜手三星推出高性能計算設計優化參考方法學
    原標題:新思科技攜手三星推出高性能計算設計優化參考方法學   新思科技與三星基於Fusion Design Platform開展合作,充分釋放三星在最先進節點工藝的優勢
  • 博通擴展與新思科技在7納米及5納米設計方面的合作
    在7納米設計多個成功經驗的基礎上,博通與新思科技進一步合作,部署了包括基於Fusion Design Platform進行的5納米晶片設計。博通通過整合新思科技的工具、流程和方法,從最新的晶片工藝產品中獲得最大的收益,並有效地為客戶提供價值。
  • 新思科技與三星開展合作,為先進定製設計提供優化的 iPDK 和方法學...
    加州山景城2021年1月8日 /美通社/ -- 憑藉豐富的 iPDK 庫,新思科技定製設計平臺可適於各種不同的先進和傳統工藝技術  完整的 iPDK 可讓用戶解鎖高級功能,從而加速和拓寬開發者對新工藝節點的使用,促進設計復用並實現進一步創新  三星認證了新思科技定製設計參考流程能夠帶來高效設計和驗證最佳實踐
  • GlobalFoundries推出12nm FINFET新半代製程12LP
    實際上這是GlobalFoundries名下推出的第二種基於12nm節點尺寸的製程,去年9月份GlobalFoundries曾經推出一款基於平面型FD-SOI架構的12nm FD-SOI製程(仍使用傳統平面型電晶體結構,但基體為SOI晶圓而非體矽,同時溝道為全耗盡溝道),製程代號12FDX.而GlobalFoundries首次談及12nm製程則是更早去年七月份的事情了。
  • 新思科技收購加州聖克拉拉公司INVECAS部分IP資產
    新思科技近日宣布,公司已籤署了一項最終協議,收購加州聖克拉拉公司INVECAS部分IP資產。此次收購將擴大新思科技的DesignWare?邏輯庫、通用I/O、嵌入式內存、接口和模擬IP產品組合;還將帶來一支經驗豐富的研發工程師團隊,能夠加速實現新思科技在一系列工藝技術中的物理IP路線圖,從而滿足用戶在消費、物聯網和汽車設計等不斷增長的需求。INVECAS將保留其HDMI IP和ASIC設計解決方案業務。
  • 英特爾10 nm工藝引入全新電晶體技術,和7 nm打成平手
    雖然英特爾在推進工藝製程升級的道路上進展緩慢,長期停留在14 nm節點上,被消費者批評創新乏力,但有一點英特爾做得不錯,就是不在工藝製程的描述上玩數字遊戲,英特爾這方面表現是強於其它晶片代工廠的。最近英特爾終於帶來了一些好消息,除了下一代(第11代)酷睿處理器的工藝製程全面進軍10 nm節點以外,英特爾還將在10 nm工藝製程中加入全新的「SuperFin」電晶體。基於這一新技術生產的第11代酷睿處理器,相較於同樣是10 nm工藝製程的部分第十代酷睿處理器,性能取得了大幅度提升,幾乎可以等效於7 nm工藝製程的水平。
  • 新思科技推出新一代ZeBu Server-4
    ZeBu Server 4基於久經考驗的ZeBu快速硬體仿真架構而開發,硬體仿真性能是競品解決方案的兩倍,能夠實現片上系統(SoC)驗證和軟體研發,以滿足汽車、5G、網絡、人工智慧(AI)和數據中心SoC爆發式增長的驗證需求。ZeBu Server 4對機房的空間需求減少了一半,同時功耗降低了5倍,實現了業界最低的擁有成本。
  • 新思設計平臺聯手三星晶圓製造,打造最佳晶片
    新思科技(Synopsys)近日宣布與三星晶圓廠合作開發、驗證了30 多款全新的可互操作工藝設計套件 (iPDK) 。這些iPDK支持新思科技定製設計平臺,並廣泛覆蓋了三星晶片生產流程中的先進和傳統工藝節點。 利用新思科技定製設計平臺這一速度和效率更佳卓越的設計和驗證解決方案,版圖速度可提高5倍、設計收斂速度可提高2倍,可為使用各種三星工藝技術的客戶提供最高的生產效率 。
  • Achronix採用新思科技DesignWare IP解決方案
    Achronix採用新思科技DesignWare IP解決方案2020-04-02 10:04出處/作者:美通社整合編輯:佚名責任編輯:leijunhua 新思科技(Synopsys, Inc.)近日宣布,Achronix最新高性能Speedster7t FPGA系列採用經驗證的DesignWare®  PCI Express® (PCIe®)5.0 和DDR4 IP核。
  • TSMC的40nm工藝已經達到極限
    本文引用地址:http://www.eepw.com.cn/article/96303.htm  最近,關於TSMC在40nm工藝的GPU生產過程中出現的超級低的良率的傳言很多,這個傳言最初的來源是FBR Capital Markets的Mehdi Hosseini寫的一篇報告,而EE Times的編輯Mark LaPedus引用了Hosseini的說法
  • 新思科技升級Verification Continuum平臺繼續引領技術
    打開APP 新思科技升級Verification Continuum平臺繼續引領技術 發表於 2019-06-11 08:42:06
  • 雖然有差距,但中國正在加快先進5nm和7nm國產晶片的發展
    在2019年,中芯國際最先進的工藝是28nm平面技術。相比之下,臺積電十年前就推出了28nm製程晶片。如今,臺積電正以3nm製程和5nm製程進行研發。這是中國目前的最大困境了。由於中國晶片製造的落後,中國的oem必須用高價從外國供應商那裡獲得最先進的晶片。另一方面,中國的成熟工藝並不存在缺口。
  • 臺積電7nm工藝_7nm工藝意味著什麼
    更確切地說,這四家半導體大廠將採用臺積電7nm?FinFET工藝,製造一款CCIX(緩存一致性互聯加速器)測試晶片,2018年第一季度完成流片。   該晶片一方面用來試驗臺積電的新工藝,另一方面則可以驗證多核心ARM?CPU通過一致性互連通道與片外FPGA加速器協作的能力。
  • 新思科技和AMD籤署多年期ZeBu仿真協議
    新思科技(Synopsys, Inc.,納斯達克股票代碼:SNPS)近日宣布與AMD達成一份多年期協議,基於該公司的ZeBuServer 4仿真系統,加速AMD高性能處理器、圖形和遊戲項目的驗證。作為新協議的一部分,新思科技將會為部署基於AMD霄龍處理器的伺服器,優化其ZeBu和VCS軟體。AMD則將藉此繼續實施其開發戰略,利用高性能ZeBu仿真系統提供首批客戶支持。
  • 新思科技推出全新ARC HS4x/4xD開發套件
    新思科技(Synopsys) 近日宣布推出DesignWare ARC HS4x/4xD開發套件,加速ARC HS4x/4xD系列高性能IP處理器的軟體開發。ARC HS4x/4xD開發套件包括採用28nm工藝、基於ARC HS4x/HS4xD的多核晶片,併集成了廣泛的接口:乙太網、HDMI、USB、SDIO、I2C、SPI、UART和GPIO,以及低功耗GPU。該套件還配有車載WiFi(802.11abgn)和藍牙(BT4.0)模塊。
  • 2020 半導體行業 8 大關鍵詞:黃氏定律、5nm 等
    SoC 設計流程,來源阿里雲研究中心&新思科技對於雲上 EDA 的未來,新思科技中國副總經理、晶片自動化事業部總經理謝仲輝看好其發展,認為晶片設計上雲將引領晶片行業進入新的良性循環,對於決心投入晶片的網際網路及系統公司而言是機遇
  • Mentor Graphics與TSMC攜手推出IC設計和籤核基礎架構
    物理設計、分析、驗證和優化工具都得到了改進,來滿足早期客戶的測試晶片和 IP設計啟動的10 nm FinFET 工藝要求。>Logo - http://photos.prnewswire.com/prnh/20140317/AQ83812LOGO 「TSMC和 Mentor正在進行廣泛的工程工作,使雙方客戶都能充分利用先進的工藝技術
  • 新思科技葛群:科技發展推動全球數位化加速前行|WISE2020 全球化...
    令我們感到非常自豪的是,全世界幾乎所有的晶片都有新思科技的技術在其中。這一偉大的成就除了因為新思科技領先的技術優勢,更得益於新思科技的全球化運行。新思科技的全球化是必然之路。這是因為科技發展無國界,科技本身會突破地域的限制,找到最合適的發展土壤,去落地生根發芽。
  • 為什麼麒麟都能用7nm工藝,龍芯卻不行?
    這個問題延伸一下,實際上還可以用於解讀,為什麼英偉達GeForce RTX 3080沒有採用7nm工藝,或者很多IoT晶片沒有採用7nm工藝。或許很多人在大方向上很清楚,未能採用最尖端工藝是基於成本的考量。