新思科技 發表於 2020-12-26 11:04:10
新思科技(Synopsys)宣布推出業界首個支持Compute Express Link (CXL) 2.0的驗證IP(VIP),以實現數據密集型片上系統(SoC)的性能突破。CXL是新一代開放標準的互聯技術,可實現在CPU與加速器之間建立高速的互聯生態系統(包括GPU、FPGA與特定加速器解決方案以及內存擴展設備之間的互聯)。該技術基於成熟的PCI Express架構並使用了PCI Express 5.0的物理層和電氣接口。
新思科技CXL驗證IP基於新一代SystemVerilog的 Universal Verification Methodology(UVM)架構,使驗證IP的集成變得簡單,它在有效縮短第一個測試用例的調式時間的同時,可讓用戶們運行更多的測試用例。CXL驗證IP包含了覆蓋率分析和驗證計劃,可與Verdi的協議分析儀(Protocol Analyzer)和性能分析儀 (Performance Analyzer) 天然結合,在有效的提高debug效率的同時加速驗證收斂。此外,經驗證的DesignWare CXL IP可提供16 lane的連接,以實現高帶寬和低延遲。DesignWare CXL IP可支持3種CXL協議(CXL.io、CXL.cache、CXL.mem)和設備類型,以滿足不同的應用場景。
「新思科技內存一致性驗證IP產品包括CXL 2.0、CXL 1.1和CCIX,可支持具有高數據吞吐量要求的新應用程式,我們將不斷豐富行業領先的驗證IP產品,並會持續與標準組織和快閃記憶體供應商緊密合作,讓開發者可以快速採用和整合最新的連接技術。」——Vikas Gautam
「不斷發展CXL作為開放標準的連接技術,來提升新一代數據中心的性能,是我們重大的努力方向,我們很感激新思科技對CXL聯盟的支持以及對CXL 技術應用的推進。」——Jim Pappas
「將新一代重大的連接技術推向市場,來用於包括人工智慧、內存擴展和雲計算在內的數據密集型應用程式,需要一個成熟的生態系統。與新思科技這樣的行業領導者合作推進CXL在行業的發展,可以滿足我們客戶對其片上系統性能和數據連接的要求。」——Debendra Das Sharma博士
英特爾公司
CXL 2.0協議在物理層和應用層都提升了扇出和池化系列特性。CXL 2.0支持的新性能包括:
● CXL Switch,支持多邏輯設備(MLD);
● 支持CXL.io和CXL.CXL.cache/mem的IDE(安全性);
● 可在APN階段和熱插拔期間協商CXL 2.0設備,支持CXL枚舉,將CXL設備作為PCI Express的端點 ;
● 通過QoS遙感技術對系統級可管理性進行更新,功能級復位、全局持續刷新、內存間插和一致性測試。
文章出處:【微信公眾號:新思科技】歡迎添加關注!文章轉載請註明出處。
責任編輯:haq
打開APP閱讀更多精彩內容
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容圖片侵權或者其他問題,請聯繫本站作侵刪。 侵權投訴