Altera發布Quartus® II軟體v14.1,擴展支持Arria® 10 FPGA和...

2021-01-12 華強電子網
Altera發布Quartus® II軟體v14.1,擴展支持Arria® 10 FPGA和SoC

來源:網際網路 作者:-- 時間:2014-12-16 14:10

  Altera發布其Quartus? II軟體v14.1,擴展支持Arria? 10 FPGA和SoC——FPGA業界唯一具有硬核浮點DSP模塊的器件,也是業界唯一集成了ARM處理器的20 nm SoC FPGA。Altera最新的軟體版本可立即支持集成在Arria 10 FPGA和SoC中的硬核浮點DSP模塊。用戶現在可以選擇三種獨特的DSP設計輸入流程,DSP性能達到業界領先的1.5 TFLOPS。軟體還包括多項優化,加速Arria 10 FPGA和SoC設計時間,提高了設計人員的效能。

 

  Arria 10 FPGA和SoC中集成了IEEE 754兼容浮點DSP模塊,前所未有的提高了浮點DSP性能、設計人員的效能以及邏輯利用率。Quartus II軟體v14.1提供了高級工具流程,為硬核浮點DSP模塊提供多種設計輸入選項,支持用戶迅速設計並實現解決方案,滿足各種需要大量計算的應用需求,例如,高性能計算(HPC)、雷達、科學和醫療成像等應用領域。這些設計流程包括為軟體編程人員提供的OpenCL,為基於模型的設計人員提供的DSP Builder,以及為傳統FPGA設計人員提供的硬體描述語言(HDL)流程。與軟核實現不同,硬核浮點DSP模塊不會佔用寶貴的邏輯資源來實現浮點操作。

 

  Quartus II軟體v14.1的其他特性包括:

  ? 增強設計空間管理器II (DSE II)工具加速了時序收斂,為用戶提供實時狀態和報告數據。數據可以用於和計算群同時產生的多次編譯進行逐項對比。

  ? 優化的集中式IP分類和改進後的圖形用戶界面(GUI)有助於在一個位置進行存儲,很容易找到所有定製IP。

  ? 此外,Altera新的非易失MAX? 10 FPGA在小外形封裝、低成本和瞬時接通可編程邏輯器件封裝中包含了雙配置快閃記憶體、模擬和嵌入式處理功能。

  ? 增強JNEye串行鏈路分析工具進一步簡化了電路板級設計和規劃。JNEye工具結合Arria 10矽片模型,能夠仿真Arria 10設計中的傳輸線模型,估算插入損耗和交叉串擾參數。

 

  價格和供貨信息

  現在可以下載訂購版和免費網絡版的Quartus II軟體v14.1。Altera的軟體訂購程序將軟體產品和維持費用合併在一個年度訂購支付中。訂戶可以收到Quartus II軟體、ModelSim?-Altera入門版軟體,以及IP基本套裝的全部許可,它包括Altera最流行的IP內核。一個節點鎖定的PC許可年度軟體訂購價格為2,995美元,可以通過Altera eStore購買。

  

關注電子行業精彩資訊,關注華強資訊官方微信,精華內容搶鮮讀,還有機會獲贈全年雜誌

關注方法:添加好友→搜索「華強微電子」→關注

或微信「掃一掃」二維碼

相關焦點

  • 【從零開始走進FPGA】創造平臺——Quartus II 11.0 套件安裝指南
    自從Bingo 2009年開始接觸FPGA,Quartus II 版本的軟體從n年前的5.1版本到今天的最新發布的11.0,都使用過;當然對於軟體核心構架而言,萬變不離其宗。雖然多多少少有點bug,但這10多個版本發展到了現在,能看到Altera一直在努力,致力於更完美的用戶界面,更快的綜合速度的軟體開發。
  • Altera Quartus II軟體8.0開創高端FPGA的性能和效能最高水平
    2008年5月20號,北京——Altera公司(NASDAQ: ALTR)今天發布Quartus® II軟體8.0,支持公司的40-nm Stratix® IV FPGA和HardCopy® ASIC,延續了公司在設計軟體性能和效能上的領先優勢。
  • Altera發布最新版Quartus II開發軟體
    Altera公司(Nasdaq: ALTR)日前發布業界成熟可靠的最新版Quartus  II開發軟體——對於FPGA設計,性能和效能在業界首屈一指的軟體。
  • Quartus II 9.1安裝教程
    >Quartus II是Altera公司的綜合性PLD/FPGA開發軟體,支持原理圖、VHDL、VerilogHDL以及AHDL(Altera Hardware Description Language)等多種設計輸入形式,內嵌自有的綜合器以及仿真器,可以完成從設計輸入到硬體配置的完整PLD設計流程。
  • Altera發布Quartus Prime Pro設計軟體,加速大容量FPGA設計
    Altera,現在已屬英特爾公司,今天發布新的產品版Quartus® Prime Pro設計軟體,進一步提高了FPGA設計性能和設計團隊的效率。
  • Altera新版Quartus Prime設計軟體延續了設計性能和效能的領先優勢
    關於Spectra-Q引擎的更多信息,請訪問www.altera.com.cn/spectraq。  與早期試用客戶一起,Quartus Prime設計軟體在多個Arria® 10設計上展示了極高的設計性能和設計人員效能。
  • Quartus II 12.0安裝教程
    ,支持原理圖、VHDL、VerilogHDL以及AHDL(Altera Hardware Description Language)等多種設計輸入形式,內嵌自有的綜合器以及仿真器,可以完成從設計輸入到硬體配置的完整PLD設計流程。
  • Altera Quartus II軟體11.1版
    Altera公司今天宣布推出Quartus II軟體11.1版——在CPLD、FPGA和HardCopy ASIC設計方面,業界性能和效能最好的軟體。
  • Altera Quartus II軟體v13.1編譯時間縮短70%
    Altera公司 (NASDAQ: ALTR)日前宣布發布Quartus® II軟體13.1版,通過大幅度優化算法以及增強並行處理,與前一版本相比,編譯時間平均縮短了30%,最大達到70%,進一步擴展了在軟體效能方面的業界領先優勢。
  • Quartus II 18.0 PLD/FPGA開發軟體
    小編這裡帶來的是教程是專業版, 英特爾 Quartus Prime 專業版軟體經過優化,可支持採用英特爾 Stratix 10、英特爾 Arria 10 和英特爾 Cyclone 10 GX 器件家族的下一代 FPGA 和 SoC 中的高級特性。 完整的Intel Quartus Prime 系統包括一個集成的設計環境,包括從設計輸入到器件編程的每一步。
  • Quartus II 15.0和Modelsim SE最快速的聯調
    本文引用地址:http://www.eepw.com.cn/article/201602/287229.htm  在百度上搜索 關鍵詞:quartus modelsim 聯合仿真 結果如下:  1、工欲善其事,必選編譯庫  首選安裝Quartus 15.0 然後破解,至於在哪裡下載,怎麼破解,大家自行百度吧,如果是學生的的話,貌似可以申請免費的license,要不然就用試用版好了,然後是安裝Modelsim SE,我用的10.1c,這個資源也是可以百度到的,畢竟大家都是學習用,高版本的Quartus只能配高版本的Modelsim
  • 使用Quartus II開發軟體
    本文引用地址:http://www.eepw.com.cn/article/81537.htm  T代表Timequest,新一代ASIC功能時序分析器,支持業界標準的Synopsys設計約束(SDC)時序分析方法。  I代表Incremental Compilation—增量編譯器,支持自下而上的設計流程,可以分別建立和優化設計模塊。
  • Mouser供貨最新的Altera Quartus II軟體
    Mouser Electronics開始提供Altera 公司推出的最新款Quartus® II軟體,設計工程師已經可通過www.mouser.cn購買並下載Quartus II(版本13.0)的數字發布版。
  • Quartus II 11.0安裝教程
    ,支持原理圖、VHDL、VerilogHDL以及AHDL(Altera Hardware Description Language)等多種設計輸入形式,內嵌自有的綜合器以及仿真器,可以完成從設計輸入到硬體配置的完整PLD設計流程。
  • Quartus II軟體12.0的新功能詳解
    與以前版本相比,這一版本的軟體在28-nm高密度FPGA設計上的編譯時間縮短了近4倍,繼續在業界保持了效能優勢。Quartus II軟體12.0還包括對基於ARM的Cyclone V SoC FPGA的初次支持,以及對最新28-nm器件——Stratix V、Arria V和Cyclone V器件的擴展支持。
  • quartus的IP仿真出錯解決方案
    大家都知道quartus的IP可以直接拿來用的,大大節省了開發時間,而且其代碼是絕對優化的;所有的前奏都操作成功,設置沒什麼問題,開始對生成的fft.vhd文件進行編譯,點擊Start Compilation,第一感覺:慢!
  • FPGA設計開發軟體Quartus II的使用技巧之:Quartus II軟體基礎介紹
    QuartusII設計軟體是Altera提供的完整的多平臺設計環境,能夠直接滿足特定設計需要,為可編程晶片系統(SOPC)提供全面的設計環境。QuartusII軟體含有FPGA和CPLD設計所有階段的解決方案。
  • GitHub手機App已支持簡體中文;華為畢昇正式發布上線
    GitHub 手機 App 現已支持簡體中文當地時間 9 月 29 日,GitHub 官方宣布,GitHub 移動版新增支持包括簡體中文在內的多種語言。GitHub App 現已支持簡體中文、巴西葡萄牙語、日語和西班牙語。GitHub 表示:「現在,更多的開發人員可以隨時使用自己選擇的語言來管理任務、提供反饋、回應問題以及審查與合併拉取請求。」
  • FPGA設計開發軟體Quartus II的使用技巧之: 典型實例-LogicLock...
    本文引用地址:http://www.eepw.com.cn/article/201706/348821.htm5.11.1實例的內容及目標1.實例的主要內容本節旨在通過Quartus軟體自帶的工程實例——「lockmult」來熟悉AlteraQuartusII邏輯鎖定功能LogicLock的使用方法。在本節中,將主要講解下面知識點。
  • FPGA驗證之功能仿真和時序仿真的區別與方法
    這種存儲單元和RAM一樣,都是基本的FPGA片上存儲單元,在以後的設計裡面會經常使用到。仿真庫的路徑為「C:\altera\quartus50\eda\sim_lib」,包含了如下3個仿真庫文件。· 220model.v:帶有用戶原語類型的Quartus自帶的IP核的庫文件。· altera_mf.v:Quartus自帶的IP核的庫文件。