Y電容布局和接地阻抗對濾波器的共模插損影響到底有多大?

2020-11-25 電子發燒友

Y電容布局和接地阻抗對濾波器的共模插損影響到底有多大?

發表於 2020-03-26 13:14:53

在第五期的文章中,小編跟大家分享了如何通過精準調節EMI濾波器的參數來解決傳導超標問題。文章發表後,後臺有粉絲留言問,為何EMI濾波器右側的Y電容PCB布局時要靠近電源模塊放置?Y電容的接地阻抗對插損到底有多大的影響呢?下面小編就通過電路仿真為大家解釋這兩個疑問。

一|Y電容的PCB布局

對於電源模塊的共模傳導噪聲,我們希望共模噪聲的回流路徑越小越好。當Y電容越靠近電源模塊時,電源模塊的共模傳導噪聲能更快的流入機殼,然後回到噪聲源端,此時迴路面積最小,Y電容的失配效果會更好,下面通過仿真來感性的認識一下。下圖是電路的仿真模型,圖中相關器件已做了說明。

當Y電容越靠近電源模塊時,圖中L1的數值會越小。此處我們比較L1=20nH和L1=5nH時,R5兩端共模電壓的大小。下圖為仿真結果,從圖中可以發現,L1越小,R5兩端的共模電壓越小,共模濾波器的插損越高。

二|Y電容的接地阻抗

當Y電容的容值確定時,Y電容在高頻段內的阻抗由接地引線電感決定。接地引線電感越大,Y電容的阻抗越大,失配效果越差,從而導致共模濾波器的插損下降。仿真電路模型中,L4為Y電容的引線電感,此處我們設置L1=5nH,比較當L4=10nH和L4=5nH兩種情況下,R5兩端的共模電壓。下圖是電路的仿真結果,從圖中可以看出,L4越小,R5兩端的共模電壓越小,共模濾波器的插損越高。

三|結語

對於EMI濾波器,Y電容的布局和接地對共模濾波插損影響非常大,在進行濾波電路PCB設計時要格外注意。

原文標題:第六期|Y電容布局和接地阻抗對濾波器的共模插損影響到底有多大?

文章出處:【微信號:yqylw2018   ,微信公眾號:   電磁兼容與安規】歡迎添加關注!文章轉載請註明出處

打開APP閱讀更多精彩內容

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容圖片侵權或者其他問題,請聯繫本站作侵刪。 侵權投訴

相關焦點

  • 在EMI濾波器設計中的幹擾特性和阻抗特性講解
    )共模幹擾濾波通常有四種技術可進行電源濾波,以便抑制幹擾噪聲。它們是:正負極電源線之間添加電容,即X電容;每根電源線和地線之間添加電容,即Y電容;共模抑制(兩根電源線上的抑制線圈同向繞線);差模抑制(每根電源線有它自己的抑制線圈)。電容的作用是將高頻幹擾電壓「短路」,另外,當幹擾信號頻率很高時,抑制線圈將產生很大的交流阻抗。
  • 共模濾波器的原理_共模濾波器的作用
    打開APP 共模濾波器的原理_共模濾波器的作用 發表於 2019-08-30 14:31:04   共模濾波器的原理   共模電感又叫共模濾波器,是一個以鐵氧體為磁芯的共模幹擾抑制器件,它由兩個尺寸相同,匝數相同的線圈對稱地繞制在同一個鐵氧體環形磁芯上,形成一個四端器件,要對於共模 信號呈現出大電感具有抑制作用,而對於差模信號呈現出很小的漏電感幾乎不起作用。
  • 大功率開關電源的EMC測試分析及正確選擇EMI濾波器
    EMI濾波器在正常工作時處於失配狀態,因為在實際應用中,它無法實現匹配。如濾波器輸入端阻抗 (電網阻抗)是隨著用電量的大小而改變的。濾波器輸出端的阻抗 。(電源阻抗)是隨著負載的大小而改變的。要想獲得最佳的EMI抑制效果,必須根據濾波器的兩端所要連接的源端阻抗特性和負載阻抗特性來選擇EMI濾波器的電路結構和參數,即遵循輸入、輸出端阻抗失配原則。
  • EMC理論基礎知識之接地和濾波設計
    工作接地  工作地是單板、母板或系統之間信號的等電位參考點或參考平面,它給信號回流提供了低的阻抗通道。信號質量很大程度上依賴於工作接地質量的好壞。由於受接地材料特性和其他技術因素的影響,接地導體的連接或搭接無論做的如何好,總有一定的阻抗,信號的回流會在工作地線上產生電壓降,形成地紋波,對信號質量產生影響;信號越弱,信號頻率越高,這種影響就越嚴重。
  • 直流電源EMI濾波器的設計原則
    對於EMI信號,電感是高阻,電容是低阻,所以,電源EMI濾波器與源或負載端接應遵循下列原則:  如果源內阻或負載是阻性或感性,與之端接濾波器接口就應該是容性。  如果源內阻或負載是容性,與之端接濾波器接口就應該是感性。  2 EMI濾波器網絡結構  EMI信號包括共模幹擾信號CM和差模幹擾信號DM,CM和DM分布如圖1所示。
  • 20190131---EMC共模幹擾處理,共模扼流圈的應用和選型
    🔹共模電感選型需要注意一下幾點: 直流阻抗要低,不能對電壓或有用信號產生較大影響;· 用於電源線的話,要考慮額定電壓和電流,滿足工作要求;· 通過測試確定共模幹擾的頻段,在該頻段內共模阻抗應該較高;· 差模阻抗要小,不能對差分信號的質量產生較大影響;.共模電感通常取8-33mH。
  • EMI濾波器的作用和種類
    接地措施的產品,任然會有傳導幹擾發射或傳導幹擾進入產品。為了滿足EMC標準規定的CE和CS(傳導敏感度)極限值要求,使用EMI濾波器是一種好方法。 通常採用某種形式的濾波以降低電源線及信號線的發射,濾波器衰減決定了源及負載阻抗。即若濾波器與源、負載阻抗不匹配,將會產生最小的傳輸信號(EMI)功率。另外還要考慮電磁幹擾是共模還是差模。共模是指兩導體上的對地參考噪聲電壓,差模是指一個導體相對另一個導體的電壓,一般情況下兩種電磁幹擾都需要衰減。
  • 電源線的噪聲共模幹擾和差模幹擾優化設計
    (和少量因漏感造成的阻尼);當共模電流流過線圈時,由於共模電流的同向性,會在線圈類產生同向的磁場而增大線圈的阻抗,使線圈表現為高阻抗,產生較強的阻尼效果,以此衰減共模電流達到濾波的目的。,都是利用電容的高頻低阻性,使高頻幹擾電路短路,而低頻時電路不受任何影響。
  • 開關電源輸入EMI濾波器設計與Pspice仿真
    開關電源工作在高頻開關狀態,本身就會對供電設備產生幹擾,危害其正常工作;而外部幹擾同樣會影響其正常工作。開關電源幹擾主要來源於工頻電流的整流波形和開關操作波形。這些波形的電流洩漏到輸入部位就成為傳導噪聲和輻射噪聲,洩漏到輸出部位就形成了波紋問題。考慮到電磁兼容性的有關要求,應採用EMI電源濾波器來抑制開關電源上的幹擾。
  • EMC設計接地的目的是什麼
    接地可以理解為一個等電位點或者等電位面是電子線路系統的基準電位,但不一定為大地電位;為了防止雷擊的損壞和保護產品&設備操作人員的安全,電子設備的機殼和供電系統的金屬構件再必須與大地相連接!而且要求接地電阻很小,不能超過規定值。 大多數產品都有要求接地;雖然接地可以是真正的接地,隔離或者浮地但接地的結構必須存在。接地我們有時會與為信號提供電流的迴路相混淆。
  • 電源濾波器原理
    接地、屏蔽和濾波是抑制電磁幹擾最常見的三大措施,今天我們介紹其中一種方法:濾波。本文主要介紹電源濾波器的典型結構、基本原理和應用,感興趣的同學請多多關注。。。  電源濾波器是針對電源埠電磁騷擾的特點而設計的,一般是由電感、電容、電阻或鐵氧體器件構成的頻率選擇性二埠網絡,實際上是濾波器的一種,按照工作原理稱之為反射式濾波器。它可以在濾波器阻帶內提供了高的串聯阻抗和低的並聯阻抗,使它和噪聲源的阻抗和負載阻抗嚴重不匹配,從而把不希望的頻率分量發射回噪聲源。
  • 差分信號共模電壓ADC輸入電路設計
    新型的全差分放大器(FDA)可以控制輸出差分信號的共模電壓,而這個輸出共模電壓完全與輸入電壓無關。請記住,這是通過在ADC Vcm管腳上輸出特定電壓實現的,與輸入端信號鏈上的共模電壓完全無關。而從FDA輸出到ADC輸入端之間不可避免會有電壓降,這是由於線路上的等效阻抗造成的。
  • 差分信號共模電壓ADC輸入電路設計及分析
    混頻器輸出的是差分信號,其共模電壓誤差往往比較大,在送到ADC輸入端之前需要進行濾波並且要把直流電平轉換到ADC輸入所需的電平上。這樣的設計就比較有挑戰性。  在放大器輸出端和ADC輸入端之間,往往需要二階濾波電路。一方面,需要在ADC輸入管腳前面放置電容來吸收ADC內採樣保持電路的開關幹擾。另一方面,需要在放大器輸出端放置電阻或電感來隔離這個容性負載,從而確保放大器的輸出穩定。
  • EDA365:開關電源 LC 濾波器設計
    開關電源 LC 濾波器的主要功能是濾除紋波,滿足 EMI 的需求。看是簡單,就電感和電容,設計實際中有很多要考慮的因素,電感電容的特性,還有布板和其他元件的分布參數。還要考慮濾波器的輸入輸出阻抗。LC 濾波器有高通濾波器,低通濾波器和帶通濾波器。
  • 電源線路濾波器中的漏電流
    另一方面,對順序生產的每一個濾波器都進行漏電流測量是不合理的,所以一般來說,製造商提供的漏電流都是根據計算值。對於所有的計算,磁性元件的寄生元件及保護接地器的阻抗均忽略不計。計算時只考慮濾波器電容的誤差。EMI濾波器電容一般用來抑制差模和共模幹擾。對於前者,在相位之間,以及相位和中性導體之間,連接有所謂的X電容。對於共模抑制,相位和接地之間採用Y電容。
  • 廣東共模電感廠家價格
    廣東共模電感廠家價格,技術支持是我們的優勢,特別是在過壓保護方面,我們的職員都有豐富的經驗可以同客戶分享。廣東共模電感廠家價格, 因此共模電感在平衡線路中能有效地抑制共模幹擾信號,而對線路正常傳輸的差模信號無影響。在介紹共模電感之前先介紹扼流圈,扼流圈是一種用來減弱電路裡面高頻電流的低阻抗線圈。
  • 電源噪聲濾波器的設計與實現
    電源噪聲濾波器的效率不僅要考慮其基本結構,而且還要進一步考慮其所連網絡兩端的阻抗大小,並根據源阻抗及負載阻抗的不同依照阻抗最大失配原則來選擇正確的接法,兩者阻抗差別越大,濾波器的濾波效果也就越好。【4】對於實際電網中存在的差模幹擾和共模幹擾兩種噪聲幹擾,由於具有不同的幹擾特點,電源噪聲濾波器中一般需要採用不同的結構來對兩種噪聲幹擾分別進行抑制。
  • PCB射頻電路電源和接地的設計方法解析
    射頻(RF)電路的電路板布局應在理解電路板結構、電源布線和接地的基本原則的基礎上進行。本文探討了相關的基本原則,並提供了一些實用的、經過驗證的電源布線、電源旁路和接地技術,可有效提高RF設計的性能指標。考慮到實際設計中PLL雜散信號對於電源耦合、接地和濾波器元件的位置非常敏感,本文著重討論了有關PLL雜散信號抑制的方法。