發表於 2018-01-30 17:17:49
JK觸發器是數字電路觸發器中的一種基本電路單元。JK觸發器具有置0、置1、保持和翻轉功能,在各類集成觸發器中,JK觸發器的功能最為齊全。在實際應用中,它不僅有很強的通用性,而且能靈活地轉換其他類型的觸發器。由JK觸發器可以構成D觸發器和T觸發器。
JK觸發器工作特性建立時間:是指輸入信號應先於CP信號到達的時間,用tset表示。由圖7.5.5可知,J、K信號只要不遲於CP信號到達即可,因此有tset=0。保持時間:為保證觸發器可靠翻轉,輸入信號需要保持一定的時間。保持時間用tH表示。如果要求CP=1期間J、K的狀態保持不變,而CP=1的時間為tWH,則應滿足:tH≥tWH。
傳輸延遲時間:若將從CP下降沿開始到輸出端新狀態穩定地建立起來的這段時間定義為傳輸時間,則有:tPLH=3tpdtPHL=4tpd最高時鐘頻率:因為主從觸發器都是由兩個同步RS觸發器組成的,所以由同步RS觸發器的動態特性可知,為保證主觸發器的可靠翻轉,CP高電平的持續時間tWH應大於3tpd。同理,為保證從觸發器能可靠地翻轉,CP低電平的持續時間tWL也應大於3tpd。因此,時鐘信號的最小周期為:Tc(min)≥6tpd最高時鐘頻率fc(max)≤1/6tpd。
如果把圖7.5.5的J、K觸發器接成T觸發器使用(即將J和K相連後接至高電平),則最高時鐘頻率還要低一些。因為從CP的下降沿開始到輸出端的新狀態穩定建立所需要的時間為tPHL≥4tpd,如果CP信號的佔空比為50%,那麼CP信號的最高頻率只能達到fc(max)=1/2tPHL=1/8tpd。
邊沿JK觸發器的特點①邊沿觸發,無一次變化問題。
②功能齊全,使用方便靈活。
③抗幹擾能力極強,工作速度很高。
邊沿JK觸發器工作原理(1)CLK=1時,有:
則觸發器狀態保持不變,此時G7、GS的輸出為:
此將作為觸發器狀態轉移的準備條件。
(2)CLK由1跳變到0時,CLK首先封鎖了G3、使其輸出為0,這樣由余下的門就構成類似兩個與非門組成的鐘控JK觸發器
則:
此時觸發器將具有JK觸發器的功能。
此後G7G8 J被CLK= =0封鎖,輸出為1,觸發器犬態維持不變,觸發器在完成一次狀態轉移後,不再發生多次翻轉現象。
集成邊沿式JK觸發器1、74LS112為CLK 下降沿觸發
2、CC4027為CLK 上升沿觸發且其異步輸入端RP和SP為高電平有效。
邊沿式JK觸發器設計及波形仿真 打開APP閱讀更多精彩內容
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容圖片侵權或者其他問題,請聯繫本站作侵刪。 侵權投訴