關於PCB設計,只懂多層板選擇原則,卻不知疊層設計可不行!

2021-01-09 電子工程專輯


PCB層疊結構設計對產品成本、產品EMC的好壞都有直接的影響。板層的增加,方便了布線,但也增加了成本。設計的時候需要考慮各方面的需求,以達到最佳的平衡。 在完成元器件的預布局後,一般需要對PCB的布線瓶頸處進行重點分析。
結合其他EDA工具分析電路板的布線密度;再綜合有特殊布線要求的信號線如差分線、敏感信號線等的數量和種類來確定信號層的層數;然後根據電源的種類、隔離和抗幹擾的要求來確定內電層的數目。


電路板的層數越多,特殊信號層、地層和電源層的排列組合的種類也就越多。

信號層應該與一個內電層相鄰(內部電源/地層),利用內電層的大銅膜來為信號層提供屏蔽。 內部電源層和地層之間應該緊密耦合,也就是說,內部電源層和地層之間的介質厚度應該取較小的值。 電路中的高速信號傳輸層應該是信號中間層,並且夾在兩個內電層之間。這樣兩個內電層的銅膜可以為高速信號傳輸提供電磁屏蔽,同時也能有效地將高速信號的輻射限制在兩個內電層之間,不對外造成幹擾。 避免兩個信號層直接相鄰。相鄰的信號層之間容易引入串擾,從而導致電路功能失效。在兩信號層之間加入地平面可以有效地避免串擾。 多個接地的內電層可以有效地降低接地阻抗。例如,A信號層和B信號層採用各自單獨的地平面,可以有效地降低共模幹擾。

兼顧層結構的對稱性。

對於雙層板來說,由於板層數量少,已經不存在疊層的問題。 控制EMI輻射主要從布線和布局來考慮;
單層板和雙層板的電磁兼容問題越來越突出。造成這種現象的主要原因就是信號迴路面積過大,不僅產生了較強的電磁輻射,而且使電路對外界幹擾敏感。要改善線路的電磁兼容性,最簡單的方法是減小關鍵信號的迴路面積。

關鍵信號:從電磁兼容的角度考慮,關鍵信號主要指產生較強輻射的信號和對外界敏感的信號。能夠產生較強輻射的信號一般是周期性信號,如時鐘或地址的低位信號。對幹擾敏感的信號是指那些電平較低的模擬信號。


單、雙層板通常使用在低於10KHz的低頻模擬設計中: 對於以上兩種疊層設計,潛在的問題是對於傳統的1.6mm(62mil)板厚, 層間距將會變得很大,不僅不利於控制阻抗,也不利於層間耦合及屏蔽; 特別是電源地層之間間距很大,降低了板電容,不利於濾除噪聲。

對於第一種方案,通常應用於板上晶片較多的情況。這種方案可得到較好的SI性能,對於EMI性能來說並不是很好,主要通過走線及其他細節來控制。注意:地層放在信號最密集的信號層的相連層,有利於吸收和抑制輻射;增大板面積,體現20H規則。

對於晶片密度較大、時鐘頻率較高的設計應考慮六層板的設計。
這種疊層方案可得到較好的信號完整性,信號層與接地層相鄰,電源層和接地層配對,每個走線層的阻抗都可較好控制,且兩個地層都是能良好的吸收磁力線,在電源、地層完整的情況下能為每個信號層都提供較好的回流路徑。 該種方案只適用於器件密度不是很高的情況,這種疊層具有上面疊層的所有優點,並且這樣頂層和底層的地平面比較完整,能作為一個較好的屏蔽層來使用。 需要注意的是電源層要靠近非主元件面的那一層,因為底層的平面會更完整。因此,EMI性能要比第一種方案好。

小結:對於六層板的方案,電源層與地層之間的間距應儘量減小,以獲得好的電源、地耦合。但62mil的板厚,層間距雖然得到減小,還是不容易把主電源與地層之間的間距控制得很小。對比第一種方案與第二種方案,第二種方案成本要大大增加。因此,我們疊層時通常選擇第一種方案。設計時,遵循20H規則和鏡像層規則設計

1)由於電磁吸收能力差且電源阻抗較大,導致這不是一種好的疊層方式,它的結構如下:


2)是第三種疊層方式的變種,由於增加了參考層,具有較好的EMI性能,各信號層的特性阻抗可以很好的控制。


3)最佳疊層方式,由於多層地參考平面的使用具有非常好的地磁吸收能力。

對於如何選擇設計用幾層板和用什麼方式的疊層,要根據電路板上信號網絡的數量、器件密度、PIN密度、信號的頻率、板的大小等許多因素。對於這些因素我們要綜合考慮。

對於信號網絡的數量越多,器件密度越大,PIN密度越大,信號的頻率越高的設計應儘量採用多層板設計。為得到好的EMI性能,最好保證每個信號層都有自己的參考層。 在設計多層PCB電路板之前,工程師們首先要根據單路規模、電路板尺寸以及電磁兼容性(EMC)的需求來確定電路板的層疊結構。

在確定層數之後再確定內電層放置位置以及信號的分布,所以層疊結構的設計尤為重要。


資深工程師分享7種常見二極體應用電路解析

34個動控制原理圖,老電工看了都說好!

學EMC避不開的10大經典問題

相關焦點

  • EDA365:PCB設計只懂多層板選擇原則,卻不知疊層設計可不行
    這樣形成的迴路面積等於pcb線路板的厚度乘以信號線的長度。推薦疊層方式:SIG-GND-SIG-PWR-GND-SIG;對於這種方案,這種疊層方案可得到較好的信號完整性,信號層與接地層相鄰,電源層和接地層配對,每個走線層的阻抗都可較好控制
  • PCB設計到底哪些信號需要滿足「3W原則」?
    打開APP PCB設計到底哪些信號需要滿足「3W原則」? 什麼是「3W原則」 在PCB設計時,為了減少線間串擾,經常會聽說「3W原則」、「20H原則」、「五五規則」等,下面就具體來介紹一下3W原則。3W原則其實就是為了減小串擾,讓走線與走線之間保持3倍線寬的間距,這就是所謂的3W規則。
  • EDA365:高速PCB設計經驗與體會
    詳細闡述了PCB的疊層設計、元器件布局、接地、PCB布線等高速PCB設計中需要遵循的設計原則和設計方法以及需要注意的問題等。按照筆者所述方法設計的高速複雜數模混合電路,其地噪很低,電磁兼容性很好 關鍵詞:電磁兼容;疊層;PCB布線;去耦電容 1 疊層設計 PCB設計一開始就需要確定電路板結構及疊層,電路板的尺寸和形狀往往是已經確定的,而層數則需根據板上信號工作頻率、印製板管腳密度、印製板製造成本、加工周期和可靠性要求等因素綜合考慮
  • PCB設計中接地和信號層的最佳位置在哪裡?
    如果您了解阻抗變化,抖動,電壓紋波與PDN阻抗以及串擾抑制的限制,則可以確定要放置在板上的信號層和平面層的正確排列方式。 將您的設計意圖變為現實需要正確的PCB設計工具集。無論您是要創建簡單的兩層板還是要創建具有數十層的高速PCB,PCB設計軟體都需要適用於任何應用。創建PCB疊層時,需要考慮以下重要事項。 在定義信號平面堆棧時,入門設計人員可能會傾向於極端考慮。
  • 模組射頻電路PCB設計方案
    現將模組射頻電路PCB設計分享給大家。 走線原則 在實際應用中根據 PCB 的其他參數如參考層厚度、層數和疊層等都會影響到 RF 的走線方式,不同的情況參考 GND 層不一樣,走線差距也將很大。 3W 原則 多層板設計天線 RF 信號在 PCB 上走線時,首先考慮的是滿足基本的「3W 原則」。為了減少線間串擾,應保證線間距足夠大,如果線中心距不少 3 倍線寬時,則可保持 70%的線間電場不互相干擾,稱為「3W 原則」。
  • PCB布局布線的相關基本原理和設計技巧100問
    應用的原則是什麼? [答] 採用盲孔或埋孔是提高多層板密度、減少層數和板面尺寸的有效方法,並大大減少了鍍覆通孔的數量。但相比較而言,通孔在工藝上好實現,成本較低,所以一般設計中都使用通孔。 11 在設計PCB時,如何考慮電磁兼容性EMC/EMI,具體需要考慮哪些方面?採取哪些措施? [答] 好的EMI/EMC 設計必須一開始布局時就要考慮到器件的位置, PCB 疊層的安排,重要聯機的走法, 器件的選擇等。
  • 電路抗幹擾設計原則匯總
    因此提高系統的抗幹擾能力也是該系統設計的一個重要環節。 電路抗幹擾設計原則匯總:    1、電源線的設計 (1) 選擇合適的電源; (2) 儘量加寬電源線; (3) 保證電源線、底線走向和數據傳輸方向一致; (4) 使用抗幹擾元器件; (5) 電源入口添加去耦電容(10~100uf)。
  • 2019中國PCB百強及上遊供應鏈盤點
    AyMesmc官網:www.sz-dsbj.comAyMesmc2018年營業收入:102.35億元AyMesmc4、深南電路股份有限公司AyMesmc成立於1984年,主營印刷電路板、封裝基板、模塊模組、電子元器件等產品,是內資行業排名第一的企業;AyMesmc主營:PCB、PCBA、HDI、封裝基板、疊層母排
  • 看完你就懂的PCB的工藝流程
    這種粘結是通過界面上大分子之間的相互擴散,滲透,進而產生相互交織而實現,將離散的多層板與pp片一起壓製成所需要的層數和厚度的多層板。實際操作時將銅箔,粘結片(半固化片),內層板,不鏽鋼,隔離板,牛皮紙,外層鋼板等材料按工藝要求疊合。
  • 各種類型PCB板材質的特點介紹
    因為導線只出現在其中一面,所以這種PCB叫作單面板(Single-sided)。因為單面板在設計線路上有許多嚴格的限制(因為只有一面,布線間不能交叉而必須繞獨自的路徑),所以只有早期的電路才使用這類的板子。
  • 電子工程師的頂級PCB設計軟體工具:46種PCB設計的必備工具
    ,2信號層6.KiCad EDA@kicad_pcbKiCad EDA是一個跨平臺和開源電子設計自動化套件,包括原理圖捕獲,PCB布局和供電子工程師使用的3D查看器。使用KiCad EDA可以無限制地創建設計,進行專業的PCB布局並在交互式畫布中檢查設計。
  • pcb設計:Allegro自動修改差分線寬方法
    打開APP pcb設計:Allegro自動修改差分線寬方法 凡億PCB培訓 發表於 2020-10-18 09:41:42 在pcb
  • 高速DSP系統的PCB板設計需要注意什麼?
    1、考慮電源和地的去耦隨著DSP工作頻率的提高,DSP和其他IC元器件趨向小型化、封裝密集化,通常電路設計時考慮採用多層板,建議電源和地都可以用專門的一層,且對於多種電源,例如DSP的I/O電源電壓和內核電源電壓不同,可以用兩個不同的電源層。
  • 凡億電路用心做好板,中高端優質PCB生產商
    深圳市凡億技術開發有限公司成立於2013年,以美國矽谷技術為基礎,致力於高性價比的PCB產品服務:提供電路板設計服務、電路板設計教育諮詢、中高端PCB凡億採用自助開發的PCB快板在線訂單ERP管理系統,可實現在線下單、在線支付貨款、在線查詢生產進度、在線物流跟蹤、在線統計報表生產等全程無紙化作業,大大提高了工作效率,保障了每個訂單都能快速出貨,藉助該網站,不用一個電話,客戶足不出戶就能讓手中的設計稿變成真實的電路板!
  • 多層印製板設計基礎:PCB板的堆疊與分層!
    根據以上兩個定律,我們得出在多層印製板分層及堆疊中應遵徇以下基本原則
  • 令PCB設計工程師頭疼的那些事
    每天看著大師兄在微信裡面說,如煙總結的很好,理工你可要時刻準備接招。2愛在隔離時- PCB字符設計的注意事項摘要風住了,風又起。鳥落了,鳥又飛。她呼出一團熱氣在窗玻璃上,然後用手在模糊的水氣上畫一個焊盤,然後盯著它,看著它,水氣漸漸的消失,然後又哈出一口熱氣……3隻因為把高速PCB旋轉了一下,結果地覆天翻摘要剛開始我也很鬱悶,PCB設計完全按照客戶的要求,並且內部層層審核嚴格把關
  • 疊穿很流行,美女選擇疊穿設計的牛仔短褲,更新潮、更洋氣
    疊穿是今年非常流行的一種搭配方式,用通俗易懂的話來說,疊穿就是幾件衣服混搭在一起穿,可以是不同風格,也可以是不同面料的服飾搭配在一起,營造出一種很有層次感的穿法。疊穿的優點非常多,可以讓原本單調的衣服不再單調,來體現服飾搭配的層次感和時尚感。
  • Cadence高速PCB設計實戰攻略(配視頻教程)
    並給出6個實例來說明不同類型的元件製作辦法,讀者可以參考這6個實例,製作出工程中所需要的元件封裝庫 第六章介紹了電路板的創建和設置,主要內容有,電路板的組成要素、利用嚮導創建電路板、手動創建電路板、導入板框、板框倒角、設置允許布線和擺放區域、創建和添加安裝孔、尺寸標註、設置疊層等內容。第七章講解了Netlist網絡表解讀及導入的相關內容。
  • PCB板設計中匹配電阻的作用解析
    系統調試用,例如將系統分成幾個模塊,模塊間的電源與地用零歐姆電阻分開,調試階段發現電源或地短路時,去掉零歐姆電阻可縮小查找範圍。 上述功能也可使用「磁珠」替代。,3W原則、20H原則和五五原則都是什麼?
  • 如何利用PCB走線設計一個0.05歐姆的採樣電阻
    有時候,在設計電路時,需要用到一個阻值比較小的功率電阻作採樣電阻,用來採樣大電流。很多時候我們都會採用一個大封裝的功率電阻來做,例如2010,1812,功率一般0.5W.但是我們有沒有想過用PCB走線來設計一個採樣電阻呢?下面介紹用PCB走線設計一個0.05歐姆的方法。