基於ADF4117的電荷泵型鎖相環設計

2021-01-08 電子產品世界

摘要:電荷泵型鎖相環的設計主要集中在環路濾波器。為了解決各種環路濾波器對鎖定時間要求較高,並在環路帶寬較寬的應用中對參考頻率附近雜散抑制不夠,因而致使鎖相環相位噪聲及雜散惡化的問題。文中以ADF4117為基礎,給出了一種帶三階無源環路濾波器的電荷泵型鎖相環的設計方法。該方法能有效抑制雜散,使鎖相環輸出達到良好的相位噪聲及雜散指標。
關鍵字:鎖相環;電荷泵;ADF4117;環路濾波器;相位噪聲

0 引言
電荷泵型鎖相環可由參考分頻器、可編程分頻器、鑑相器及電荷泵、環路濾波器和壓控振蕩器構成。電荷泵是一種可在鑑相器控制下把電荷分配給環路濾波器的電子開關。電荷泵與二階無源環路濾波器組合可構成一個三階鎖相環,以滿足更多應用場合的要求。但是分頻器和電荷泵以參考頻率的速率切換電流,電流切換噪聲會在VCO輸出頻率中產生FM調製,從而致使三階鎖相環無法滿足一些特殊場合的要求,特別是在一些對鎖定時間要求較高的應用中,其要求環路帶寬較寬,而三階鎖相環環路對參考頻率附近的電流切換雜散抑制可能不夠。因此,在這些設計中,基於原來的二階環路濾波器的基礎,增加一個極點,就可使環路在高頻段有足夠的衰減特性,從而有效抑制上述雜散。
本文以ADI公司的電流型電荷泵的PLL集成晶片ADF4117為例,給出了一種應用於電荷泵鎖相環中的三階無源環路濾波器的設計方法,同時分析了泵鎖相環的環路,並給出了仿真及實驗結果。

1 電荷泵鎖相環環路分析
圖1所示是電荷泵型鎖相環的基本結構,該電荷泵鎖相環的環路主要由參考晶振、鑑相(鑑頻)器、電荷泵、環路濾波器,壓控振蕩器
(VCO)及分頻器(固定或可編程的參考分頻器及主分頻器)組成。其工作過程是將壓控振蕩器輸出頻率反饋到主分頻器後分頻產生的fP與參考晶振經分頻後得到的參考分頻輸出fr在鑑相(鑑頻)器中比較,以得到相差(頻差)輸出φP和φr,然後將φP和φr作為電荷泵的開關信號,去控制電荷泵輸出電流Do,再通過環路濾波器得到的電壓信號去控制壓控振蕩器(VCO)的頻率輸出。

本文引用地址:http://www.eepw.com.cn/article/162242.htm


雖然每一個鎖相環都是非線性的,但大多數鎖相環在鎖定狀態下則可以用線性系統的分析技術。圖2所示是一個電荷泵鎖相環的線性模型。


電荷泵鎖相環的線性模型可以用開環增益及閉環增益來描述,也可用前向增益及反饋增益來描述,其增益可表述為:

其中:kVCO(MHz/V)為壓控振蕩器(VCO)的調諧靈敏度;Kφ(mA/2π)為鑑相(鑑頻)因子(電荷泵電流增益),其值等於鑑相器輸出電流與輸入信號的相位差之比:N為主分頻比,是壓控振蕩器的輸出頻率與鑑相(鑑頻)器的工作頻率之比。
在設計中,KVCO、Kφ、N均為常數,由式(1)可知,除去環路濾波器的環路,開路可認為是個比例積分環節,環路濾波器則可視為對環路的補償,因而在選定鑑相(鑑頻)因子、電荷泵電流增益及壓控振蕩器(VCO)的調諧靈敏度KVCO後,整個系統的性能即可由環路濾波器的性能快定。
而鎖相環則應在保證穩定性的前提下,儘量降低相位噪聲,提高響應速度。這就要求設計應足夠相位裕度,並且合理選擇環路帶寬。根據控制理論,對於開環穩定的系統,欲使閉環穩定,其相位裕度必須為正。一個良好的控制系統,通常要求相位裕度為40°~60°。本設計選擇的相位裕度為45°。

分頻器相關文章:分頻器原理

相關焦點

  • 基於ADF4106的鎖相環頻率器研究與設計
    打開APP 基於ADF4106的鎖相環頻率器研究與設計 佚名 發表於 2015-10-17 11:24:00   引言
  • 高頻鎖相環的可測性設計
    1 鎖相環結構及原理  本文所要測試的是用於大規模集成電路的鎖相環時鐘發生器,他是一款基於0.18 μm CMOS 數字工藝設計的高頻電荷泵鎖相環(Charge Pump Phase Locking Loop,CPPLL),最高輸出頻率達1.2 GHz。
  • 提高環路的穩定性的CMOS電荷泵鎖相環電路設計
    提高環路的穩定性的CMOS電荷泵鎖相環電路設計 電子設計 發表於 2018-12-25 09:37:00 鎖相環(phase-locked loop,PLL)是一個閉環負反饋系統,能夠準確地產生一系列與參考頻率同相位的頻率信號
  • 改進型CMOS電荷泵鎖相環電路的應用設計
    本文設計了一種寬頻率範圍的CMOS鎖相環(PLL)電路,通過提高電荷泵電路的電流鏡鏡像精度和增加開關噪聲抵消電路,有效地改善了傳統電路中由於電流失配、電荷共享、時鐘饋通等導致的相位偏差問題。本文引用地址:http://www.eepw.com.cn/article/201612/327774.htm設計了一種倍頻控制單元,通過編程鎖頻倍數和壓控振蕩器延遲單元的跨導,有效擴展了鎖相環的鎖頻範圍。
  • 電荷泵鎖相環的數字鎖定檢測電路應用分析
    由於數字鎖定指示電路設計簡單,易於被監控而被廣泛應用。在實際的鎖相環電路設計中,往往由於電路參數選擇不合理,儘管鎖相環處於正常的鎖定狀態,但由於PFD 的相位誤差超過鎖定檢測窗口而導致數字鎖定指示電路顯示失鎖。因此,必須需要根據特定鎖相環配置和外圍電路選擇合適的檢測窗口,或者根據檢測窗口要求設計合適的鎖相環環路參數和外圍電路。
  • 基於DSP的軟體鎖相環的實現
    控制系統採用數字處理器TMS320F2812 晶片實現對電網基波及特定次諧波電壓相位的跟蹤和鎖定。  1 軟體鎖相環的設計方案  1.1 工作流程  基於DSP的軟體鎖相環設計此方案的基本思路是通過採樣電壓過零點獲取同步信號,採用DSP 內部定時器的循環計數產生同步信號來實現壓控振蕩器和分頻器的功能,即通過改變定時器的周期或最大循環計數值的方法來改變同步信號的頻率和相位,同時對電壓進行A/D 轉換及數據處理,得出基波及諧波電壓的相位與頻率,調整SPWM
  • 鑑頻鑑相器的指標對鎖相環(PLL)死區及抖動性能的影
    該應用筆記討論了鑑頻鑑相器的指標對鎖相環(PLL)死區及抖動性能的影響。在使用電荷泵環路濾波的PLL設計中,通過產生具有最小脈寬的鑑相輸出脈衝,可以減輕PLL的死區效應和相關的鎖相環抖動。
  • 乾貨| 漫話鎖相環——設計步驟概論
    鎖相環電路的設計從確定需求開始至環路濾波器元件參數確定而結束,大致過程如下:1、根據設計需求,指定一組鎖相環的關鍵參數,這些參數包括:環路帶寬ωn、噪聲帶寬Bn、阻尼因子ζ、捕捉時間Tp、鎖定時間TL、捕捉範圍
  • 鎖相環原理
    導讀:本文主要講述的是鎖相環的原理,感興趣的童鞋們快來學習一下吧~~~很漲姿勢的哦~~~本文引用地址:http://www.eepw.com.cn/article/278852.htm  鎖相環就是為無線電發射中使頻率較為穩定的一種方法,
  • 鎖相環頻率合成器ADF4150HV的功能、優勢及應用範圍
    打開APP 鎖相環頻率合成器ADF4150HV的功能、優勢及應用範圍 佚名 發表於 2020-11-25 12:28:05 Analog Devices, Inc推出的鎖相環(PLL)頻率合成器ADF4150HV,該器件適用於多種應用,包括微波點對點系統、專有移動無線電(PMR)、甚小孔徑 終端(VSAT)、測試和儀器儀表設備、航空航天系統等。
  • 什麼叫鎖相環(PLL)?鎖相環的基本原理
    鎖相的意義是相位同步的自動控制,能夠完成兩個電信號相位同步的自動控制閉環系統叫做鎖相環,簡稱PLL。
  • 鎖相環應用的例子
    打開APP 鎖相環應用的例子 發表於 2019-06-12 14:57:06  1、鎖相環在調製和解調中的應用
  • 鎖相環工作原理與應用
    鎖相環是現代電子系統的基本模塊之一。它通常用於多媒體,通信和許多其他應用程式。有兩種不同類型的PLL - 線性和非線性。在現實世界中非線性設計是困難和複雜的,但線性控制理論在模擬PLL中是很好的建模的。PLL證明了線性模型對於大多數電子應用是足夠的。  什麼是鎖相環?
  • 基於壓控振蕩器(VCO)的高性能鎖相環(PLL)設
    簡介「鎖相環」(PLL)是現代通信系統的基本構建模塊。PLL通常用在無線電接收機或發射機中,主要提供「本振」(LO)功能;也可用於時鐘信號分配和降噪,而且越來越多地用作高採樣速率模數(A/D)轉換的時鐘源。隨著集成電路加工中功能器件的尺寸縮小,器件電源電壓也呈下降趨勢,包括PLL和其它混合信號功能所用的電源。
  • 鎖相環的組成和工作原理
    因鎖相環可以實現輸出信號頻率對輸入信號頻率的自動跟蹤,所以鎖相環通常用於閉環跟蹤電路。鎖相環在工作的過程中,當輸出信號的頻率與輸入信號的頻率相等時,輸出電壓與輸入電壓保持固定的相位差值,即輸出電壓與輸入電壓的相位被鎖住,這就是鎖相環名稱的由來。
  • 鎖相環相位噪聲與環路帶寬的關係分析
    因此,設計時必須分析其各頻率範圍內噪聲源影響力的大小,權衡確定環路帶寬與各噪聲源的相互制約關係。以下利用鎖相環的等效噪聲模型,重點分析電荷泵鎖相環系統的相位噪聲特性,得出系統噪聲特性的分布特點以及與環路帶寬的關係。
  • 驅動高壓鎖相環頻率合成器電路的 VCO
    鎖相環(PLL)電路是由壓控振蕩器(VCO)和鑑相器組成的反饋系統,振蕩器信號跟蹤施加的頻率或相位調製信號是否具有正確的頻率和相位。需要從固定低頻率信號生成穩定的高輸出頻率時,或者需要頻率快速變化時,都可以使用PLL。典型應用包括採用高頻率、電信和測量技術實現濾波、調製和解調,以及實現頻率合成。
  • PLL鎖相環的基本結構及工作原理
    捕捉過程與跟蹤過程是鎖相環路的兩種不同的自動調節過程。  由此可見,自動頻率控制(AFC)電路,在鎖定狀態下,存在著固定頻差。而鎖相環路控制(PLL)電路,在鎖定狀態下,則存在著固定相位差。雖然鎖相環存在著相位差,但它和基準信號之間不存在頻差,即輸出頻率等於輸入頻率.這也表明,通過鎖相環來進行頻率控制,可以實現無誤差的頻率跟蹤.其效果遠遠優於自動頻率控制電路。
  • 單片機超頻之PLL鎖相環設置
    這就得用到鎖相環了。例如MCU用的外部晶振是16M的無源晶振,則可以通過鎖相環PLL把系統時鐘倍頻到24M,從而給系統提供更高的時鐘信號,提高程序的運行速度。 51單片機,AVR單片機內部沒有鎖相環電路,其系統時鐘直接由外部晶振提供。
  • 鎖相環在調製和解調中的應用
    當載波信號的頻率與鎖相環的固有振蕩頻率ω0相等時,壓控振蕩器輸出信號的頻率將保持ω0不變。若壓控振蕩器的輸入信號除了有鎖相環低通濾波器輸出的信號uc外,還有調製信號ui,則壓控振蕩器輸出信號的頻率就是以ω0為中心,隨調製信號幅度的變化而變化的調頻波信號。由此可得調頻電路可利用鎖相環來組成。