基於ADF4106的鎖相環頻率器研究與設計

2021-01-06 電子發燒友
打開APP
基於ADF4106的鎖相環頻率器研究與設計

佚名 發表於 2015-10-17 11:24:00

  引言

  頻率合成器[1-2]的功能就是給收發機中的變頻電路提供頻率可編程的本地載波信號,是無線收發機的核心模塊之一,其性能對通信系統的通信質量具有重大影響。目前頻率合成器主要有直接模擬頻率合成技術 (DS)、鎖相環頻率合成技術(PLL)、直接數字頻率合成技術(DDS)、混合頻率合成技術四種實現方式,其中鎖相環頻率合成器是射頻電路中最常使用的一種結構,相比於其他幾種結構,PLL結構能夠在有限的功耗限制下合成高性能的載波信號。本文基於鎖相環晶片ADF4106設計了一種數字鎖相環頻率合成器,具有超寬的帶寬、較好的噪聲特性、快速鎖定時間,以及功耗低和體積小等特點,從而被廣泛應用於無線通信系統中。

  1 鎖相環頻率合成器的基本工作原理

  鎖相環(PLL)是一個相位誤差控制系統,通過將輸入信號與壓控振蕩器(VCO)輸出信號之間的相位進行比較,產生相位誤差電壓經處理後去調整壓控振蕩器的相位。當環路鎖定時,輸入信號與壓控振蕩器輸出信號頻差為零,相位差不再隨時間變化,此時誤差控制電壓為一固定值,壓控振蕩器輸出頻率與輸入信號頻率相等,即fout=(N/R)*fin。鎖相環基本原理框圖如圖1所示。

  

  鎖相環主要結構由VCO、鑑相器(PFD)、分頻器和環路濾波器(LPF)組成。其中,PFD主要功能是進行相位比較的,它把VCO輸出信號N分頻後與輸入頻率R分頻後進行比較,產生誤差控制電壓。LPF的作用是濾除誤差電壓中的高頻成分和噪聲,以保證環路所要求的性能,提高系統的穩定性。VCO受控制電壓的控制,使其輸出頻率向參考信號的頻率靠近,兩者頻率之差越來越小,直至消除頻差而相位同步實現鎖定。在實際設計中,可以通過程序改變分頻比R、 N,從而獲得需要的穩定輸出頻率。

  2 方案設計與實現

  2.1 鎖相環晶片ADF4106結構功能介紹

  ADF4106是ADI公司生產的集成鎖相環頻率合成器晶片,利用該晶片可以實現無線收發機上變頻和下變頻部分的本地振蕩。ADF4106由一個低噪聲數字PFD、一個精確的電荷泵、一個可編程基準分頻器R(14位)、可編程A(6位)、B(13位)計數器和一個雙模前置分頻器P/P+1組成。A、B 計數器和雙模前置分頻器相連接實現一個分頻器N,且N=PB+A。該晶片具有6GHz的頻率帶寬,2.7V~3.3V的供電電壓,獨立的電荷泵供電電壓,可編程的雙模前置分頻器P/P+1,其值可取8/9、16/17、32/33和64/65,同時還具有三線串行接口、模擬數字鎖定檢測、硬體軟體低功耗模式等特性。ADF4106同外部LPF和VCO可以組成一個完整的PLL電路。由於ADF4106的寬帶特性消除了許多高頻系統中倍頻器的使用,從而簡化了系統結構和降低了成本。

  

  在本文設計中,設計實現2GHz的頻率合成器,且要求2GHz頻率信號分兩路輸出,並保證其中一路輸出信號功率達到13dBm。該電路主要由ADF4106、LPF、VCO和射頻信號輸出部分組成。根據圖1,選取輸入信號頻率fin=10MHz,該信號在進入ADF4106的Refin引腳前通過一個T型匹配網絡來實現阻抗匹配。為了保證PFD輸入信號頻率為1MHz,需要通過編程設定基準分頻器R的值為10,分頻器N的值為2000。

  ADF4106具有一個簡單的SPI兼容串行接口向器件引腳CLK、DATA、LE寫數據,當LE為上升沿時,將CLK每個時鐘上升沿存儲到寄存器中的24位數據送入合適的鎖存器中。串行輸入時序圖如圖2所示。

  

  2.2 LPF設計

  LPF在頻率合成器設計過程中直接影響到頻率合成器的相位噪聲和轉換頻率,由於PFD的輸出不但包含直流控制信號,還有一些高頻諧波成分, LPF通過對電阻電容進行適當的參數設置,可以濾除高頻成分,避免這些諧波對下一級VCO電路產生影響。LPF可以分為有源濾波器和無源濾波器,本文設計的無源LPF將電荷泵輸出電流轉換成控制電壓,同時抑制鑑相頻率的輸出紋波。在電路設計過程中,由於二階LPF很難抑制環路帶寬頻率十倍以上的紋波,所以採用三階LPF[3],提高對雜散頻率的抑制程度。三階LPF的電路圖如圖3所示,對於LPF中電容和電阻的數值,可以通過Analog器件公司(ADI)提供的LPF仿真軟體ADIsimPLL和安捷倫公司(註:現更名為是德科技公司)的ADS仿真軟體進行仿真得到,通過設定相關參數,並經過不斷的優化和調試得出LPF各器件參數值為:C1=100pF,C2=1.5nF,C3=20pF,R1=4.3kΩ,R2=6.2kΩ。

  

  2.3 VCO功能介紹

  VCO作為一個電壓頻率轉換器,由於其能夠產生最終輸出信號頻率,所以在PLL中佔有重要地位。VCO是一種具有線性控制特性的調頻振蕩器,其輸出頻率隨控制電壓的改變而改變,使輸出信號頻率向參考信號的頻率接近,直至消除頻差實現鎖定。

  VCO [4]具有相位噪聲、頻率穩定度、頻率範圍、諧波抑制等器件特性。本文從設計指標要求考慮,選取Z-Communications公司的CRO2000作為壓控振蕩器,由於該器件具有較低的相位噪聲、很好的諧波抑制、較好的線性度以及容易焊接的器件封裝,故選取該器件作為PLL的VCO,並在實際應用中取得良好的性能。

  

  2.4 射頻通路設計

  由於VCO輸出負載阻抗為50Ω,故要求2GHz輸出信號射頻走線阻抗[5]同樣為50Ω,本文印製板使用疊層的方式,其中第一層介質材料為 Rogers4350B,板厚為20mil,介電常數為3.48,通過仿真軟體Polar Si9000計算得到射頻走線寬度為40mil。射頻通路設計框圖如圖4所示。

  本文要求2GHz頻率信號通過Y型電阻式功分器分兩路輸出,並保證其中一路輸出信號功率達到13dBm。由於VCO輸出信號功率較小,需要在通路中加入放大器ERA-5SM,保證輸出功率值,同時為了抑制2GHz信號之外的諧波和非諧波等幹擾,需要在兩個通路輸出端加上低通濾波器LFCN-2000。

  2.5 鎖相環頻率器電路原理圖及測試結果

  基於上述鎖相環頻率器各模塊的介紹和設計,最終電路設計如圖5所示。根據圖5所示原理圖,畫出相應的PCB外協加工,將加工的印製板安裝到提前設計好的屏蔽盒中進行測試,安捷倫N9020A測試結果如圖6、圖7所示。其中圖6為輸出信號功率測試結果,圖7為相位噪聲測試結果。

  

  由圖6可知,在輸出信號2GHz處功率為14.22dBm,滿足信號功率達到13dBm的要求。同時由圖7可知,輸出信號單邊帶相噪為-103.136dBc/Hz@10kHz處,同樣滿足設計指標。

  

  3 總結

  頻率合成器在現代通信系統中具有舉足輕重的地位,其性能的好壞決定了通信系統的性能指標。本文基於鎖相環晶片ADF4106設計的頻率器具有低噪聲、低功耗、低成本及電路結構簡單等特點,從而被廣泛應用於無線通信系統領域。

打開APP閱讀更多精彩內容

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容圖片侵權或者其他問題,請聯繫本站作侵刪。 侵權投訴

相關焦點

  • 基於ADF4117的電荷泵型鎖相環設計
    摘要:電荷泵型鎖相環的設計主要集中在環路濾波器。為了解決各種環路濾波器對鎖定時間要求較高,並在環路帶寬較寬的應用中對參考頻率附近雜散抑制不夠,因而致使鎖相環相位噪聲及雜散惡化的問題。
  • 高頻鎖相環的可測性設計
    的可測性設計可測性設計(Design for Test,DFT)最早用於數字電路設計。  1 鎖相環結構及原理  本文所要測試的是用於大規模集成電路的鎖相環時鐘發生器,他是一款基於0.18 μm CMOS 數字工藝設計的高頻電荷泵鎖相環(Charge Pump Phase Locking Loop,CPPLL),最高輸出頻率達1.2 GHz。
  • 基於DSP的軟體鎖相環的實現
    控制系統採用數字處理器TMS320F2812 晶片實現對電網基波及特定次諧波電壓相位的跟蹤和鎖定。  1 軟體鎖相環的設計方案  1.1 工作流程  基於DSP的軟體鎖相環設計此方案的基本思路是通過採樣電壓過零點獲取同步信號,採用DSP 內部定時器的循環計數產生同步信號來實現壓控振蕩器和分頻器的功能,即通過改變定時器的周期或最大循環計數值的方法來改變同步信號的頻率和相位,同時對電壓進行A/D 轉換及數據處理,得出基波及諧波電壓的相位與頻率,調整SPWM
  • 乾貨| 漫話鎖相環——設計步驟概論
    鎖相環電路的設計從確定需求開始至環路濾波器元件參數確定而結束,大致過程如下:1、根據設計需求,指定一組鎖相環的關鍵參數,這些參數包括:環路帶寬ωn、噪聲帶寬Bn、阻尼因子ζ、捕捉時間Tp、鎖定時間TL、捕捉範圍
  • 鎖相環原理
    導讀:本文主要講述的是鎖相環的原理,感興趣的童鞋們快來學習一下吧~~~很漲姿勢的哦~~~本文引用地址:http://www.eepw.com.cn/article/278852.htm  鎖相環就是為無線電發射中使頻率較為穩定的一種方法,
  • 鎖相環頻率合成器ADF4150HV的功能、優勢及應用範圍
    打開APP 鎖相環頻率合成器ADF4150HV的功能、優勢及應用範圍 佚名 發表於 2020-11-25 12:28:05 Analog Devices, Inc推出的鎖相環(PLL)頻率合成器ADF4150HV,該器件適用於多種應用,包括微波點對點系統、專有移動無線電(PMR)、甚小孔徑 終端(VSAT)、測試和儀器儀表設備、航空航天系統等。
  • 提高環路的穩定性的CMOS電荷泵鎖相環電路設計
    提高環路的穩定性的CMOS電荷泵鎖相環電路設計 電子設計 發表於 2018-12-25 09:37:00 鎖相環(phase-locked loop,PLL)是一個閉環負反饋系統,能夠準確地產生一系列與參考頻率同相位的頻率信號
  • 改進型CMOS電荷泵鎖相環電路的應用設計
    本文設計了一種寬頻率範圍的CMOS鎖相環(PLL)電路,通過提高電荷泵電路的電流鏡鏡像精度和增加開關噪聲抵消電路,有效地改善了傳統電路中由於電流失配、電荷共享、時鐘饋通等導致的相位偏差問題。本文引用地址:http://www.eepw.com.cn/article/201612/327774.htm設計了一種倍頻控制單元,通過編程鎖頻倍數和壓控振蕩器延遲單元的跨導,有效擴展了鎖相環的鎖頻範圍。
  • 什麼叫鎖相環(PLL)?鎖相環的基本原理
    鎖相的意義是相位同步的自動控制,能夠完成兩個電信號相位同步的自動控制閉環系統叫做鎖相環,簡稱PLL。
  • 電荷泵鎖相環的數字鎖定檢測電路應用分析
    由於數字鎖定指示電路設計簡單,易於被監控而被廣泛應用。在實際的鎖相環電路設計中,往往由於電路參數選擇不合理,儘管鎖相環處於正常的鎖定狀態,但由於PFD 的相位誤差超過鎖定檢測窗口而導致數字鎖定指示電路顯示失鎖。因此,必須需要根據特定鎖相環配置和外圍電路選擇合適的檢測窗口,或者根據檢測窗口要求設計合適的鎖相環環路參數和外圍電路。
  • 鎖相環相位噪聲與環路帶寬的關係分析
    因此,設計時必須分析其各頻率範圍內噪聲源影響力的大小,權衡確定環路帶寬與各噪聲源的相互制約關係。以下利用鎖相環的等效噪聲模型,重點分析電荷泵鎖相環系統的相位噪聲特性,得出系統噪聲特性的分布特點以及與環路帶寬的關係。
  • 鎖相環應用的例子
    打開APP 鎖相環應用的例子 發表於 2019-06-12 14:57:06  1、鎖相環在調製和解調中的應用
  • 鎖相環工作原理與應用
    鎖相環是現代電子系統的基本模塊之一。它通常用於多媒體,通信和許多其他應用程式。有兩種不同類型的PLL - 線性和非線性。在現實世界中非線性設計是困難和複雜的,但線性控制理論在模擬PLL中是很好的建模的。PLL證明了線性模型對於大多數電子應用是足夠的。  什麼是鎖相環?
  • PLL鎖相環的基本結構及工作原理
    捕捉過程與跟蹤過程是鎖相環路的兩種不同的自動調節過程。  由此可見,自動頻率控制(AFC)電路,在鎖定狀態下,存在著固定頻差。而鎖相環路控制(PLL)電路,在鎖定狀態下,則存在著固定相位差。雖然鎖相環存在著相位差,但它和基準信號之間不存在頻差,即輸出頻率等於輸入頻率.這也表明,通過鎖相環來進行頻率控制,可以實現無誤差的頻率跟蹤.其效果遠遠優於自動頻率控制電路。
  • 基於壓控振蕩器(VCO)的高性能鎖相環(PLL)設
    簡介「鎖相環」(PLL)是現代通信系統的基本構建模塊。PLL通常用在無線電接收機或發射機中,主要提供「本振」(LO)功能;也可用於時鐘信號分配和降噪,而且越來越多地用作高採樣速率模數(A/D)轉換的時鐘源。隨著集成電路加工中功能器件的尺寸縮小,器件電源電壓也呈下降趨勢,包括PLL和其它混合信號功能所用的電源。
  • 鎖相環的組成和工作原理
    因鎖相環可以實現輸出信號頻率對輸入信號頻率的自動跟蹤,所以鎖相環通常用於閉環跟蹤電路。鎖相環在工作的過程中,當輸出信號的頻率與輸入信號的頻率相等時,輸出電壓與輸入電壓保持固定的相位差值,即輸出電壓與輸入電壓的相位被鎖住,這就是鎖相環名稱的由來。
  • 驅動高壓鎖相環頻率合成器電路的 VCO
    鎖相環(PLL)電路是由壓控振蕩器(VCO)和鑑相器組成的反饋系統,振蕩器信號跟蹤施加的頻率或相位調製信號是否具有正確的頻率和相位。需要從固定低頻率信號生成穩定的高輸出頻率時,或者需要頻率快速變化時,都可以使用PLL。典型應用包括採用高頻率、電信和測量技術實現濾波、調製和解調,以及實現頻率合成。
  • 單片機超頻之PLL鎖相環設置
    這就得用到鎖相環了。例如MCU用的外部晶振是16M的無源晶振,則可以通過鎖相環PLL把系統時鐘倍頻到24M,從而給系統提供更高的時鐘信號,提高程序的運行速度。 51單片機,AVR單片機內部沒有鎖相環電路,其系統時鐘直接由外部晶振提供。
  • 鑑頻鑑相器的指標對鎖相環(PLL)死區及抖動性能的影
    該應用筆記討論了鑑頻鑑相器的指標對鎖相環(PLL)死區及抖動性能的影響。在使用電荷泵環路濾波的PLL設計中,通過產生具有最小脈寬的鑑相輸出脈衝,可以減輕PLL的死區效應和相關的鎖相環抖動。
  • 鎖相環在調製和解調中的應用
    當載波信號的頻率與鎖相環的固有振蕩頻率ω0相等時,壓控振蕩器輸出信號的頻率將保持ω0不變。若壓控振蕩器的輸入信號除了有鎖相環低通濾波器輸出的信號uc外,還有調製信號ui,則壓控振蕩器輸出信號的頻率就是以ω0為中心,隨調製信號幅度的變化而變化的調頻波信號。由此可得調頻電路可利用鎖相環來組成。