低電壓、恆定增益、Rail-to-RailCMOS運算放大器設計

2021-01-13 電子產品世界

本文設計了一種低電壓、恆定增益、Rail-to-Rail的CMOS運算放大器,整個電路採用標準的0.6um CMOS工藝參數進行設計,並經過HSPICE工具仿真,在3V的單電源工作電壓情況下,靜態功耗約為9.1mW,當電路同時驅動20pF電容和500Ω電阻的負載時,電路的直流增益達到62dB,單位增益帶寬達到18MHz,相位裕度為50o。

關鍵詞:模擬集成電路;CMOS;運算放大器

引言

隨著信息技術和微電子製作工藝技術的高速發展,器件的特徵尺寸越來越小,由此構成的集成電路的電源電壓也越來越低。1997年,半導體工業協會曾對未來十年CMOS電路的電源電壓發展趨勢作了預測,如圖1所示。預計未來十年集成電路的電源電壓將降至1.5V,甚至更低。

形成這種發展趨勢的原因很多。其中主要有以下三方面原因:1、隨著集成製作工藝的發展,器件的特徵尺寸將逐漸減小,相同工作電壓下小尺寸器件所承受的電場將逐漸增高,器件工作的安全性要求迫使工作電壓必須相應降低,而電路集成規模或集成密度逐步增大的事實,導致大功耗、大發熱量的晶片出現,同樣要求採用降低電源電壓來降低功耗。2、可攜式電子裝置的迅速發展及其呈現出的廣闊市場,可植入人體的微功耗醫療電子部件的廣泛應用等市場需求是對低電壓電路的有力牽引。3、全球興起的綠色環保——低能耗要求亦是發展低電壓電路的重要動力。

雖然數位化處理技術已經廣泛應用於電子設備中,然而電子設備的原始信號均來自現實世界,如電磁記錄、揚聲器、麥克風、CCD、LCD、無線調製器和解調器等,它們所產生的信號都為模擬信號,這些信號實現數字處理前必然要先經過模擬信號處理(比如放大、A/D轉換等),同時數位化處理後的信號作用於現實世界時仍需還原為模擬信號(比如D/A轉換、功率放大等)。因而即使在數位技術十分成熟的今天,模擬信號處理技術仍是無法迴避,不能忽視的。而從集成技術的角度來看,單片數字系統集成製作的困難已成為過去,集成能力的進一步提高,提出了完整的電子系統集成,即包含數、模混合信號處理的片上系統(SoC)的要求。CMOS已是當今高密度集成的主流工藝,因此,低電壓CMOS模擬電路的設計研究已成為完整意義上的SoC的關鍵技術。

運算放大器是模擬集成電路中的一個重要模塊,隨著電源電壓的降低,傳統的運算放大器結構已經不能滿足設計指標的要求,近十年來,各種新結構的低電壓運算放大器已經大量湧現出來。

本文設計了一種低電壓、恆定增益、Rail-to-Rail的CMOS運算放大器結構,這種結構具有以下特點:1)具有Rail-to-Rail的輸入和輸出;2)在整個共模輸入範圍內具有恆定的增益; 3)具有驅動低阻抗的能力; 4)具有較大的增益帶寬乘積等等。

運算放大器的輸入級

低電壓Rail-to-Rail運算放大器的設計難點集中在輸入級部分,因為輸出級可以採用簡單的AB類輸出級來完成。

為了得到Rail-to-Rail的共模輸入電壓範圍,可以採用互補輸入級的結構,如圖2所示。NMOS輸入對在高的共模輸入電壓範圍內導通,即

Vin,cm>Vss+Vgs,n+Vds,n (1)

而PMOS輸入對在低的共模輸入電壓範圍內導通,即

Vin,cm>Vdd-Vgs,p-Vds,p (2)

從(1)(2)式中可以明顯的看出,當共模輸入電壓範圍處於中間值時,NMOS和PMOS輸入對將同時導通,這也就意味著這個區間的輸入級電流將增大一倍,根據下式:

其中K=μpCox(W/L)p=μnCox(W/L)n

所以互補輸入級的跨導也將增大一倍,進而導致運算放大器的增益在整個共模輸入電壓範圍內不是恆定的,如圖3曲線1所示。

本文設計了一種具有恆定跨導的互補輸入級結構,該結構思路簡單並且有效地解決了上述互補輸入級跨導變化的問題,如圖4所示。

從上面的分析得知,為了使圖2所示的輸入級結構在整個共模電壓範圍內保持跨導一致,那麼對應於高和低的共模輸入電壓範圍內的跨導就必須增大一倍,又根據式(3),電流IDSQ與Gm呈平方根的關係,所以相應的尾電流就必須再增加三倍,圖4結構正是基於這個原理之上的。

M1、M2和M3、M4分別組成PMOS、NMOS輸入對,Iref1=Iref2=Iref提供相同的尾電流,M7、M8和M9、M10分別組成兩個1:3的電流鏡,M11、M12是兩個電流開關管,偏置電壓Vb1=Vb2=1.3V。因此,在共模輸入電壓從Vss到Vss+1.2V時,PMOS對M1、M2導通(M3、M4截止),同時M12導通(M11截止),Iref2通過M12到達1:3的電流鏡M7、M8,M8的電流加上Iref1的尾電流,正好使電流增大到四倍,也即跨導增大到兩倍;在共模輸入電壓從Vdd-1.2V到Vdd時,M3、M4導通(M1、M2截止),Iref1通過M11到達1:3的電流鏡M9、M10,M10的電流加上Iref2的尾電流,也正好使電流增大到四倍,即跨導也增大到兩倍;在共模輸入電壓從Vss+1.4V到Vdd-1.4V時,PMOS對和NMOS對同時導通,而電流開關管M11、M12截止,每個輸入對的電流都等於Iref。

圖3曲線2所示為上述互補輸入級結構中共模電壓與跨導的關係,從圖中可以看出跨導在整個共模輸入電壓範圍內基本保持不變,只是在兩個過渡區有大約15%的浮動,這是由於NMOS管和PMOS管不完全匹配造成的。

運算放大器電路整體結構與仿真結果

運算放大器電路整體結構如圖5所示,它由上面討論過的輸入級、中間的求和電路以及輸出驅動器組成,其中輸出驅動器由一個交叉級和一個輸出級組成。 整個電路採用標準的0.6um CMOS工藝參數進行設計,並經過HSPICE工具仿真,得到如圖6、圖7所示的頻率響應曲線。

整個電路在3V的單電源下工作,靜態功耗約為9.1mW,。當電路同時驅動20pF電容和500Ω電阻的負載時,電路的直流增益達到62dB,單位增益帶寬達到18MHz,相位裕度為50o。

結語

本文設計了一種低電壓、恆定增益、Rail-to-Rail的CMOS運算放大器,輸入級採用互補差分輸入級結構,通過電流開關控制原理使放大器在整個共模輸入電壓範圍內保持恆定的增益,輸出級採用帶有彌勒補償的互補共源輸出結構,得到Rail-to-Rail的對稱輸出擺幅。電路基於0.6um標準的CMOS工藝參數進行設計,並經過HSPICE工具仿真,得到了很好的性能。

相關焦點

  • 運算放大器的作用(運算放大器的實際應用)
    運算放大器(簡稱「運放」)是具有很高放大倍數的電路單元。在實際電路中,通常結合反饋網絡共同組成某種功能模塊。它是一種帶有特殊耦合電路及反饋的放大器。其輸出信號可以是輸入信號加、減或微分、積分等數學運算的結果。由於早期應用於模擬計算機中,用以實現數學運算,故得名「運算放大器」。
  • 基於SOC應用的運算放大器IP核設計
    摘要:基於SOC應用,採用TSMC 0.18μm CMOS工藝,設計實現了一個低電壓、高增益的恆跨導軌到軌運算放大器  整個放大器的設計結果如下表所示,運算放大器的整體性能較好,並且能夠在1.8V低電壓下工作,功耗低,晶片面積也大大節省。
  • 一種恆跨導CMOS運算放大器的設計
    摘要:設計了一種寬帶軌對軌運算放大器,此運算放大器在3.3 V單電源下供電,採用電流鏡和尾電流開關控制來實現輸入級總跨導的恆定。
  • 運算放大器中如何放大倍數的電路單元
    經過特殊設計的運放可以允許輸入電位在從負電源到正電源的整個區間變化,甚至稍微高於正電源或稍微低於負電源也被允許。這種運放稱為軌到軌(rail-to-rail)輸入運算放大器。 運算放大器的輸出信號與兩個輸入端的信號電壓差成正比,在音頻段有:輸出電壓=A0(E1-E2),其中,A0 是運放的低頻開環增益(如 100dB,即 100000 倍),E1 是同相端的輸入信號電壓,E2 是反相端的輸入信號電壓。 分類 按照集成運算放大器的參數來分,集成運算放大器可分為如下幾類。
  • 高增益低功耗CMOS運算跨導放大器的設計
    本文設計了一種在12位精度、80MHz採樣率的ADC中負責採樣保持的核心電路-運算跨導放大器(OTA)。本文引用地址:http://www.eepw.com.cn/article/258915.htm運放結構的選擇   根據ADC的要求可以推算出運放的性能指標,如表1所示,據此可以選擇運放的結構。
  • 一種帶有增益提高技術的高速CMOS運算放大器設計
    摘要:設計了一種用於高速ADC中的高速高增益的全差分CMOS運算放大器。關鍵詞:運算放大器;摺疊式共源共柵;高速度;增益提高;三支路電流基準 隨著當今集成電路技術遵從摩爾定律的快速發展,在深亞微米級甚至納米級工藝下電源電壓及MOS管特徵尺寸不斷降低,器件的諸多性能已達到瓶頸。
  • 運算放大器15個常見指標匯總
    , 加載在兩個輸入端之間的直流電壓使得放大器直流輸出電壓為 0。輸入電壓範圍(Input Voltage Range)定義:保證運算放大器正常工作的最大輸入電壓範圍。也稱為共模輸入電壓範圍。當運放最大輸入電壓範圍與電源範圍比較接近時,比如相差 0.1V 甚至相等、超過,都可以叫「輸入軌至軌」,表示為 Rail-to-rail input,或 RRI。
  • 乾貨| 運算放大器15個常見指標
    輸入電壓範圍(Input Voltage Range)定義:保證運算放大器正常工作的最大輸入電壓範圍。也稱為共模輸入電壓範圍。當運放最大輸入電壓範圍與電源範圍比較接近時,比如相差 0.1V 甚至相等、超過,都可以叫「輸入軌至軌」,表示為 Rail-to-rail input,或 RRI。
  • 0.6 V CMOS軌至軌運算放大器
    摘要:為適應低壓低功耗設計的應用,設計了一種超低電源電壓的軌至軌CMOS運算放大器。採用N溝道差分對和共模電平偏移的P溝道差分對來實現軌至軌信號輸入。
  • 運算放大器的放大率與電壓增益的知識講解
    打開APP 運算放大器的放大率與電壓增益的知識講解 英銳恩 發表於 2020-06-09 09:08:50   一、放大率與電壓增益   在運算放大器中,當電壓輸入放大電路時,輸出為輸入電壓乘以放大倍率。
  • 一種寬帶軌對軌運算放大器設計
    一種寬帶軌對軌運算放大器設計 王怡倢,李會方,溫 發表於 2011-09-05 14:12:09 設計了一種寬帶軌對軌運算放大器,此運算放大器在3.3 V單電源下供電,採用電流鏡和尾電流開關控制來實現輸入級總跨導的恆定
  • 運算放大器增益誤差設計的解決方案分析
    打開APP 運算放大器增益誤差設計的解決方案分析 Bonnie Baker,德州儀 發表於 2021-01-15 14:48:00
  • 運算放大器之開環增益
    大多數電壓反饋(VFB)型運算放大器的開環電壓增益(通常稱為AVOL,有時簡稱AV)都很高。常見值從100000到1000000,高精度器件則為該數值的10至100倍。
  • 用於Sigma-Delta調製器的低電壓跨導運算放大器
    這裡設計了一種適用於高階單環Sigma-Delta調製器的全差分摺疊式共源共柵跨導運算放大器。該跨導運算放大器採用經典的摺疊式共源共柵結構。帶有一個開關電容共模反饋電路。運算放大器使用SIMC O.18μm CMOS混合信號工藝設計,使用Spectre對電路進行整體仿真,仿真結果表明,負載電容為5 pF時,該電路直流增益可達72 dB、單位增益帶寬91.25MHz、相位裕度83.35°、壓擺率35.1 V/μs、功耗僅為1.41 mW。
  • 高速電流反饋運算放大器
    注意,反相輸出阻抗極低(一般為10至100 Ω),這是低發射極電阻造成的(理想狀況下為零)。這是CFB與VFB運算放大器之間的一個基本差異,同時也CFB運算放大器的一個特性,使其具有了某些特有的優勢。Q1和Q2的集電極輸出驅動著電流鏡,而電流鏡則將反相輸入電流映射到高阻抗節點,分別表示為RT和CP。高阻抗節點由一個互補單位增益發射極跟隨器緩衝。
  • 運算放大器的噪聲分析與設計
    D類音頻功率放大器中,前置運算放大器是一個比較重要的模塊,它位於整個拓撲結構中的前面,完成輸入信號源的加工處理,或者實現放大增益的設置,或者實現阻抗變換的目的,使其和後面功率放大級的輸入靈敏度相匹配;前置放大器獲得並穩定輸入音頻信號,並確保差動信號,設計時需要儘量減小其等效輸入的閃爍噪聲及熱噪聲
  • 運算放大器輸入與輸出電壓範圍
    顯然,這不僅會根據具體器件而變化,還會根據電源電壓而變化。我們可以通過器件選型來優化該性能點,首先要考慮較為基礎的問題。 任何實際運算放大器輸入和輸出端的工作電壓範圍都是有限的。現代系統設計中,電源電壓在不斷下降,對運算放大器之類的模擬電路而言,3 V至5 V的總電源電壓現在已十分常見。這一數值和過去的電源系統電壓相差甚遠,當時通常為±15 V(共30 V)。
  • 使用合適的高電壓運算放大器安全、高效地控制和放大高電壓
    此類運算放大器與常規的運算放大器有所不同,因為它們必須滿足非阻性(感性或容性)負載的壓擺率要求,需要精確調節的電源,而且一旦電壓超過 60 V,設計人員就會面臨嚴格的穩壓要求。此外,根據應用的不同,可能還會出現大電流,導致熱管理問題。 為了解決這些問題,市面上售有基於特殊工藝的標準單片式和混合式高電壓運算放大器。
  • 模擬工程師電路設計指導手冊:運算放大器①
    >具有瞬態保護功能的高側、雙向電流檢測電路高側電流檢測電路設計三十倍頻負載電流感應電路採用電流輸出電流檢測放大器的高電壓、高側浮動電流檢測電路具有集成精密增益電阻器的低漂移低側雙向電流檢測電路過流事件檢測電路信號源PWM 發生器電路可調節基準電壓電路
  • 運算放大器的構建模塊和電壓跟隨器逆變器
    我們已經看到我們可以將電阻連接到基本運算放大器產生各種反相和非反相輸出和配置及其各自的增益。 為了使所有事情變得更容易,這裡列出了一些「基本運算放大器構建」塊「我們可以用來創建不同的電子電路和濾波器。 電壓跟隨器 電壓跟隨器,也稱為緩衝劑不會放大或反轉輸入信號,而是提供隔離兩個電路之間。