深入晶片內部,理解去耦電容的作用

2021-01-15 硬體十萬個為什麼

尖峰電流的形成:

數字電路輸出高電平時從電源拉出的電流Ioh和低電平輸出時灌入的電流Iol的大小一般是不同的,即:Iol>Ioh。以下圖的TTL與非門為例說明尖峰電流的形成:


輸出電壓如右圖(a)所示,理論上電源電流的波形如右圖(b),而實際的電源電流保險如右圖(c)。由圖(c)可以看出在輸出由低電平轉換到高電平時電源電流有一個短暫而幅度很大的尖峰。尖峰電源電流的波形隨所用器件的類型和輸出端所接的電容負載而異。

       產生尖峰電流的主要原因是:

       輸出級的T3、T4管短設計內同時導通。在與非門由輸出低電平轉向高電平的過程中,輸入電壓的負跳變在T2和T3的基極迴路內產生很大的反向驅動電流,由於T3的飽和深度設計得比T2大,反向驅動電流將使T2首先脫離飽和而截止。T2截止後,其集電極電位上升,使T4導通。可是此時T3還未脫離飽和,因此在極短得設計內T3和T4將同時導通,從而產生很大的ic4,使電源電流形成尖峰電流。圖中的R4正是為了限制此尖峰電流而設計。

低功耗型TTL門電路中的R4較大,因此其尖峰電流較小。當輸入電壓由低電平變為高電平時,與非門輸出電平由高變低,這時T3、T4也可能同時導通。但當T3開始進入導通時,T4處於放大狀態,兩管的集-射間電壓較大,故所產生的尖峰電流較小,對電源電流產生的影響相對較小。

產生尖峰電流的另一個原因是負載電容的影響。與非門輸出端實際上存在負載電容CL,當門的輸出由低轉換到高時,電源電壓由T4對電容CL充電,因此形成尖峰電流。

當與非門的輸出由高電平轉換到低電平時,電容CL通過T3放電。此時放電電流不通過電源,故CL的放電電流對電源電流無影響。

 

 尖峰電流的抑制方法:

1、在電路板布線上採取措施,使信號線的雜散電容降到最小;

2、 另一種方法是設法降低供電電源的內阻,使尖峰電流不至於引起過大的電源電壓波動;

3、 通常的作法是使用去耦電容來濾波,一般是在電路板的電源入口處放

一個1uF~10uF的去耦電容,濾除低頻噪聲;在電路板內的每一個有源器件的電源和地之間放置一個0.01uF~0.1uF的去耦電容(高頻濾波電容),用於濾除高頻噪聲。濾波的目的是要濾除疊加在電源上的交流幹擾,但並不是使用的電容容量越大越好,因為實際的電容並不是理想電容,不具備理想電容的所有特性。

去耦電容的選取可按C=1/F計算,其中F為電路頻率,即10MHz取0.1uF,100MHz取0.01uF。一般取0.1~0.01uF均可。

放置在有源器件傍的高頻濾波電容的作用有兩個,其一是濾除沿電源傳導過來的高頻幹擾,其二是及時補充器件高速工作時所需的尖峰電流。所以電容的放置位置是需要考慮的。

實際的電容由於存在寄生參數,可等效為串聯在電容上的電阻和電感,將其稱為等效串聯電阻(ESR)和等效串聯電感(ESL)。這樣,實際的電容就是一個串聯諧振電路,其諧振頻率為:


實際的電容在低於Fr的頻率呈現容性,而在高於Fr的頻率上則呈現感性,所以電容更象是一個帶阻濾波器。

10uF的電解電容由於其ESL較大,Fr小於1MHz,對於50Hz這樣的低頻噪聲有較好的濾波效果,對上百兆的高頻開關噪聲則沒有什麼作用。

電容的ESR和ESL是由電容的結構和所用的介質決定的,而不是電容量。通過使用更大容量的電容並不能提高抑制高頻幹擾的能力,同類型的電容,在低於Fr的頻率下,大容量的比小容量的阻抗小,但如果頻率高於Fr,ESL決定了兩者的阻抗不會有什麼區別。

電路板上使用過多的大容量電容對於濾除高頻幹擾並沒有什麼幫助,特別是使用高頻開關電源供電時。另一個問題是,大容量電容過多,增加了上電及熱插拔電路板時對電源的衝擊,容易引起如電源電壓下跌、電路板接插件打火、電路板內電壓上升慢等問題。


PCB布局時去耦電容擺放

對於電容的安裝,首先要提到的就是安裝距離。容值最小的電容,有最高的諧振頻率,去耦半徑最小,因此放在最靠近晶片的位置。容值稍大些的可以距離稍遠,最外層放置容值最大的。但是,所有對該晶片去耦的電容都儘量靠近晶片。

下面的圖1就是一個擺放位置的例子。本例中的電容等級大致遵循10倍等級關係。


還有一點要注意,在放置時,最好均勻分布在晶片的四周,對每一個容值等級都要這樣。通常晶片在設計的時候就考慮到了電源和地引腳的排列位置,一般都是均勻分布在晶片的四個邊上的。因此,電壓擾動在晶片的四周都存在,去耦也必須對整個晶片所在區域均勻去耦。如果把上圖中的680pF電容都放在晶片的上部,由於存在去耦半徑問題,那麼就不能對晶片下部的電壓擾動很好的去耦。

 電容的安裝

在安裝電容時,要從焊盤拉出一小段引出線,然後通過過孔和電源平面連接,接地端也是同樣。這樣流經電容的電流迴路為:電源平面->過孔->引出線->焊盤->電容->焊盤->引出線->過孔->地平面,圖2直觀的顯示了電流的回流路徑。


第一種方法從焊盤引出很長的引出線然後連接過孔,這會引入很大的寄生電感,一定要避免這樣做,這是最糟糕的安裝方式。

第二種方法在焊盤的兩個端點緊鄰焊盤打孔,比第一種方法路面積小得多,寄生電感也較小,可以接受。

第三種在焊盤側面打孔,進一步減小了迴路面積,寄生電感比第二種更小,是比較好的方法。

第四種在焊盤兩側都打孔,和第三種方法相比,相當於電容每一端都是通過過孔的並聯接入電源平面和地平面,比第三種寄生電感更小,只要空間允許,儘量用這種方法。

最後一種方法在焊盤上直接打孔,寄生電感最小,但是焊接是可能會出現問題,是否使用要看加工能力和方式。

推薦使用第三種和第四種方法。

需要強調一點:有些工程師為了節省空間,有時讓多個電容使用公共過孔,任何情況下都不要這樣做。最好想辦法優化電容組合的設計,減少電容數量。

由於印製線越寬,電感越小,從焊盤到過孔的引出線儘量加寬,如果可能,儘量和焊盤寬度相同。這樣即使是0402封裝的電容,你也可以使用20mil寬的引出線。引出線和過孔安裝如圖4所示,注意圖中的各種尺寸。


相關焦點

  • 旁路、去耦、Bulk以及耦合電容的作用與區別
    閱讀了一些文獻資料之後發現,這些電容的功能之間有差異,也有相似之處。下面的介紹主要是在查閱了大量文獻的基礎上,經過自己的理解和總結,對各種電容的功能進行整理。因為作者能力有限,如有不妥之處希望各位網友可以批評指正。數字電路系統中的電源系統對於數字晶片總希望供電電源的電壓是恆定的DC值,不要出現任何的波動。但這是很難做到的,原因有兩點。
  • 電容的去耦半徑計算
    電容去耦的一個重要問題是電容的去耦半徑。大多數資料中都會提到電容擺放要儘量靠近晶片,多數資料都是從減小迴路電感的角度來談這個擺放距離問題。確實,減小電感是一個重要原因,但是還有一個重要的原因大多數資料都沒有提及,那就是電容去耦半徑問題。如果電容擺放離晶片過遠,超出了它的去耦半徑,電容將失去它的去耦的作用。   理解去耦半徑最好的辦法就是考察噪聲源和電容補償電流之間的相位關係。
  • 深刻談談旁路電容和去耦電容
    當電流瞬間湧過L.vcc時,將在晶片內部電源和PCB板上產生一個電壓被拉低的擾動。該擾動在電源中被稱之為同步開關噪聲(SSN)或Delta I噪聲。從高到低(L=>H)   在時間點T3,我們首先關閉PMOS管(不會導致脈衝噪聲,PMOS管一直處於導通狀態且沒有電流流過的)。
  • 去耦電容和旁路電容不可忽視的重要作用!!
    相信大家經常可以看到去耦(decouple)電容和旁路(bypass)電容這兩種名稱。但是它們都不是電容的類型,而是設計者根據電容所起的作用不同而進行的認為劃分。下面介紹這兩種電容的作用:1、去耦電容的作用其實就是為了保證器件穩定工作而給器件電源提供的本地「小池塘」。
  • 去耦電容和旁路電容詳解
    在電子電路中,去耦電容和旁路電容都是起到抗幹擾的作用,電容所處的位置不同,稱呼就不一樣了
  • 去耦電容的選擇、容值計算和pcb布局布線詳解
    降低去耦電容ESL的方法    去耦電容的ESL是由於內部流動的電流引起的,使用多個去耦電容並聯的方式可以降低電容的ESL影響,而且將兩個去耦電容以相反走向放置在一起,從 而使它們的內部電流引起的磁通量相互抵消,能進一步降低ESL。
  • PCB設計時,去耦電容該怎麼放?
    電容去耦的一個重要問題是電容的去耦半徑。大多數資料中都會提到電容擺放要儘量靠近晶片,多數資料都是從減小迴路電感的角度來談這個擺放距離問題。確實,減小電感是一個重要原因,但是還有一個重要的原因大多數資料都沒有提及,那就是電容去耦半徑問題。如果電容擺放離晶片過遠,超出了它的去耦半徑,電容將失去它的去耦的作用。
  • 從儲能、阻抗兩種不同視角解析電容去耦原理
    本文引用地址:http://www.eepw.com.cn/article/201701/343100.htm  1、從儲能的角度來說明電容退耦原理。  在製作電路板時,通常會在負載晶片周圍放置很多電容,這些電容就起到電源退耦作用。  其原理可用圖 1 說明。
  • PCB布局時去耦電容的擺放,你造嗎?
    去耦電容是電路中裝設在元件的電源端的電容,此電容可以提供較穩定的電源,同時也可以降低元件耦合到電源端的噪聲,間接可以減少其他元件受此元件噪聲的影響。 去耦電容在集成電路電源和地之間的有兩個作用:一方面是本集成電路的蓄能電容
  • PCB布局時如何擺放及安裝去耦電容
    放置在有源器件傍的高頻濾波電容的作用有兩個,其一是濾除沿電源傳導過來的高頻幹擾,其二是及時補充器件高速工作時所需的尖峰電流。所以電容的放置位置是需要考慮的。實際的電容由於存在寄生參數,可等效為串聯在電容上的電阻和電感,將其稱為等效串聯電阻(ESR)和等效串聯電感(ESL)。
  • 淺談PCB中的去耦電容設計
    去耦是當器件進行高速開關時,把射頻能量從高頻器件的電源端洩放到電源分配網絡。去耦電容也為器件和元件提供一個局部的直流源,這對減小電流在板上傳播浪湧尖峰很有作用。 在數字電路及IC控制器電路中,必須要進行電源去耦。當元件開關消耗直流能量時,沒有去耦電容的電源分配網絡中將發生一個瞬時尖峰。
  • 電容在電路中各種作用
    (簡單理解為高頻通路)當頻率較低時,無極電容因為容量較低,容抗相對增大,就要用有極性的電解電容了,由於其內部加有電解液,可以把容量做得很大,讓低頻交流電通過,隔斷直流電。但由於內部兩極中間是有機介質的,所以耐壓受限,多用於低頻交流通路、濾波、退耦、旁路等電路。
  • PCB布局時去耦電容擺放經驗分享
    打開APP PCB布局時去耦電容擺放經驗分享 佚名 發表於 2017-02-09 09:36:54 容值最小的電容,有最高的諧振頻率,去耦半徑最小,因此放在最靠近晶片的位置。容值稍大些的可以距離稍遠,最外層放置容值最大的。但是,所有對該晶片去耦的電容都儘量靠近晶片。 下面的圖1就是一個擺放位置的例子。本例中的電容等級大致遵循10倍等級關係。
  • 電容的作用
    從理論上(即假設電容為純電容)說,電容越大,阻抗越小,通過的頻率也越高。但實際上超過1uF的電容大多為電解電容,有很大的電感成份,所以頻率高后反而阻抗會增大。有時會看到有一個電容量較大電解電容並聯了一個小電容,這時大電容通低頻,小電容通高頻。電容的作用就是通高頻阻低頻。電容越大低頻越容易通過,電容越小高頻越容易通過。
  • 去耦電容和濾波電容的區別
    打開APP 去耦電容和濾波電容的區別 姚遠香 發表於 2019-07-03 14:14:38   濾波電容:這是我們通常用在電源整流以後的電容,它是把整流電路交流整 流成脈動直流,通過充放電加以平滑的電容,這種電容一般都是電解電容,而且容量較大,在微法級。
  • 電容在電路中各種作用的基本常識
    (簡單理解為高頻通路)當頻率較低時,無極電容因為容量較低,容抗相對增大,就要用有極性的電解電容了,由於其內部加有電解液,可以把容量做得很大,讓低頻交流電通過,隔斷直流電。但由於內部兩極中間是有機介質的,所以耐壓受限,多用於低頻交流通路、濾波、退耦、旁路等電路。
  • 去耦電容和bypass電容、濾波電容的原理和區別
    電容在電子電路中應用非常廣泛,對於電容的選擇,這主要看電容用在電路的什麼位置,把它放置在什麼位置它就起什麼作用,而且在不同位置對電容有不同的要求,並不是隨便放個電容就行。
  • 如何選擇合適的去耦電容 常見的去耦電容資料介紹
    打開APP 如何選擇合適的去耦電容 常見的去耦電容資料介紹 Digikey 發表於 2020-12-03 11:25:53 去耦電容是電路中裝設在元件的電源端的電容,此電容可以提供較穩定的電源,同時也可以降低元件耦合到電源端的噪聲,間接可以減少對其他元件的噪聲影響。
  • 關於去耦電容的選擇
    去耦電容的選擇不存在與頻率的精確對應關係,理論上越大越好,但現實中所有器件都不是理想器件,不論何種電容,ESL、ESR都是必然存在的,於是實際電容的頻響曲線明顯呈非線性,僅在一定頻率區間內基本符合純電容的理論計算結果
  • 電路基礎:Lec 6- 旁路,去耦,濾波,耦合電容大總結
    我細細道來① 耦合電容(Coupling Capacitor)② 旁路電容 (Bypass Capacitor)③ 濾波電容(Filter Capacitor)④ 去耦電容(De-coupling Capacitor