關於去耦電容的選擇

2020-12-05 電子產品世界

去耦電容的選擇不存在與頻率的精確對應關係,理論上越大越好,但現實中所有器件都不是理想器件,不論何種電容,ESL、ESR都是必然存在的,於是實際電容的頻響曲線明顯呈非線性,僅在一定頻率區間內基本符合純電容的理論計算結果,超出一定界限後就與理論值越差越遠,超到一定程度後甚至電容將不再是電容了,這個頻率稱「自諧振頻率」,同樣材料和製造工藝下,容量越小的電容自諧振頻率越高。所以去耦電容的選擇除了需大致考慮頻率外,還要考慮負載的情況,在一定頻率之後還得考慮電容的材料和生產工藝等,在此基礎上綜合的結果決定去耦電容的容量和種類。

本文引用地址:http://www.eepw.com.cn/article/201807/384612.htm

通常數字電路的噪聲頻率在兆至百兆量級區間,這個區間的噪聲採用陶瓷獨石介質的0.1uF電容就可取得合適的效果,如果負載較重或噪聲較強,可選擇更大容量的電容或用多個電容並聯,同樣容量和電容材料下,小電容並聯的效果強於單一大電容,頻率越高越明顯,高頻去耦則需採用大小電容並聯的方式分別對付不同頻譜的噪聲。

一般去耦電容的容量選取原則:

100M以下輕載:0.1uF,重載或存在較大低頻噪聲的可加並1-10uF的電容,介質材料選擇陶瓷或鉭為宜;

100M-1000M:前述+100-1000pF(+10pF),括號內根據頻率的高限選擇是否需要,小電容的介質選擇必須是高頻陶瓷,早期則多用雲母,

1G以上:前述+1-10pF,介質最好選擇高Q微波陶瓷材料。

高頻重載時必須用多個小電容並聯切不可直接用大電容。

順便一說,技術上去耦電容不是一般稱的濾波電容,濾波電容指電源系統用的,去藕電容則是分布在器件附近或子電路處主要用於對付器件自身或外源性噪聲的特殊濾波電容,故有特稱——去耦電容,去耦指「去除(噪聲)耦合」之意。


相關焦點

  • 如何選擇合適的去耦電容 常見的去耦電容資料介紹
    打開APP 如何選擇合適的去耦電容 常見的去耦電容資料介紹 Digikey 發表於 2020-12-03 11:25:53 去耦電容是電路中裝設在元件的電源端的電容,此電容可以提供較穩定的電源,同時也可以降低元件耦合到電源端的噪聲,間接可以減少對其他元件的噪聲影響。
  • 深刻談談旁路電容和去耦電容
    看了很多關於旁路電容和去耦電容的文章
  • 去耦電容和旁路電容詳解
    對於同一個電路來說,旁路(bypass)電容是把輸入信號中的高頻噪聲作為濾除對象,把前級攜帶的高頻雜波濾除,而去耦(decoupling)電容也稱退耦電容,是把輸出信號的幹擾作為濾除對象。  去耦電容用在放大電路中不需要交流的地方,用來消除自激,使放大器穩定工作。從電路來說,總是存在驅動的源和被驅動的負載。
  • 去耦電容的選擇、容值計算和pcb布局布線詳解
    電容的容值選擇一般取決於電容的諧振頻率。   降低去耦電容ESL的方法    去耦電容的ESL是由於內部流動的電流引起的,使用多個去耦電容並聯的方式可以降低電容的ESL影響,而且將兩個去耦電容以相反走向放置在一起,從 而使它們的內部電流引起的磁通量相互抵消,能進一步降低ESL。
  • 去耦電容和濾波電容的區別
    打開APP 去耦電容和濾波電容的區別 姚遠香 發表於 2019-07-03 14:14:38   濾波電容:這是我們通常用在電源整流以後的電容,它是把整流電路交流整 流成脈動直流,通過充放電加以平滑的電容,這種電容一般都是電解電容,而且容量較大,在微法級。
  • 去耦電容和bypass電容、濾波電容的原理和區別
    電容在電子電路中應用非常廣泛,對於電容的選擇,這主要看電容用在電路的什麼位置,把它放置在什麼位置它就起什麼作用,而且在不同位置對電容有不同的要求,並不是隨便放個電容就行。
  • 電容的去耦半徑計算
    電容去耦的一個重要問題是電容的去耦半徑。大多數資料中都會提到電容擺放要儘量靠近晶片,多數資料都是從減小迴路電感的角度來談這個擺放距離問題。確實,減小電感是一個重要原因,但是還有一個重要的原因大多數資料都沒有提及,那就是電容去耦半徑問題。如果電容擺放離晶片過遠,超出了它的去耦半徑,電容將失去它的去耦的作用。   理解去耦半徑最好的辦法就是考察噪聲源和電容補償電流之間的相位關係。
  • 淺談PCB中的去耦電容設計
    去耦是當器件進行高速開關時,把射頻能量從高頻器件的電源端洩放到電源分配網絡。去耦電容也為器件和元件提供一個局部的直流源,這對減小電流在板上傳播浪湧尖峰很有作用。 在數字電路及IC控制器電路中,必須要進行電源去耦。當元件開關消耗直流能量時,沒有去耦電容的電源分配網絡中將發生一個瞬時尖峰。
  • 去耦電容的有效使用方法要點二
    打開APP 去耦電容的有效使用方法要點二 廠商供稿 發表於 2019-04-04 12:55:19  前段時間有跟大家分享過去耦電容的有效使用方法
  • 去耦電容和旁路電容不可忽視的重要作用!!
    相信大家經常可以看到去耦(decouple)電容和旁路(bypass)電容這兩種名稱。但是它們都不是電容的類型,而是設計者根據電容所起的作用不同而進行的認為劃分。下面介紹這兩種電容的作用:1、去耦電容的作用其實就是為了保證器件穩定工作而給器件電源提供的本地「小池塘」。
  • 旁路、去耦、Bulk以及耦合電容的作用與區別
    在硬體設計中有很多種電容,各種電容的功能、種類和電容容值各不相同。按照功能劃分的話,最重要的幾種電容分別稱為:去耦電容(De-coupling Capacitor),旁路電容(Bypass Capacitor)、Bulk電容以及耦合電容(Coupling Capacitor)。
  • PCB設計時,去耦電容該怎麼放?
    電容去耦的一個重要問題是電容的去耦半徑。大多數資料中都會提到電容擺放要儘量靠近晶片,多數資料都是從減小迴路電感的角度來談這個擺放距離問題。確實,減小電感是一個重要原因,但是還有一個重要的原因大多數資料都沒有提及,那就是電容去耦半徑問題。如果電容擺放離晶片過遠,超出了它的去耦半徑,電容將失去它的去耦的作用。
  • 深入晶片內部,理解去耦電容的作用
    0.01uF~0.1uF的去耦電容(高頻濾波電容),用於濾除高頻噪聲。濾波的目的是要濾除疊加在電源上的交流幹擾,但並不是使用的電容容量越大越好,因為實際的電容並不是理想電容,不具備理想電容的所有特性。去耦電容的選取可按C=1/F計算,其中F為電路頻率,即10MHz取0.1uF,100MHz取0.01uF。一般取0.1~0.01uF均可。
  • 分享去耦電容的有效使用方法和應用
    打開APP 分享去耦電容的有效使用方法和應用 發表於 2019-08-22 11:02:03 去耦電容的有效使用方法 去耦電容有效使用方法的要點大致可以分為兩種。
  • 從儲能、阻抗兩種不同視角解析電容去耦原理
    在圖 2 中,我們是通過去耦電容來達到這一要求的,因此從等效的角度出發,可以說去耦電容降低了電源系統的阻抗。另一方面,從電路原理的角度來說,可得到同樣結論。電容對於交流信號呈現低阻抗特性,因此加入電容,實際上也確實降低了電源系統的交流阻抗。  從阻抗的角度理解電容退耦,可以給我們設計電源分配系統帶來極大的方便。實際上,電源分配系統設計的最根本的原則就是使阻抗最小。
  • PCB布局時去耦電容擺放經驗分享
    打開APP PCB布局時去耦電容擺放經驗分享 佚名 發表於 2017-02-09 09:36:54 容值最小的電容,有最高的諧振頻率,去耦半徑最小,因此放在最靠近晶片的位置。容值稍大些的可以距離稍遠,最外層放置容值最大的。但是,所有對該晶片去耦的電容都儘量靠近晶片。 下面的圖1就是一個擺放位置的例子。本例中的電容等級大致遵循10倍等級關係。
  • PCB布局時去耦電容的擺放,你造嗎?
    去耦電容是電路中裝設在元件的電源端的電容,此電容可以提供較穩定的電源,同時也可以降低元件耦合到電源端的噪聲,間接可以減少其他元件受此元件噪聲的影響。 去耦電容在集成電路電源和地之間的有兩個作用:一方面是本集成電路的蓄能電容
  • PCB布局時如何擺放及安裝去耦電容
    尖峰電流的抑制方法:1、在電路板布線上採取措施,使信號線的雜散電容降到最小;2、另一種方法是設法降低供電電源的內阻,使尖峰電流不至於引起過大的電源電壓波動;3、通常的作法是使用去耦電容來濾波,一般是在電路板的電源入口處放一個1uF~10uF的去耦電容,濾除低頻噪聲
  • 電路基礎:Lec 6- 旁路,去耦,濾波,耦合電容大總結
    我細細道來① 耦合電容(Coupling Capacitor)② 旁路電容 (Bypass Capacitor)③ 濾波電容(Filter Capacitor)④ 去耦電容(De-coupling Capacitor
  • 去耦電路中,耦合電容容量越大越好嗎?
    去耦電路中,耦合電容容量越大越好嗎? 去耦電容的主要功能就是提供一個局部的直流電源給有源器件,以減少開關噪聲在板上的傳播和將噪聲引導到地。 幹擾源產生的幹擾信號是通過一定的耦合通道對電控系統發生電磁幹擾作用的。幹擾的耦合方式無非是通過導線、空間、公共線等作用在電控系統上。