全新彈性CPU調配、Explorer LVS和機器學習功能,可為汽車、高性能計算、人工智慧、網際網路和無線應用等領域提供更快速的物理成功籤收解決方案
美國加利福尼亞州山景城2020年11月24日 --
要點:
業界首創的彈性CPU調配技術可將物理驗證籤核的成本降低40%
機器學習驅動的對問題源頭的分析可加快設計收斂速度
創新的Explorer LVS 相較於傳統的LVS檢查方法,可提高30倍速度,同時內存使用減少30倍
新思科技(Synopsys, Inc., 納斯達克股票代碼:SNPS)近日宣布其IC Validator物理驗證解決方案的最新版本啟用上市,該解決方案包含多項新的創新技術,可加快前沿應用推向市場的時間。IC Validator獨特的彈性CPU調配技術可為本地和雲環境的物理籤核節省多達40%的計算時間。另一項創新技術包含機器學習驅動的問題源頭分析,可自動識別關鍵的設計規則檢查(DRC)問題,從而更快地實現DRC的收斂。此外,與傳統LVS技術相比,Explorer LVS可使SoC運行時間加快30倍,調試速度也能得到數量級的提升。
新思科技晶片設計集團高級副總裁Raja Tabet表示:「設計規模不斷擴大、製造複雜性不斷升級,開發前沿設計的客戶面臨設計收斂的挑戰。及時的物理驗證收斂對於滿足苛刻的流片時間表至關重要。新思科技IC Validator的創新功能將為開發者提供更高的性能、更高生產率和更快的晶片上市速度。」
作為新思科技Fusion Design Platform和Custom Design Platform的重要組成部分, IC Validator是一款全面且具有高度可擴展性的物理驗證解決方案。該解決方案包括DRC、LVS、可編程式電學規則檢查(PERC),虛擬金屬填充和DFM等增強功能。IC Validator採用智能內存感知負載調度和均衡技術,具有高性能和高度可擴展性等特點,可最大限度地利用主流硬體。它可以在多臺機器上同時使用多線程和分布式處理,並且可擴展到1000多個CPU,其優勢顯著。
新思科技Fusion Design Platform中的IC Validator驗證可實現快速DRC檢查、自動修復、考慮時序的填充和籤核,以及與STAR RC集成,從而可加快收斂速度。IC Validator的實時DRC檢查技術可為新思科技Custom Design Platform按要求實現實時DRC監測。
若需了解有關新思科技IC Validator新技術的更多信息,請訪問。
關於新思科技
新思科技(Synopsys, Inc., 納斯達克股票代碼:SNPS)是眾多創新型公司的Silicon to Software(「晶片到軟體」)合作夥伴,這些公司致力於開發我們日常所依賴的電子產品和軟體應用。作為全球第15大軟體公司,新思科技長期以來一直是電子設計自動化(EDA)和半導體IP領域的全球領導者,並且在軟體安全和質量解決方案方面也發揮著越來越大的領導作用。無論您是創建高級半導體的片上系統 (SoC) 的設計人員,還是編寫需要最高安全性和質量的應用程式的軟體開發人員,新思科技都能夠提供您所需要的解決方案,幫助您推出創新性、高質量、安全的產品。有關更多信息,請訪問。