如何解決PCB布局中的串擾問題

2021-01-15 電子發燒友
如何解決PCB布局中的串擾問題

上海韜放電子 發表於 2021-01-13 13:25:55

用於網絡的RF板、高速處理器的板以及許多其他系統對串擾強度有嚴格的要求。信號標準中並不總是規定最大串擾強度,而且在設計中串擾最強烈的地方也不總是很明顯。儘管您可能會嘗試對設計進行正確的布局規劃,但您可能會發現布局和布線會因攻擊者的蹤跡而產生強烈的串擾。

那麼,在設計中哪裡可以找到串擾,以及在PCB中識別出不良走線的最簡單方法是什麼?您可以使用全波場求解器,但是可以在PCB設計軟體中使用更簡單的分析功能來識別和抑制串擾。用於PCB設計和布局的最佳布局後仿真工具將使用具有簡化數值算法的場求解器來計算附近走線之間的串擾,從而為您提供一種在設計中發現串擾的快速方法。

很簡單,在PCB中承載信號的任何兩個導體之間都可能發生串擾。這包括數字和模擬網絡。當發生串擾時,一根導體(攻擊者網絡)上的信號將其自身的一部分耦合為附近導體(受害者網絡)上的新信號。數字和模擬信號可能以不同的方式引起串擾。

串擾以兩種方式耦合到信號網絡之間,具體取決於兩條或多條走線之間存在的主要寄生類型:

電容串擾。這種串擾是由於兩條導體之間的寬邊寄生電容和接地耦合電容而發生的。電容性串擾的大小與兩個導體之間的寄生電容成正比。對於模擬信號,容性耦合信號的強度隨頻率而增加,因此這種串擾在高頻網絡或數位訊號具有非常快的邊沿速率時會佔主導地位。數位訊號會在開關期間和之後引起瞬態振鈴,從而引起電容性串擾。

感應串擾。這種類型的串擾是由於導體的兩個迴路之間的寄生電感引起的。來自模擬攻擊者信號的感應串擾信號的大小與攻擊者跡線中電流變化的速率成比例(即,與信號頻率成比例)。數位訊號會在開關過程中引起感應串擾,在此期間,從信號發出的磁場會在受害網絡中感應變化的通量。

電感和電容串擾分別取決於兩條走線之間的互感和互電容。這些術語完全取決於不同導體之間的電磁相互作用和靜電相互作用,以及這些導體在空間中的排列方式。這意味著您需要在布局後仿真中分析串擾。您無法做任何事情來從原理圖中發現串擾。

找出兩種類型的串擾都需要一些獨特的分析步驟。您可以嘗試使用串擾係數的解析方程式來量化不同類型的串擾,這將告訴您在受害者網絡上感應出的攻擊者信號電平的分數。但是,由於實際PCB布局中的幾何結構可能變得非常複雜,因此它們將不可避免地近似,從而使得互感和互電容難以精確確定。更好的選擇是直接從PCB設計程序中使用布局後仿真工具。

完成PCB布局後,您可以採取步驟嘗試並找出可能遭受大量串擾的網絡。由於任何PCB中的幾何形狀都很複雜,因此任何給定的網絡上都會存在多個寄生現象,即使您遵循基本的走線寬度和間隔規則,也可能會看到強烈的串擾 。在具有數百個網絡的密集電路板上,您無需模擬每條跡線之間的串擾。取而代之的是,您只需要選擇關鍵網絡作為受害者跡線,並查看附近可能充當攻擊者跡線的網絡。

為此,您需要使用兩個重要的仿真工具來分析串擾:

耦合分析。該分析的目的是確定兩條跡線之間的耦合係數,並採取措施減小耦合係數太大的耦合係數。

串擾分析。顧名思義,這涉及從攻擊者到受害者的串擾信號的直接仿真。這是一個時域仿真,它將向您顯示由於串擾而在受害網上引入的確切波形。

耦合分析

運行此工具時,用戶選擇要分析的網絡。一旦計算出結果,就可以在您的布局中以表格格式和可視格式查看它們。受害者網絡與其攻擊者網絡之間的耦合長度和強度可以在您的布局中視為熱圖,從而使您可以確定需要糾正的網絡。

在下圖中,網絡N22287555與VDDS的耦合最強,這表明數字電源層中的噪聲很容易耦合到該網絡。網絡USB0_ID與網絡N22155575具有強耦合。這兩個網絡位於不同的層上,但沒有被接地層隔開。這應該說明在不同層的信號之間放置接地層的效果;它降低了潛在耦合信號的強度。可以使用熱圖從視覺上識別存在高耦合的特定區域,該熱圖顯示了可能需要調整布線的哪個區域以抑制串擾。

解決PCB布局中的串擾問題

一旦確定了容易受到串擾的網絡,就需要分離受害者和侵害者的跡線,或者在它們之間提供更大的隔離度。您永遠無法完全消除串擾,但可以將其降低到不會導致接收機意外切換(對於數位訊號)或波形失真過度(對於模擬信號)的程度。這可以通過多種方式完成:

增加走線之間的間距。串擾與兩條跡線之間的電磁場強度成正比。增大受害者和攻擊者走線之間的間隔將降低受害者看到的場強,然後將降低耦合的串擾信號的強度。

在不同的層上路由受害者痕跡。如果創建堆棧以支持高速信號,則很可能在平面層之間具有交錯的信號層。平面層將提供不同信號層之間的自然隔離。如果沒有空間在其當前層上移動信號路徑,則可以在不同的信號層中路由受害跡線或差分對。

將走線移到更靠近接地平面的位置。接地平面會使攻擊者跡線產生的電場和磁場失真,並增加它們之間的隔離度。

在有問題的跡線之間放置防護痕跡或通過圍欄。就像在使用接地層一樣,在兩個走線之間放置接地走線或通過圍欄也可以提供一定的屏蔽。每當您放置隔離結構時,最好始終使用3D EM場求解器量化該結構的效果 。

注意串擾是一個相互的過程。如果兩條走線攜帶相同類型的信號,則受害走線將在攻擊者走線上產生相同的串擾信號。這意味著解決一個網絡的串擾問題也將抑制其攻擊者的串擾。

從表面微帶切換到帶狀線意味著帶狀線在被導體圍繞時會產生較少的串擾,並且會被屏蔽以免受表面微帶的影響。通常,如果從微帶切換到具有相同特徵阻抗和間距的帶狀線,則帶狀線的串擾會比微帶小。

無論您是在另一層上路由受害信號還是增加間隔,都可能需要檢查走線中的長度匹配。通過通孔布線會產生額外的傳播延遲,這會在並行網絡或差分對中引起 偏斜。請注意,如果願意,可以將差分對的一端穿過內部層,只要您保持差分阻抗即可。

更改路由或層堆棧後,請使用軟體中的「串擾分析」和「阻抗分析」工作流再次檢查布局。這將確保您保持阻抗控制,同時將串擾降低到可接受的水平。
編輯:hfy

打開APP閱讀更多精彩內容

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容圖片侵權或者其他問題,請聯繫本站作侵刪。 侵權投訴

相關焦點

  • 嵌入式開發經驗:如何解決嵌入式系統串擾問題
    2 串擾理論的應用實例  在工作實踐中,筆者遇到了很多有關串擾的實際案例,通過運用上述分析的結論,均較好地得以解決。現將幾個代表性問題的解決方法與大家分享。  解決:由於SDRAM是高速器件,時序要求較高,CLK並接電容後,信號沿變緩,時序參數較為臨界,通過增大信號走線間距的方法解決串擾問題更為合適。重新設計PCB時,將CLK與信號其他信號的中心距增大到3W(即3倍線寬),問題得以解決。
  • PCB設計中如何避免出現電磁問題
    在PCB設計中,電磁兼容性(EMC)及關聯的電磁幹擾(EMI)歷來是讓工程師們頭疼的兩大問題,特別是在當今電路板設計和元器件封裝不斷縮小、OEM要求更高速系統的情況下。本文給大家分享如何在PCB設計中避免出現電磁問題。
  • 如何解決PCB設計中基板產生的各種問題
    在PCB設計過程中基板可能產生的問題主要有以下幾點 一、各種錫焊問題現象徵兆:冷焊點或錫焊點有爆破孔。 檢查方法:浸焊前和浸焊後對孔進行經常剖析,以發現銅受應力的地方,此外,對原材料實行進料檢驗。  可能的原因: 爆破孔或冷焊點是在錫焊操作後看到的。
  • PCB布局設計電路中的耦合電容解析
    每當將導體放置在PCB或IC布局中時,它們都會具有一定的電容。這兩個導體之間的電勢差使它們像典型的電容器一樣進行充電和放電。這會導致位移電流從負載分量轉移出去,並導致信號在高頻下在網之間交叉(即串擾)。 使用正確的電路模擬器工具集,您可以對LTI電路中的耦合電容如何影響時域和頻域中的信號行為進行建模。一旦設計好布局,就可以從阻抗和傳播延遲測量中提取耦合電容。
  • 如何畫雙層pcb板_雙層pcb板布線規則(操作技巧與案例分析)
    雙層pcb,意思是在一塊pcb板子的頂層和底層都畫導線。雙面板解決了單面板中因為布線交錯的難點(可以通過孔導通到另一面),即正反兩面都有布線,元器件可以焊接在正面,也可以焊接在反面,雙層線路板這種電路板的兩面都有元器件和布線,不容質疑,設計雙層PCB板的難度要高更多,下面我們來分析下雙層pcb板布線規則並分享給大家如何畫雙層pcb板。
  • PCB電磁兼容問題處理辦法
    設計原理圖一般使用Altium Designer軟體進行操作,所用器件均可以原理圖庫中進行篩選,若原理圖庫中沒有所要選擇的器件,可以自行繪製。繪製好原理圖之後需要進行自動檢測,檢查繪製過程中是否有明顯的錯誤。在原理圖繪製完成後,可以進行印製電路板的設計。自動布線的結果總是差強人意,需要人手工進行布局和布線。而在設計印製電路板時,電磁兼容問題成為一個考慮的重要技術要求。
  • 好好讀術,PCB設計中防止串擾的方法不止3W規則
    實際PCB設計中,3W規則並不能完全滿足避免串擾的要求。此外,為避免PCB中出現串擾,也應該從PCB設計和布局方面來考慮,例如:1.根據功能分類邏輯器件系列,保持總線結構被嚴格控制。2.最小化元器件之間的物理距離。
  • pcb原理圖設計步驟
    pcb原理圖設計步驟 陳翠 發表於 2019-04-28 16:06:39   pcb原理圖設計步驟
  • PCB布局布線的相關基本原理和設計技巧
    15、[問] 一般在設計中雙面板是先走信號線還是先走地線? [答] 這個要綜合考慮.在首先考慮布局的情況下,考慮走線。 16、[問] 在進行高速多層PCB設計時,應該注意的問題是什麼?能否做詳細說明問題的解決方案。 [答] 應該注意的是你的層的設計,就是信號線、電源線、地、控制線這些你是如何劃分在每個層的。
  • 如何設計一個可生產製造,作用安全可靠的pcb線路板
    打開APP 如何設計一個可生產製造,作用安全可靠的pcb線路板 YeLongCu 發表於 2020-11-27 11:52:55
  • 大神教你,利用S參數來描述PCB串擾
    信號通過周邊電磁場相互耦合會產生噪聲,這就是串擾的來源,它將引起數字系統的誤碼。一旦這種噪聲在相鄰傳輸線上出現,它將和任何其它信號一樣的傳播,最終被傳輸到傳輸線末端的接收機上,這種串擾將會影響到接收機所能承受的噪聲的裕量。在低端的模擬應用中,小到0.01%的串擾也許是可以接受的,在高速數字應用中,一般能接受高達5%的串擾。
  • PCB布局布線的相關基本原理和設計技巧100問
    下面涵蓋了PCB布局布線的相關基本原理和設計技巧,以問答形式解答了有關PCB布局布線方面的疑難問題。 1 高頻信號布線時要注意哪些問題? 15 一般在設計中雙面板是先走信號線還是先走地線? [答] 這個要綜合考慮.在首先考慮布局的情況下,考慮走線。 16 在進行高速多層PCB設計時,最應該注意的問題是什麼?能否做詳細說明問題的解決方案。 [答] 最應該注意的是你的層的設計,就是信號線、電源線、地、控制線這些你是如何劃分在每個層的。
  • PCB設計中的EMC/EMI問題分析
    PCB設計中EMC/EMI分析的對象 在PCB設計中,EMC/EMI主要分析布線網絡本身的信號完整性,實際布線網絡可能產生的電磁輻射和電磁幹擾以及電路板本身抵抗外部電磁幹擾的能力,並且依據設計者的要求提出布局和布線時抑制電磁輻射和幹擾的規則,作為整個PCB設計過程的指導原則。
  • 電巢學堂:104條 PCB 布局布線技巧問答,助你畫板無憂!
    下面涵蓋了PCB布局布線的相關基本原理和設計技巧,以問答形式解答了有關PCB布局布線方面的疑難問題。 15、[問] 一般在設計中雙面板是先走信號線還是先走地線? [答] 這個要綜合考慮.在首先考慮布局的情況下,考慮走線。 16、[問] 在進行高速多層PCB設計時,應該注意的問題是什麼?能否做詳細說明問題的解決方案。
  • 如何避免高速PCB打樣產生噪聲
    中板載噪聲的設計技巧 PCB中的噪聲可能會因電壓脈衝和電流形狀的波動而對PCB性能產生不利影響。 l 減少串擾 串擾是電線,走線,電纜組件和與電磁場分布相關的元素之間的多餘的感應和電磁耦合。串擾在很大程度上取決於路由走線的技術。當走線並排走線時,發生串擾的可能性會降低。
  • 雷射對射可徹底解決傳統雷射對射光束的串擾難題
    打開APP 雷射對射可徹底解決傳統雷射對射光束的串擾難題 維安達斯 發表於 2020-07-10 11:43:46 旗艦版雷射對射徹底解決傳統雷射對射光束串擾難題 對射式雷射入侵探測器(雷射對射)由於其防範距離遠,環境適應性好,工作狀態穩定,已經越來越多的被應用到部隊、監獄、石化、鐵路、電力、銀行、工廠、學校、高端社區等各種安全防護的場所。
  • 電巢學堂:104條 PCB 布局布線技巧問答,助你畫板無憂!_騰訊新聞
    15、[問] 一般在設計中雙面板是先走信號線還是先走地線? [答] 這個要綜合考慮.在首先考慮布局的情況下,考慮走線。 16、[問] 在進行高速多層PCB設計時,應該注意的問題是什麼?能否做詳細說明問題的解決方案。
  • LCD調試最容易出現的幾點問題以及解決方法,電容觸屏的原理是什麼?
    B,其次在安裝觸控螢幕時,不可避免的存在著一定的誤差,如旋轉,平移的,這同樣需要校正解決。C,再次,電阻式觸控螢幕的材料本身有差異而且隨著時間的推移,其參數也會有所變化,因此需要經常性的校正(電容式觸控螢幕只需要一次校正即可)。
  • 教你如何做出一塊好的PCB板
    ,那麼如何才能做出一塊好的PCB板呢?,機械尺寸準確無誤即可,如有中負載線和長線,就要採用一定的手段進行處理,減輕負載,長線要加強驅動,重點是防止長線反射當板上有超過40MHz的信號線時就要對這些信號線進行特殊的考慮比如線間串擾等問題如果頻率更高一些對布線的長度就有更嚴格的限制。
  • PCB設計基本概念及高頻電路布局小技巧
    (12)片外程序存儲器和數據存儲器應儘量靠近DSP晶片放置, 同時要合理布局, 使數據線和地址線長短基本保持一致,尤其當系統中有多片存儲器時要考慮時鐘線到各存儲器的時鐘輸入距離相等或可以加單獨的可編程時鐘驅動晶片。對於DSP系統而言,應選擇存取速度與DSP相仿的外部存儲器,不然DSP的高速處理能力將不能充分發揮。