好好讀術,PCB設計中防止串擾的方法不止3W規則

2020-12-04 快點PCB

串擾(CrossTalk)是指PCB上不同網絡之間因較長的平行布線引起的相互幹擾,主要是由於平行線間的分布電容和分布電感的作用。克服串擾的主要措施有:

加大平行布線的間距,遵循3W規則。在平行線間插入接地的隔離線。減小布線層與地平面的距離。3W規則

為了減少線間串擾,應保證線間距足夠大,當線中心間距不少於3倍線寬時,則可保持70%的電場不互相干擾,稱為3W規則。如要達到98%的電場不互相干擾,可使用10W的間距。

實際PCB設計中,3W規則並不能完全滿足避免串擾的要求。

按實踐經驗,如果沒有屏蔽地線的話,印製信號線之間大於lcm以上的距離才能很好地防止串擾,因此在PCB線路布線時,就需要在噪聲源信號(如時鐘走線)與非噪聲源信號線之間,及受EFTlB、ESD等幹擾的「髒「線與需要保護的「乾淨」線之間,不但要強制使用3W規則,而且還要進行屏蔽地線包地處理,以防止串擾的發生。

此外,為避免PCB中出現串擾,也應該從PCB設計和布局方面來考慮,例如:

1.根據功能分類邏輯器件系列,保持總線結構被嚴格控制。

2.最小化元器件之間的物理距離。

3.高速信號線及元器件(如晶振)要遠離I/()互連接口及其他易受數據幹擾及耦合影響的區域。

4.對高速線提供正確的終端。

5.避免長距離互相平行的走線布線,提供走線間足夠的間隔以最小化電感耦合。

6.相臨層(微帶或帶狀線)上的布線要互相垂直,以防止層間的電容耦合。

7.降低信號到地平面的距離間隔。

8.分割和隔離高噪聲發射源(時鐘、I/O、高速互連),不同的信號分布在不同的層中。

9.儘可能地增大信號線間的距離,這可以有效地減少容性串擾。

10.降低引線電感,避免電路使用具有非常高阻抗的負載和非常低阻抗的負載,儘量使模擬電路負載阻抗穩定在loQ~lokQ之間。因為高阻抗的負載將增加容性串擾,在使用非常高阻抗負載的時候,由於工作電壓較高,導致容性串擾增大,而在使用非常低阻抗負載的時候,由於工作電流很大,感性串擾將增加。

11.將高速周期信號布置在PCB酌內層。

12.使用阻抗匹配技術,以保BT證信號完整性,防止過衝。

13.注意對具有快速上升沿(tr≤3ns)的信號,進行包地等防串擾處理,將一些受EFTlB或ESD幹擾且未經濾波處理的信號線布置在PCB的邊緣。

14.儘量採用地平面,使用地平面的信號線相對於不使用地平面的信號線來說將獲得15~20dB的衰減。

15.信號高頻信號和敏感信號進行包地處理,雙面板中使用包地技術將獲得10~15dB的衰減。

16.使用平衡線,屏蔽線或同軸線。

17.對騷擾信號線和敏感線進行濾波處理。

18.合理設置層和布線,合理設置布線層和布線間距,減小並行信號長度,縮簡訊號層與平面層的間距,增大信號線間距,減小並行信號線長度(在關鍵長度範圍內),這些措施都可以有效減小串擾。

(內容整理自網絡,版權歸原作者所有)

相關焦點

  • 如何解決PCB布局中的串擾問題
    信號標準中並不總是規定最大串擾強度,而且在設計中串擾最強烈的地方也不總是很明顯。儘管您可能會嘗試對設計進行正確的布局規劃,但您可能會發現布局和布線會因攻擊者的蹤跡而產生強烈的串擾。 那麼,在設計中哪裡可以找到串擾,以及在PCB中識別出不良走線的最簡單方法是什麼?您可以使用全波場求解器,但是可以在PCB設計軟體中使用更簡單的分析功能來識別和抑制串擾。
  • 如何畫雙層pcb板_雙層pcb板布線規則(操作技巧與案例分析)
    雙層pcb,意思是在一塊pcb板子的頂層和底層都畫導線。雙面板解決了單面板中因為布線交錯的難點(可以通過孔導通到另一面),即正反兩面都有布線,元器件可以焊接在正面,也可以焊接在反面,雙層線路板這種電路板的兩面都有元器件和布線,不容質疑,設計雙層PCB板的難度要高更多,下面我們來分析下雙層pcb板布線規則並分享給大家如何畫雙層pcb板。
  • 高速PCB設計EMI之九大規則
    在高速的PCB設計中,時鐘等關鍵的高速信號線,走線需要進行屏蔽處理,如果沒有屏蔽或只屏蔽了部分,都會造成EMI的洩漏。,否則會造成線間的串擾,增加EMI輻射。  簡而言之,相鄰的布線層遵循橫平豎垂的布線方向,垂直的布線可以抑制線間的串擾。
  • @攻城獅,減小信號間串擾的方法,你造嗎?
    在數字電路系統中,串擾現象相當普遍,串擾可以發生在晶片內核、晶片的封裝、PCB板上、接插件上、以及連接線纜上,只要有臨近的銅互連鏈路,就存在信號間的電磁場相互作用,從而產生串擾現象。減小信號間串擾的方法我們知道,信號間的串擾來源於電磁場的互相干擾作用,電場的場強是離信號源中心越遠則越弱,所以控制信號間串擾最直接有效的方法就是:方法一:增加傳輸線或互連鏈路之間的間隔距離
  • 高頻電路PCB設計的十大技巧
    高頻電路PCB的設計是一個複雜的過程,涉及的因素很多,都可能直接關係到高頻電路的工作性能。高頻電路設計師一個非常複雜的設計過程,其布線對整個設計至關重要。 因此,設計者需要在實際的工作中不斷研究和探索,不斷積累經驗,並結合新的設計技巧才能設計出性能優良的高頻電路PCB。本文搜集整理了高頻電路設計的十大技巧,希望能助你事半功倍。
  • pcb原理圖設計步驟
    pcb原理圖設計步驟 陳翠 發表於 2019-04-28 16:06:39   pcb原理圖設計步驟
  • 大神教你,利用S參數來描述PCB串擾
    信號通過周邊電磁場相互耦合會產生噪聲,這就是串擾的來源,它將引起數字系統的誤碼。一旦這種噪聲在相鄰傳輸線上出現,它將和任何其它信號一樣的傳播,最終被傳輸到傳輸線末端的接收機上,這種串擾將會影響到接收機所能承受的噪聲的裕量。在低端的模擬應用中,小到0.01%的串擾也許是可以接受的,在高速數字應用中,一般能接受高達5%的串擾。
  • EDA365:PCB設計只懂多層板選擇原則,卻不知疊層設計可不行
    (3)電路中的高速信號傳輸層應該是信號中間層,並且夾在兩個內電層之間。這樣兩個內電層的銅膜可以為高速信號傳輸提供電磁屏蔽,同時也能有效地將高速信號的輻射限制在兩個內電層之間,不對外造成幹擾。 (4)避免兩個信號層直接相鄰。相鄰的信號層之間容易引入串擾,從而導致電路功能失效。在兩信號層之間加入地平面可以有效地避免串擾。
  • PCB設計中如何避免出現電磁問題
    在PCB設計中,電磁兼容性(EMC)及關聯的電磁幹擾(EMI)歷來是讓工程師們頭疼的兩大問題,特別是在當今電路板設計和元器件封裝不斷縮小、OEM要求更高速系統的情況下。本文給大家分享如何在PCB設計中避免出現電磁問題。
  • PCB版圖設計DD基於高速FPGA的PCB設計技術
    這正是目前高速PCB設計的現狀--設計規則和設計指南不斷發展,如果幸運的話,它們會形成一個成功的解決方案。如果設計中含有高密度的FPGA,很可能會有許多挑戰擺放在精心設計的原理圖前面。包括數以百計的輸入和輸出口數量,超過500MHz(某些設計中可能更高) 的工作頻率,以及小至半毫米的焊球間距等,這些都將導致設計單元之間產生不應有的相互影響。並發開關噪聲第一個挑戰很可能就是所謂的並發開關噪聲(SSN)或並發開關輸出(SSO)。
  • 嵌入式開發經驗:如何解決嵌入式系統串擾問題
    2 串擾理論的應用實例  在工作實踐中,筆者遇到了很多有關串擾的實際案例,通過運用上述分析的結論,均較好地得以解決。現將幾個代表性問題的解決方法與大家分享。  解決:由於SDRAM是高速器件,時序要求較高,CLK並接電容後,信號沿變緩,時序參數較為臨界,通過增大信號走線間距的方法解決串擾問題更為合適。重新設計PCB時,將CLK與信號其他信號的中心距增大到3W(即3倍線寬),問題得以解決。
  • PCB設計100問
    [答] 採用盲孔或埋孔是提高多層板密度、減少層數和板面尺寸的有效方法,並大大減少了鍍覆通孔的數量。但相比較而言,通孔在工藝上好實現,成本較低,所以一般設計中都使用通孔。 PCB板設計中電源走線的粗細如何選取?有什麼規則嗎? [答] 可以參考:0.15×線寬(mm)=A,也需要考慮銅厚。
  • 從EMC角度考慮常用電路設計及PCB設計
    一.常用電路的EMC設計 A.電源電路 電源電路設計中,功能性設計主要考慮溫升和紋波大小。電源電路設計中,電磁兼容設計是關鍵設計。主要涉及的電磁兼容設計有:傳導發射和浪湧。 傳導發射設計一般採用輸入濾波器方式。
  • PCB設計中的EMC/EMI問題分析
    PCB設計中EMC/EMI分析的對象 在PCB設計中,EMC/EMI主要分析布線網絡本身的信號完整性,實際布線網絡可能產生的電磁輻射和電磁幹擾以及電路板本身抵抗外部電磁幹擾的能力,並且依據設計者的要求提出布局和布線時抑制電磁輻射和幹擾的規則,作為整個PCB設計過程的指導原則。
  • 減少諧波失真的PCB設計方法
    打開APP 減少諧波失真的PCB設計方法 作者:Bill Bo 發表於 2010-05-05 17:24:18 減少諧波失真的PCB設計方法實際上印刷線路板(PCB)是由電氣線性材料構成的,也即其阻抗應是恆定的。
  • PCB電磁兼容問題處理辦法
    規避PCB電磁幹擾,主要從以下幾點著手:1、合理設計原理圖在設計一個電路板時,首先要進行的是原理圖的設計。設計原理圖一般使用Altium Designer軟體進行操作,所用器件均可以原理圖庫中進行篩選,若原理圖庫中沒有所要選擇的器件,可以自行繪製。繪製好原理圖之後需要進行自動檢測,檢查繪製過程中是否有明顯的錯誤。
  • PCB設計之電流與線寬的關係
    關於pcb線寬和電流的經驗公式,關係表和軟體網上都很多,本文把網上的整理了一下,旨在給廣大工程師在設計PCB板的時候提供方便。像此類處理方法對於那些從事小家電PCB Layout的朋友並不陌生,因此如果過錫量夠均勻也錫量也夠多的話,這條1mm導線就不止可以看做一條2mm的的導線了。
  • 3W和20H法則在阻抗控制中的應用
    在高速PCB布線中,為減少信號在傳輸線與線之間的串擾、能量輻射等EMI現象,對傳輸線布局需要考慮power plane的線路與ground plane銅皮之間的幾何寬幅關係。目前,在該領域主要需注意3W規則和20H原則。3W規則主要為了減少線間串擾。通過保持線間距足夠大,當線中心距不少於3倍線寬(W)時,則可保持70%的電場不互相干擾,稱為3W規則。
  • PCB布局設計電路中的耦合電容解析
    PCB布局設計電路中的耦合電容解析 上海韜放電子 發表於 2021-01-12 13:53:51 無論是為新IC設計電路,還是為具有分立組件的PCB布局設計電路,設計中的導體組之間都將存在耦合電容。
  • PCB設計之電流與線寬的關係
    關於pcb線寬和電流的經驗公式,關係表和軟體網上都很多,本文把網上的整理了一下,旨在給廣大工程師在設計PCB板的時候提供方便。以下總結了八種電流與線寬的關係公式,表和計算公式,雖然各不相同(大體相近),但大家可以在實際的PCB板設計中,綜合考慮PCB板的大小,通過電流,選擇一個合適的線寬。