高速PCB設計EMI之九大規則

2020-12-06 電子產品世界

  隨著信號上升沿時間的減小及信號頻率的提高,電子產品的EMI問題越來越受到電子工程師的關注,幾乎60%的EMI問題都可以通過高速PCB來解決。以下是九大規則:

本文引用地址:http://www.eepw.com.cn/article/279677.htm

  規則一:高速信號走線屏蔽規則

  

 

  在高速的PCB設計中,時鐘等關鍵的高速信號線,走線需要進行屏蔽處理,如果沒有屏蔽或只屏蔽了部分,都會造成EMI的洩漏。建議屏蔽線,每1000mil,打孔接地。

  規則二:高速信號的走線閉環規則

  

 

  由於PCB板的密度越來越高,很多PCB LAYOUT工程師在走線的過程中,很容易出現一種失誤,即時鐘信號等高速信號網絡,在多層的PCB走線的時候產生了閉環的結果,這樣的閉環結果將產生環形天線,增加EMI的輻射強度。

  規則三:高速信號的走線開環規則

  

 

  規則二提到高速信號的閉環會造成EMI輻射,然而開環同樣會造成EMI輻射。

  時鐘信號等高速信號網絡,在多層的PCB走線的時候一旦產生了開環的結果,將產生線形天線,增加EMI的輻射強度。

  規則四:高速信號的特性阻抗連續規則

  

 

  高速信號,在層與層之間切換的時候必須保證特性阻抗的連續,否則會增加EMI的輻射。也就是說,同層的布線的寬度必須連續,不同層的走線阻抗必須連續。

  規則五:高速PCB設計的布線方向規則

  

 

  相鄰兩層間的走線必須遵循垂直走線的原則,否則會造成線間的串擾,增加EMI輻射。

  簡而言之,相鄰的布線層遵循橫平豎垂的布線方向,垂直的布線可以抑制線間的串擾。

  規則六:高速PCB設計中的拓撲結構規則

  

 

  在高速PCB設計中,線路板特性阻抗的控制和多負載情況下的拓撲結構的設計,直接決定著產品的成功還是失敗。

  圖示為菊花鏈式拓撲結構,一般用於幾Mhz的情況下為益。高速PCB設計中建議使用後端的星形對稱結構。

  規則七:走線長度的諧振規則

  

 

  檢查信號線的長度和信號的頻率是否構成諧振,即當布線長度為信號波長1/4的時候的整數倍時,此布線將產生諧振,而諧振就會輻射電磁波,產生幹擾。

  規則八:回流路徑規則

  

 

  所有的高速信號必須有良好的回流路徑。儘可能地保證時鐘等高速信號的回流路徑最小。否則會極大的增加輻射,並且輻射的大小和信號路徑和回流路徑所包圍的面積成正比。

  規則九:器件的退耦電容擺放規則

  

 

  退耦電容的擺放的位置非常的重要。擺放不合理根本起不到退耦的效果。其原則是:靠近電源的管腳,並且電容的電源走線和地線所包圍的面積最小。

EMC相關文章:EMC是什麼意思

pa相關文章:pa是什麼


相關焦點

  • 如何畫雙層pcb板_雙層pcb板布線規則(操作技巧與案例分析)
    雙層pcb,意思是在一塊pcb板子的頂層和底層都畫導線。雙面板解決了單面板中因為布線交錯的難點(可以通過孔導通到另一面),即正反兩面都有布線,元器件可以焊接在正面,也可以焊接在反面,雙層線路板這種電路板的兩面都有元器件和布線,不容質疑,設計雙層PCB板的難度要高更多,下面我們來分析下雙層pcb板布線規則並分享給大家如何畫雙層pcb板。
  • PCB版圖設計DD基於高速FPGA的PCB設計技術
    如果高速PCB設計能夠像連接原理圖節點那樣簡單,以及像在計算機顯示器上所看到的那樣優美的話,那將是一件多麼美好的事情。然而,除非設計師初入PCB設計,或者是極度的幸運,實際的PCB設計通常不像他們所從事的電路設計那樣輕鬆。在設計最終能夠正常工作、有人對性能作出肯定之前,PCB設計師都面臨著許多新的挑戰。
  • PCB設計中的EMC/EMI問題分析
    為了保證設計的PCB板具有高質量和高可靠性,設計者通常要對PCB板進行熱溫分析,機械可靠性分析。由於PCB板上的電子器件密度越來越大,走線越來越窄,信號的頻率越來越高,不可避免地會引入EMC(電磁兼容)和EMI(電磁幹擾)的問題,所以對電子產品的電磁兼容分析顯得特別重要。與IC設計相比,PCB設計過程中的EMC分析和模擬仿真是一個薄弱環節。
  • 高頻高速PCB設計之實用大全(1)
    可用拉大高速信號和模擬信號之間的距離,或加 ground guard/shunt traces 在模擬信號旁邊。還要注意數字地對模擬地的噪聲幹擾。3、在高速設計中,如何解決信號的完整性問題?信號完整性基本上是阻抗匹配的問題。
  • 答題| 銅箔粗糙度在高速PCB中的應用
    上期話題銅箔粗糙度在高速PCB中的應用【文:王紅飛】(戳標題,即可查看上期文章回顧)問答在高速PCB設計時,你會去關注使用哪種銅箔嗎?(以下內容選自部分網友答題)高速設計會關注STD、RTF和HVLP銅箔,做對比,包括這些的損耗,因為像2.4G信號,損耗影響是很大的。
  • PCB設計之電流與線寬的關係
    關於pcb線寬和電流的經驗公式,關係表和軟體網上都很多,本文把網上的整理了一下,旨在給廣大工程師在設計PCB板的時候提供方便。)盎司是重量單位,之所以可以轉化為毫米是因為pcb的敷銅厚度是盎司/平方英寸"PCB設計銅鉑厚度、線寬和電流關係表
  • 如何設計一個可生產製造,作用安全可靠的pcb線路板
    打開APP 如何設計一個可生產製造,作用安全可靠的pcb線路板 YeLongCu 發表於 2020-11-27 11:52:55
  • 手把手教你詳細的硬體電路設計
    3)做完這一步,我們就可以生成netlist了,這個netlist是原理圖與pcb之間的橋梁。原理圖是我們能認知的形式,電腦要將其轉化為pcb,就必須將原理圖轉化它認識的形式netlist,然後再處理、轉化為pcb。  4) 得到netlist,馬上畫pcb?別急,先做ERC先。ERC是電氣規則檢查的縮寫。
  • pcb原理圖設計步驟
    pcb原理圖設計步驟 陳翠 發表於 2019-04-28 16:06:39   pcb原理圖設計步驟
  • 好好讀術,PCB設計中防止串擾的方法不止3W規則
    克服串擾的主要措施有:加大平行布線的間距,遵循3W規則。在平行線間插入接地的隔離線。減小布線層與地平面的距離。3W規則為了減少線間串擾,應保證線間距足夠大,當線中心間距不少於3倍線寬時,則可保持70%的電場不互相干擾,稱為3W規則。如要達到98%的電場不互相干擾,可使用10W的間距。
  • 數字電路PCB設計中的EMI控制技術分析
    另外,由於器件的引線管腳都具有寄生電感和寄生電容,因此在高速設計中,器件封裝形式對信號的影響也是不可忽視的,因為它也是產生EMI輻射的重要因素。一般地,貼片器件的寄生參數小於插裝器件,BGA封裝的寄生參數小於QFP封裝。 連接器的選擇與信號端子定義 連接器是高速信號傳輸的關鍵環節,也是易產生EMI的薄弱環節。
  • PCB設計之電流與線寬的關係
    關於pcb線寬和電流的經驗公式,關係表和軟體網上都很多,本文把網上的整理了一下,旨在給廣大工程師在設計PCB板的時候提供方便。以下總結了八種電流與線寬的關係公式,表和計算公式,雖然各不相同(大體相近),但大家可以在實際的PCB板設計中,綜合考慮PCB板的大小,通過電流,選擇一個合適的線寬。
  • 順易捷科技pcb電路板質量如何判斷
    隨著信息技術的發展,對PCB電路板的需求也是越來越大,同時對元器件的層數、重量、精密度、材料、顏色、可靠性等要求越來越高,這時候選擇質量可靠的pcb電路板廠家就非常重要了,那麼順易捷科技pcb電路板質量怎麼樣呢?下面我們先看看如何判斷pcb電路板的質量。
  • EDA365:PCB設計只懂多層板選擇原則,卻不知疊層設計可不行
    PCB層疊結構設計對產品成本、產品EMC的好壞都有直接的影響。板層的增加,方便了布線,但也增加了成本。設計的時候需要考慮各方面的需求,以達到最佳的平衡。 (3)電路中的高速信號傳輸層應該是信號中間層,並且夾在兩個內電層之間。這樣兩個內電層的銅膜可以為高速信號傳輸提供電磁屏蔽,同時也能有效地將高速信號的輻射限制在兩個內電層之間,不對外造成幹擾。 (4)避免兩個信號層直接相鄰。相鄰的信號層之間容易引入串擾,從而導致電路功能失效。在兩信號層之間加入地平面可以有效地避免串擾。
  • PCB設計100問
    這取決於晶片設計。 何時要考慮線的等長?如果要考慮使用等長線的話,兩根信號線之間的長度之差最大不能超過多少?如何計算? 例如時鐘產生器的位置儘量不要靠近對外的連接器,高速信號儘量走內層並注意特性阻抗匹配與參考層的連續以減少反射,器件所推的信號之斜率(slew rate)儘量小以減低高頻成分,選擇去耦合(decoupling/bypass)電容時注意其頻率響應是否符合需求以降低電源層噪聲。
  • 作為一個有經驗的PCB設計工程師,你需要懂得這些高速知識
    PCB設計工程師。 關鍵信號與其它線之間要滿足3W規則。 如下圖所示: 此外,在高速PCB設計 中, 時鐘等關鍵的高速信號線,走線需要進行屏蔽處理,如果沒有屏蔽或只屏蔽了部分,都會造成EMI的洩漏。
  • 一文看懂鋁基板和pcb板的區別
    它的發展已有100多年的歷史了;它的設計主要是版圖設計;採用電路板的主要優點是大大減少布線和裝配的差錯,提高了自動化水平和生產勞動率。   按照線路板層數可分為單面板、雙面板、四層板、六層板以及其他多層線路板。
  • pcb走線交叉怎麼辦
    打開APP pcb走線交叉怎麼辦 陳翠 發表於 2019-05-10 16:20:38   pcb走線交叉怎麼辦   1、最快最簡單的方法是採用雙面布線的雙面板。
  • 工程師分享:PCB設計之電流與線寬的關係
    I為容許的最大電流,單位為安培(amp)  一般 10mil=0.010inch=0.254可為 1A,250MIL=6.35mm, 為 8.3A  七、某網友提供的計算方法如下  先計算track的截面積,大部分pcb的銅箔厚度為35um(不確定的話可以問pcb廠家)它乘上線寬就是截面積,注意換算成平方毫米
  • PCB布局布線的相關基本原理和設計技巧
    例如時鐘產生器的位置儘量不要靠近對外的連接器,高速信號儘量走內層並注意特性阻抗匹配與參考層的連續以減少反射,器件所推的信號之斜率(slew rate)儘量小以減低高頻成分,選擇去耦合(decoupling/bypass)電容時注意其頻率響應是否符合需求以降低電源層噪聲。